DAC7564中文简明使用手册.doc_第1页
DAC7564中文简明使用手册.doc_第2页
DAC7564中文简明使用手册.doc_第3页
DAC7564中文简明使用手册.doc_第4页
DAC7564中文简明使用手册.doc_第5页
已阅读5页,还剩1页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

12位 4通道 极低功耗 电压输出 内置2.5V 2ppm/参考的数模转换器特性l 相对精度:0.5LSBl 内置2.5V参考电压l 上电自动复位到0l 低功耗:5V供电时电流1mAl 宽电压范围:+2.7V+5.5V简述DAC7564是一个低电耗、电压输出、4通道、12位数模转换器。该芯片内置2.5V,2ppm/的参考电压,输出电压最大为2.5V。该芯片具有良好的线性。DAC7564使用一个3线串行接口,该接口的时钟可以高达50MHz。DAC7564包含上电复位电路,确保DAC上电后输出0并且一直保持直至有效数值写入。引脚说明引脚说明引脚号引脚名称说明1VoutADAC A的模拟电压输出2VoutBDAC B的模拟电压输出3VrefH/VrefOUT参考电压输入的正极/如果使用内置参考电压,该脚是2.5V参考电压输出4AVdd电源输入,2.7V5.5V5VrefL 参考电压输入的负极6GND地7VoutCDAC C的模拟电压输出8VoutDDAC D的模拟电压输出9SYNC控制输入,电平控制(低电平有效)。该输入是数据输入的同步信号。当SYNC变成低电平,它启动输入移位寄存器,在随后的时钟的下降沿数据将被采样。在接下来的第24个时钟,DAC输出将更新。如果在此之前SYNC又变成了高电平,电平的上升沿将中断写操作。10SCLK串行时钟输入,最高50MHz。11DIN串行数据输入端,数据在时钟的下跳沿,将被串入24位的移位寄存器12IOVdd数字部分的供电电源13A0 可用于设置芯片地址14A1可用于设置芯片地址15ENABLESPI串行接口的使能端(低电平有效)16LDAC装载DACs;上升沿有效,装载所有的DAC寄存器串行口写操作时序操作原理数模转换部分(DAC)芯片DAC部分如图,当DAC7564输入码为二进制,电压输出用以下公式计算:式中DIN=装入DAC寄存器的二进制数的等效十进制数,它的取值范围是04095;X代表通道A、B、C、D。内部参考电压DAC7564芯片包含一个2.5V的内置参考电压,芯片的缺省状态使用该电压。内部参考电压可以在VrefH/VrefOUT脚输出,我们推荐在VrefH/VrefOUT引脚和GND之间接入一个100nF的电容滤除噪声。使用/不使用内部参考电压DAC7564的内部参考电压缺省状态下自动使用,然而,您也可以不使用该参考电压,而使用外接的参考电压。我们可以从串行口输入一个24位的命令,芯片将改变缺省设置。这里不深入研究。串行接口DAC7564有一个3线串行接口(SYNC,SCLK和DIN),与SPI,QSPI等标准匹配。DAC7564的输入移位寄存器是24位的,DB23-DB16是8个控制位,DB15DB4是12个数据位,DB0DB3是4个无关位,可以忽略。所有的24位数据在时钟脉冲SCLK的控制下进入寄存器。DB23最先装入。DAC7564收到所有的24位数据解码前8位决定DAC的操作/控制模式。接下来的12位数据决定模拟量输出。数据格式是:全0对应0V,全1对应满量程(Vref-1LSB),也就是0FFFH对应满量程。写时序从SYNC线变成低电平开始,DIN口的数据在SCLK的每个下跳沿逐位进入24位移位寄存器。串行时钟的频率最高可达50MHz。在串行时钟的第24个下跳沿,最后的数据位进入移位寄存器,移位寄存器锁定。再有时钟脉冲也不会改变移位寄存器的内容。当24位数据被锁存入移位寄存器后,高8位用作控制位,接下来的12位为数据位。串行时钟的第24个下跳沿后,DAC7564将解码并完成相应的操作,而不必等待SYNC的上升沿。新的写入时序需要SYNC的下一个下跳沿。如果在第24个下跳沿之前,SYNC的电平上升为高电平,本次操作将中断,但不会影响输出。IOVdd和电压变换IOVdd引脚给DAC7564的数字部分供电。对于单电源系统,可以把它和AVdd接在一起。对于双电源系统,数字逻辑部分使用IOVdd供电,而模拟部分使用AVdd供电。输入移位寄存器DAC7564支持几条命令:(只介绍最常用几条)DB21=0 DB20=0:单通道存储命令对应一个DB18和DB17选择的DAC对应的移位寄存器的内容被更新。也就是说,只更新某一个移位寄存的内容,该移位寄存器具体和哪一个DAC通道对应,根据DB18和DB17的内容确定。DB21=0 DB20=1:单通道更新命令一个DAC通道的移位寄存器和内容和DAC寄存器的内容同时被更新。DB21=1 DB20=0:同时更新一个通道的移位寄存器内容更新,所有DAC输出通道同时更新。LDAC功能DAC7564有两个更新:软件更新和硬件更新。DAC的双缓冲使得新的的数据被送入芯片而不会干扰模拟量输出。DAC7564的数据在第24个下跳沿同步更新,对于这种同步更新,LDAC引脚直接接地而不需专门关注。如果要使用LDAC引脚功能,应该使用单通道存储命令(LD1=LD0=0),LDAC引脚接一个上跳沿,所有通道将同时被更新。ENABLE 引脚对于正常操作,该引脚接低电平。如果该引脚接入高电平,DAC7564的串行口将停止工作。操作举例下例A0和A1同时接地例1:通道AD的移位寄存器逐个刷新,DAC AD同时更新第1步:更新通道A的移位寄存器DB23(A1)DB22(A0)DB21(LD1)DB20(LD0)DB19DB18(DACSEL1)DB17(DACSEL0)DB16(PD0)DB15DB14DB13DB12-DB4DB3-DB000000000D11D10D9D8-D0第2步:更新通道B的移位寄存器DB23(A1)DB22(A0)DB21(LD1)DB20(LD0)DB19DB18(DACSEL1)DB17(DACSEL0)DB16(PD0)DB15DB14DB13DB12-DB4DB3-DB000000010D11D10D9D8-D0第3步:更新通道C的移位寄存器DB23(A1)DB22(A0)DB21(LD1)DB20(LD0)DB19DB18(DACSEL1)DB17(DACSEL0)DB16(PD0)DB15DB14DB13DB12-DB4DB3-DB000000100D11D10D9D8-D0第4步:更新通道D的移位寄存器,同时更新所有通

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论