2007级数字电子技术基础.doc_第1页
2007级数字电子技术基础.doc_第2页
2007级数字电子技术基础.doc_第3页
2007级数字电子技术基础.doc_第4页
2007级数字电子技术基础.doc_第5页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

课程编号:C014004 北京理工大学2008-2009学年第二学期2007级数字电子技术基础A试题(A卷)注:试题答案必须写在答题纸上,在试卷和草稿纸上答题无效班级 学号 姓名 成绩 一、(10分)将下列各式化简为最简与或式,方法不限。12 二、综合题(20分)1、已知图2中(1)(2)(3)为TTL门电路,(4)(5)为CMOS门电路,分别写出各电路的输出状态(0、1或高阻)或表达式。 图2-12、图2-2所示TTL与非门组成的电路中,门电路的参数为门G可以驱动 个相同的门。 3、如果要将一个最大幅值为5.1V的模拟信号转换为数字信号,要求模拟信号每变化20mV就能使数字信号最低位发生变化,那么应选用 图2-2 位的A/D转换器。4、存储容量为4K8位的随机存储器,地址线为 根,数据线为 根;若用1K 4位的RAM来实现上述存储容量,需要 片。 三、(14分)已知3-8线译码器74LS138符号如图3所示,输出低电平有效,控制端,译码器处于工作状态,否则译码器被禁止。 图31) 将3-8线译码器74LS138扩展成4线-16线译码器;2) 用扩展后的4线-16线译码器实现多输出函数: 四、(12分)用与非门设计一个实现 Y=X2+5运算功能的电路,其中输入变量X为一个两位的二进制数,输出变量为Y。要求列出真值表,画出逻辑电路图。五、(10分)图5所示电路,试画出、与时钟信号CP的对应波形图。 图5六、(16分)已知四位二进制加法计数器74LS161的功能表见表6-1,分析图6所示电路,1)说明该电路为多少进制的计数器。2)分别画出两片的状态转化图。表6-1其中:图6七、(18分)电路如图7所示,其中R1=4.7KW,R2=2KW,。1. 说明555定时器构成电路的名称并计算输出Vo1的频率;2. 列出在时钟脉冲CP作用下,移位寄存器74LS194的输出Q0 Q1 Q2 Q3的状态转换表;3. 分别计算在CP作用下,输出电压Vo的数值并画出其波形图。74LS194的功能表如表7所示,其中DSR为右移输入端,假设各输出端的初态为Q0Q1Q2Q3=0000。表7

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论