具有定时功能的八路数显抢答器的设计.doc

具有定时功能的八路数显抢答器的设计

收藏

压缩包内文档预览:
预览图 预览图 预览图 预览图
编号:512850    类型:共享资源    大小:1000.24KB    格式:ZIP    上传时间:2015-11-11 上传人:QQ28****1120 IP属地:辽宁
6
积分
关 键 词:
毕业设计
资源描述:
具有定时功能的八路数显抢答器的设计,毕业设计
内容简介:
2015/11/13 东北大学信息学院 1 一、设计任务与要求 1设计一个智力竞赛抢答器,可同时供8名选手或 8个代表队参加比赛,他们的编号分别是 0、 1、 2、 3、 4、 5、 6、 7,各用一个抢答按钮,按钮的编号与选手的编号相对应,分别是 K0、 K1、 K2、 K3、 K4、 K5、 K6、 K7。 数字式抢答器的设计 nts2015/11/13 东北大学信息学院 2 2给节目主持人设置一个控制开关,用来控制系统的清零 (编号显示数码管灭灯 )和抢答的开始。 3抢答器具有数据锁存和显示的功能。抢答开始后,若有选手按动抢答按钮,编号立即锁存,并在 LED数码管上显示出选手的编号,同时扬声器给出音响提示。此外,要封锁输入电路,禁止其它选手抢答。优先抢答选手的编号一直保持到主持人将系统清零为止。 nts2015/11/13 东北大学信息学院 3 4抢答器具有定时抢答的功能,且一次抢答的时间可以由主持人设定 (30秒 )。当节目主持人启动 “ 开始 ” 键后,要求定时器立即进行倒计时,并用显示器进行显示,同时扬声器发出短暂的声响,声响持续时间 0.5秒左右。 5参赛选手在设定的时间内进行抢答,抢答有效,定时器停止工作,显示器上显示选手的编号和抢答时刻的时间,并保持到主持人将系统清零为止。 nts2015/11/13 东北大学信息学院 4 6如果定时抢答的时间已到,却没有选手抢答时,本次抢答无效,系统进行短暂的报警,并封锁输入电路,禁止选手超时后抢答,定时显示器上显示 00。 nts2015/11/13 东北大学信息学院 5 数字抢答器的总体框图如图 8.34.1所示,它由主体电路和扩展电路两部分组成。主体电路完成基本的抢答功能,即开始抢答后,当选手按动抢答键时,能显示选手的编号,同时能封锁输入电路,禁止其它选手抢答。扩展电路完成定时抢答的功能。 二、设计参考 nts2015/11/13 东北大学信息学院 6 抢答按钮 优先编码电路 锁存电路 译码电路 显示电路 主持人开关 控制电路 报警电路 秒脉冲电路 定时电路 译码电路 显示电路 总体框图 nts2015/11/13 东北大学信息学院 7 1.画出数字抢答器的总体框图及完整的逻辑电路图,并说明其设计原理及工作过程。 2.说明实验中产生的故障现象及解决方法。 3.心得、体会和建议。 三、设计报告要求 nts 1 数字式抢答器的设计 一、设计任务与要求 1设计一个智力竞赛抢答器,可同时供 8名选手或 8个代表队参加比赛,他们的编号分别是 1、 2、 3、 4、 5、 6、 7、 8,各用一个抢答按钮,按钮的编号与选手的编号相对应,分别是 K1、 K2、 K3、 K4、 K5、 K6、 K7、 K8。 2给节目主持人设置一个控制开关,用来控制系统的清零 (编号显示数码管灭灯 )和抢答的开始。 3抢答器具有数据锁存和显示的功能。抢答开始后,若有选手按动抢答按钮,编号立即锁存,并在 LED数码管上显示出选手的编号,同时扬声器给出音响提示。此外,要封锁输入电路 ,禁止其它选手抢答。优先抢答选手的编号一直保持到主持人将系统清零为止。 4抢答器具有定时抢答的功能,且一次抢答的时间可以由主持人设定 (30秒 )。当节目主持人启动 “开始 ”键后,要求定时器立即进行倒计时,并用显示器进行显示,同时扬声器发出短暂的声响,声响持续时间 0.5秒左右。 5参赛选手在设定的时间内进行抢答,抢答有效,定时器停止工作,显示器上显示选手的编号和抢答时刻的时间,并保持到主持人将系统清零为止。 6如果定时抢答的时间已到,却没有选手抢答时,本次抢答无效,系统进行短暂的报警,并封锁输入电路 ,禁止选手超时后抢答,定时显示器上显示 00。 二、设计参考 数字抢答器的总体框图如图 8.34.1 所示,它由主体电路和扩展电路两部分组成。主体电路完成基本的抢答功能,即开始抢答后,当选手按动抢答键时,能显示选手的编号,同时能封锁输入电路,禁止其它选手抢答。扩展电路完成定时抢答的功能。 三、设计报告要求 1.画出数字 抢答器的总体框图及完整的逻辑电路图,并说明其设计原理及工作过程。 2.说明实验中产生的故障现象及解决方法。 3.心得、体会和建议。 nts 2 四、 总体框图 抢答按钮 优先编码电路 锁存电路 译码电路 主持人开关 控制电路 报警电路 秒脉冲电路 定时电路 译码电路 显示电路 显示电路 nts 3 五 、 实验内容 、 各芯片的工作原理及电路图 。 (1) 74LS373锁存器 74LS373 与单刀双掷开关相连 作为 8 位选手的抢答 锁存 开关,它的4脚、 7脚、 8脚、 13脚、 14脚、 17脚、 18 脚、 3脚分别连接单刀双掷开关 J1-J8。单刀双掷开关的 双掷 的 两个端脚 分别接 5V和 0V高低电平。 1脚 OE为 三态允许控制端(低电平有效) 。 当三态允许控制端 OE 为低电平时, 1Q8Q为正常逻辑状态,可用来驱动负载或总线。当 OE 为高电平时, 1Q8Q 呈高阻态,即不驱动总线,也不为总线的负载,但锁存器内部的逻辑操作不受影响。 本实验中 1脚接地为低电平。 11 脚作为 锁存允许端 与 74LS76的 15脚相连, 74LS76的 15脚输出电平的高低变化控制 74LS373 的导通与锁存。具体控制过程为 11 脚为高电平时 , 整个芯片 呈“透明”状态 ,即输出端的电位 随 输入端的变化而变化;当 11 脚为低电平时,输出的信号 被锁存 , 不再受输入端的影响 。 20 脚接高电平 5V, 1脚和 10 脚接地。 2 脚、 5 脚、 6 脚、 9 脚、 12脚、 15脚、 16脚、 19脚分别与 74LS148的 4脚、 3脚、 2脚、 1脚、 13脚、 12脚、 11 脚、 10脚相连。 其芯片的连接图如下: 图 1 74LS373电路连接图 接74LS148 接 74LS76的 15脚 抢答开关 nts 4 (2) 74LS148优先译码器 74LS148优先编码器 ,作用是将 74LS373输出的电信号编码。 其 4脚、 3脚、 2脚、 1脚、 13脚、 12脚、 11 脚、 10脚与 74LS 373的输出端 2脚、 5脚、 6脚、 9脚、 12脚、 15脚、 16脚、 19脚分别相连。 6脚、 7脚、 9脚分别与 CD4511的 2脚、 1脚、 7脚相连。 14脚连接 74LS76的 1脚和 6脚, 15脚接 CD4511的 4脚。 作用为74LS148不译码时, 14脚为高电平 ; 译码时, 14脚为低电平。通过两种状态电平变化产生的高低脉冲来控制 74LS76。 当 74LS148输入端全为高电平, 15脚为低电平,译码时为高电平 ,从而控制 CD4511。 5脚、 8脚接地, 16脚接高电平。 74LS148的真值表 和连接电路图 如下: 74LS148真值表 输 入 输 出 Is I0 I1 I2 I3 I4 I5 I6 I7 A2 A1 A0 E S 1 0 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 0 0 1 0 1 1 0 1 1 1 0 1 1 1 1 0 1 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 1 1 1 1 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 1 1 1 0 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 nts 5 图 2 74LS148电路连接图 (3) CD4511数码显示器驱动器 CD4511是 BCD码锁存 /7段译码 /驱动器,利用该器件的 7段码 a、b、 c、 d、 e、 f、 g可直接驱动数码管 LED(共阴 极 )。电路的 A、 B、C、 D为二 十进制 BCD码( 4位)输入端, a、 b、 c、 d、 e、 f、 g为7 段译码输出端。余下的引脚 LT、 BI,和 LE 为控制端,其中 3 脚为灯测试端 LT,功能是 LT=1 时,不影响数码管 LED 显示; LT=0 时,笔段 ag全发 光,显示 8,以检测数码管的好坏,同时 A、 B、 C和 D输入无效。 4脚为消隐控制端 BI,功能是 BI=1时,不影响数码管 LED工作, BI=0 时,其笔段码全关断(呈高阻态),数码管不显示。 5 脚LE为启动控制端,功能是 LE=0时,允许向 A、 B、 C、 D端送数, LE=1时,笔段码锁存。 根据其功能, 3 脚 接 5V 高电平 。因为其输入端为二 -十进制 BCD码 4位输入,而 74LS148为 8线 3线编码器,即输出端为 3位,因此 7脚、 1 脚、 2 脚分别接 74LS148 的 9 脚、 7 脚和 6 脚。 CD4511 的 6 脚与 74LS373 的 2 脚经 过与非门后的输出端相连,这样才能输出 7 以上的数字。 接 74LS373 接 74LS76 接 CD4511 nts 6 13脚、 12脚、 11 脚、 10脚、 9脚、 15脚、 14脚 分别与 7脚的共阴极数码管的 a、 b、 c、 d、 e、 f、 g相连。 其连接电路图如下: 图 3 CD4511电路连接图 (4) 74LS76即单刀双掷开关组成复位开关 本实验中用到了两个 74LS76触发器 , 它在电路中与一单刀双掷开关 J9相连 构成 复位开关。 74LS76为可复位性 JK触发器, 2脚( A)或 7脚( B)为置位端,当为低电平时,输出端 15脚( A)或 11 脚( B)输出高电平; 3脚( A)或 8 脚( B)为清零端 ,低电平有效。 1 脚( A)或 6 脚( B)为 CK,下将沿有效。 74LS76的 2脚( A)和 8脚( B)连接一单刀双掷开关 ,开关的两个掷端分别接高低电平。开始前,开关打到高电平。 1脚和 6脚与 74LS148的 14 脚相连。 15 脚连接 74LS373 的 11 脚锁存允许端。 11 脚连接红色信号灯。 4 脚为低电平, 16 脚为高电平。 12 脚连接单稳态触发器的 3脚输出端。 9 脚与 74LS00 与非门输出端相连,其输入端都与 单稳态触发器的输出端 3脚相连。 74LS148 nts 7 工作原理如下: 、 对 LED数码管的复位 .。 复位 前,开关 J9与高电平相连。 输出端 15脚输出高电平,它连接到 74LS373 的 11 脚。因此 74LS373 呈“透明”状态,即输出端的电位与输入端相同,全为高电平。所以 74LS148的输入端即也全为高电平,这样使得 74LS148的 15脚输出低电平。由于 74LS148的 15脚于 CD4511的 4 脚 BI 端相连,使得 BI 端也为低电平,所以 LED 数码显示器不显示。 有选手 抢答后,由于 74LS148开始编码,使其 14脚电平的变化,使 74LS76接收到脉冲。根据 JK触发器输出方程 Q= JQn+KQn( 此时 4脚为低电平, 16 脚为高电平), 因此 15 脚输出低电平。即 74LS373 接收到低电平而转变为锁存状态,从而实现了对选手数据的锁存。 当选手完成抢答后, LED 数码显示器上又被锁 存 的抢答选手的号码, (被锁存是由于 74LS148 的 14 脚电平的变化给 74LS76 的 CP 段一个脉冲,使得 74LS76的输出端 15脚为低电平,选手的号码从而被锁存)这时使用复位开关,即将开关有高电平 打到低电平在打 回高电平。由于开关与 74LS76 的 2 脚相连,所以其 15 脚输出电平变为高电平,即74LS373 的 11 脚接收到高电平,使 74LS373 再次呈现透明状态,即解除了对选手号码的锁存,也使 CD4511 的 BI 端为低电平, LED 数码显示器不再显示,从而达到了对 LED数码显示器复位的目的。 、对信号灯和警报器的复位。 I、在规定时间内抢答后的复位 (绿色信号灯亮,警报器报警) 。 在规定的时间内抢答,定时器(多谐振荡器)的输出端 3脚输出高电平。同时 74LS148 开始编码,使其 15 脚输出高电平。定时器的 3 脚和 74LS148 的 15 脚 经一与门同时与一或门和绿色信号灯连接。因此绿色信号灯亮,而该或门同时输出高电平,连接到报警器上,使报警器报警。 选手在规定时间内抢答完 毕后,绿色信号灯亮,同时警报器报警。这时使用复位开关,即将开关由 高电平打到低电平在打回高电平。74LS76 的 15 脚输出高电平,即 74LS373 的 11 脚接收到高电平,使74LS373再次呈现透明状态,从而使 74LS148的输入端全为高电平,因此其 15 脚边为低电平,这使得与定时器相连接的与门输出为低电平,从而绿 色信号灯熄灭;或门 74LS32 输出低电平,警报器停止报警。这nts 8 样就实现了在规定时间内抢答对信号灯和警报器的复位。 II、在非规定时间内抢答后的复位(红色信号灯亮,警报器报警)。 i、在记时开始前抢答犯规导致的红色信号灯亮。 在计时开始前,定时器(单稳态触发器) 3脚输出 低电平,所以 74LS76的 12脚 K端为低电平, 9脚 J端为高电平。此时信号灯全部熄灭。 若此时有选手先摁抢答开关,则 74LS148 开始编码,其14 脚 变 为低电平,产生脉冲, 15 脚边为 高电平。从而 74LS76的 CK端 接收到脉冲,这样使得输出端 11 脚输出高电平,红色信号灯亮起,警报器报警。 ii、在记时停止后抢答犯规导致的红色信号灯亮。 在计时停止后 ,定时器(单稳态触发器) 3 脚输出又变为低电平,若此时有选手先摁抢答开关,则将重复上诉过程而导致红色信号灯亮起,警报器报警。 这时使用复位开关对红色信号灯和报警器复位。使用复位开关(将开关由高电平打到低电平在打回高电平),因与 8脚相连,这使得 JK触发器的 11 脚输出低电平,红色信号灯熄灭,警报器同时停止报警。 74LS76及单刀双掷开关构成的电路图如下: nts 9 图4 复位开关电路图连接到警报器定时器的输出端复位开关绿色信号灯红色信号灯74LS148的15脚nts 10 (5)、单稳态触发器( 定时开关 ) 由 555定时器构成的单稳态触发器 和单刀双掷开关来作为本实验的定时器装置。 555定时器个对应管脚为: GND-1脚 TRIG-2脚 OUT-3脚 RST-4脚 CVOLT-5脚 THR-6脚 DISC-7脚 VCC-8脚 将单稳态触发器 2脚输入端连接一单刀双掷开关,双掷段分别接高低电平,用来提供脉冲。 计时之前,开 关在高电平端。此时单稳态触发器输出端 3脚输出低电平。计时开始后(将开关打向低电平后再打回高电平,即提供一个脉冲),触发器输出高电平 。一段时间后,触发器在自动回到初始状态,即输出低电平,从而达到定时的效果。输出高电平的时间可由电阻 R2和 C2来控制,为 T=1.1RC。 输出端的 黄色 灯泡来显示输出电平。 定时器的电路连接图如下: 图 5 定时器电路图 单稳态触发器的输出端 3脚 黄色信号灯 nts 11 (6)、警报器 警报器 是由多谐振荡器和 BUZZER 发生器组成。 现将 555定时器连接成多谐振荡器。其振荡频率可由电阻 R1、 R3和电容 C3调节。 f=1.43/(R1+2R3)C来计算。 将 BUZZER 发生器连接到多谐振荡器的输出端,构成频率可调的警报器。工作时,将 BUZZER 发生器和 多谐振荡器的频率调节一致之后,便可以改变 BUZZER发生器的报警频率。 多谐振荡器的 4 脚 VCC 端和或门 74LS32 的输出端连接,当其为高电平是,警报器报警。 警报器的电路间接图如下: 图 6 警报器电路图 连接或门的输出端 nts 12 (7)、 74LS190构成定时器显示装置。 74LS190连接成 置数型倒计数器。 74LS190的 15脚 、 1脚、 10脚和 9角为 4个 2进制 BCD码输入端。 3脚、 2脚、 6脚和 7脚为 2进制 BCD码输出端。 4脚 CTEN为使能端,低电平有效。 11 脚为置数端,低电平有效,即开始接收输入端 A、 B、 C、 D的电平信号。 5脚为 计数选择段, 高电平呈倒计数状态, 低电平为正计数。 电路连接时, 15 脚和 9 脚连接高电平, 1 脚和 10 脚连接低电平,使输入端为十进制的九。输出端经过或门连接到 11 脚,既当倒计数为 0时再次置数到 9。 4脚的使能端是由定时器的输出端来控制。定时器输出端 3脚经过一非门与 74LS190的使能端 4脚相连。当定时器开始计时 后,其 3脚输出高电平,经过非门转变为低电平,倒计数器开始工作。当定时器 计时完毕后,3脚输出为低电平,经过非门后,转变为高电平,倒计数器停止工作。 通过调节倒计数器的信号脉冲输入频率和计时起的计时时间来协调定时器和倒计数器工作时间一致。 由于电路设计空间有限,计时器的数码显示器的显示时间只能用一个DCD_HEX来表示,因此显示时间只能从 9到 0。 其电路连接图如下: 图 7 定时显示器电路连接图 连接计时器的输出端 nts 13 、整个电路的工作原理。 ( 1)、 电路的工作流程图如下 : 启动复位开关 计时器开关 74LS148不译码 CD4511 的BI低电平 LED 不显示 74LS373透明 74LS148译码 CD4511 的BI高电平 LED 显示选手 红灯亮,报警 未 启动 选 手 提 前 抢 答 CD4511 的BI高电平 LED 显示选手 绿灯亮,报警 74LS148译码 启动 选 手 正 确 抢 答 启动 74LS148不译码 CD4511 的BI低电平 LED 不显示 灯不亮,不报警 74LS148译码 CD4511 的BI高电平 LED 显示选手 红灯亮,报警 启动 选 手 超 时 抢 答 无 选 手 抢 答 复 位 图 8 整个电路的工作流程图 nts 14 ( 2)、电路工作过程 如下: 电路在开始工作前,须先启动一下复位开关,来保证正常开始工作。 启动复位开关后,整个电路的状态如下: 74LS373的 11 脚接收的是高电平,因此 74LS373 呈“透明”状态,即输出端的电位与输入端相同,全为高电平。所以 74LS148的输入端即也全为高电平,这样使得 74LS148的15脚输出低电平。由于 74LS148的 15脚于 CD4511的 4脚 BI端相连,使得 BI端也为低电平,所以 LED数码显示器不显示。 由于复位开关与 74LS76的 2 脚和 8 脚相连,因此,复位后 , 74LS76 的 11 脚输出低电平,红色信号灯不亮,或门 74LS32的一个输入端同时为低电平。此时由于定时器并未开始计时, 其输出端 3 脚为低电平。同时 74LS148 也未开始译码,因此其15脚为低电平。所以 74LS148的 15脚和定时器的 3脚与后仍然是低电平,绿色信号灯不亮,同时或门的另一个输入端也为低电平,那么其输出端便为低电平。而输出端与警报器的 4 脚相连,所以警报器不报警。由于定时器的输出端 3脚输出低电平,它还和 计时 显示器的使能端通过一非门相连,这样 计时 显示器不工作。 按动定时开关之后,便可以允许选手抢答了。 此时,整个电路的 状态如下:定时器开始工作,即其输出端 3 脚输出高电平,但因与门的另一个输入端 74LS148的 15脚仍未低电平,所以信号灯仍然不亮。而定时器的 3脚通过非门与计时显示器,计时显示器的使能端位地电平,因此计时显示器同时开始工作。其他芯片状态没有变化,仍然同定时开始前一致。 选手抢答: I、正确抢答。 正确抢答即选手在计时开始后时间结束前抢答。此时, LED数码显示器显示选手 号码,同时绿色信号灯亮起,警报器报警。其电路状态如下:当有选手按动抢答开关后,由于 74LS373仍然呈“透明”状态,因此 74LS148的输入端不再全为高电平,即 74LS148开始译码。同时其 15脚由低电平变为高电平, CD4511 便能根据其输入端的点平信号驱动 LED 数码显示器,使其显示优先抢答的选手的号码。 由于 74LS148 开始编码, 根据 JK 触发器输出方程 Q= JQn+KQn(此nts 15 时 4脚为低电平, 16脚为高电平),因此 15脚输出低电平。即 74LS373接收到低电平而转变为锁存状态,从而实现了对选手数据的锁存。 在规定的时间内抢答,定时器(多谐振荡器)的输出端 3 脚输出高电平。同时 74LS148开始编 码,使其 15脚输出高电平。定时器的 3脚和 74LS148的 15脚经一与门同时与一或门和绿色信号灯连接。因此绿色信号灯亮,而该或门同时输出高电平,连接到报警器上,使报警器报警。 II、违规抢答。 i、提前抢答; 定时器开始之前抢答, LED数码显示器显示违规抢答的选手的号码,红色信号灯亮,警报器报警。 其电路状态如下 :: 在计时开始前,定时器(单稳态触发器) 3脚输出低电平,所以 74LS76的 12脚 K端为低电平, 9脚 J端为高电平。此时信号灯全部熄灭 。 若此时有选手先摁抢答开关,则 74LS148开始编码,其 14脚变为低电平,产生脉冲, 15脚边为高电平。从而 74LS76的 CK端接收到脉冲,这样使得输出端 11 脚输出高电平,红色信号灯亮起,警报器报警。 同时 74LS373仍然呈“透明”状态,因此 74LS148 的输入端不再全为高电平,即 74LS148开始译码。同时其 15脚由低电平变为高电平, CD4511便能根据其输入端的点平信号驱动 LED数码显示器,使其显示提前抢答的选手的号码。 由于 74LS148 开始编码, 根据 JK 触发器输出方程 Q= JQn+KQn(此时 4 脚为低电平, 16 脚为高电平),因此 15 脚输出低电平。即 74LS373 接收到低电平而转变为锁存状态,从而实现了对选手数据的锁存。 ii、超时抢答; 超时抢答是在定时器计时结束后抢答的。此时, LED 显示违规抢答的选手的号码,红色信号灯亮,警报器报警。 其电路状态如下:在计时结束后,定时器(单稳态触发器) 3nts 16 脚输出低电平,所以 74LS76的 12脚 K端为低电平, 9脚 J端为高电平。此时没有信号灯亮起。 若此时再有选手先摁抢答开关,则 74LS148 开始编码,其 14脚变为低电平,产生脉冲 , 15 脚边为高电平。从而 74LS76 的 CK端接收到脉冲,这样使得输出端 11 脚输出高电平,红色信号灯亮起,警报器报警。 同时 74LS373仍然呈“透明”状态,因此 74LS148 的输入端不再全为高电平,即 74LS148开始译码。同时其 15脚由低电平变为高电平, CD4511便能根据其输入端的点平信号驱动 LED数码显示器,使其显示提前抢答的选手的号码。 由于 74LS148 开始编码, 根据 JK 触发器输出方程 Q= JQn+KQn(此时 4 脚为低电平, 16 脚为高电平),因此 15 脚输出低电平。即 74LS373 接收到低电平而 转变为锁存状态,从而实现了对选手数据的锁存 nts 17 六、实验总结 1、 总的来讲, 本实验 是一个相对庞大、复杂的设计性实验 。实验所用到的芯片种类数目都比较多,功能也比较复杂。 2、 在连接实物电路的时候,需要一部分一部分的连接,然后验证其功能是否符合实验逻辑,然后再进行其他部分的连接。这样做能保证思路清晰,不至于在有问题时“大海捞针”。 3、在连接仿真电路时,难免出现于逻辑电路不符的情况,因此可以单独将此芯片所涉及的电路提出来单独处理。 4、在计算机 Multisum上作仿真连接时,与连接实 物电路也有着很大的差别,一些点位,电阻都需要再次考虑。在实物连接时,可根据定时器的电阻,电容,多谐振荡器的频率来调节。 5、本实验仿真电路连接时,由于设计空间有限,需要合理安排各芯片的位置,从而使电路结构更加清楚。 6、该实验所用芯片比较多,功能复杂。连接仿真电路时,用时较长。因此头脑要时刻保持清醒不乱,可以分组分批地处理。最好不要一次性结束。 7、通过本次实验,使我对一些芯片的认识更加透彻、全面。更熟练掌握了连接电路的方法。对 Multisum也有了进一步的认识。应该讲,收获很多。 nts八路扫描式抢答器 无线遥控抢答器,它由 8个发射器和 1个接收器组成,可用于 8组或 8组以下的智力竞赛中。比赛前,将参赛组从 0至 7编号,每组发给对应的一个发射器。将接收器放于各组中央或前方。主持人按一下启动键后,抢答开始。此后,哪一组最先按下发射器上的抢答键,接收器就立即显示该组的组号并锁定,同时发出 3次清脆的 “ 叮咚 ” 声。以后,按下任何一路抢答键均不起反映。只有主持人再次按动启动键后,才能进行下一次抢答。 电路工作原理: (1)发射器电路 电路如图 143-1所示。由时基 555电路组成无稳态多谐振荡器,其振荡的频率 由 f=1.443/ (R1+2R2)C 决定。按下抢答键 SB,振荡器通电起振,两个发射管发出高频红外线信号。采用两个红外发射管是为了增大发射功率及发射光作用面积。本抢答器共需要 8个独立的发射器,发射频率分别为 10KHz、 20KHz80KHz , 脚输出低电平时间与总时间比皆约为 115 。各发射器的 R1 和 R2取值不同。其发光二极管选用SE303A。 (2)接收器电路 电路如图 143-2所示。它由无选频前置放大器、 8路锁相环音频译码器、扫描检测及显示器和 “ 叮咚 ” 发声器等组成。 图 143-1 IC1(741)与 VT1(9013)等组成无选频前置放大器。当红外接收管收到某一发射器发出的高频红外线信号后,将其转换成微弱的电压信号,送入 IC1放大,然后经VT1组成的射极跟随器缓冲后,分 8路输出,分别送至后级的 8路锁相环音频译nts码器的输入端。采用 4个红外接收管的目的是为了使接收器能接收到从各个方向发射来的红外线。 LM567为锁相环音频译码器。它的 、 脚上外 接的电阻 R6、 RP和电容器 C4决定了集成块内部压控振荡器的中心频率,其中心频率可由下式确定: f=1/ (R6+Rp)C4 当 R6和 C4取值一定时,改变 RP就可改变 f0。本接收器需要 8路 LM567 组成的音频译码器,其中心频率 f0分别为 10KHz、 20KHz80KHz 。与各发射器的发射频率正好一一对应。各路音频译码器电路仅 RP的取值不同。当 VT1 送出的信号频率与某一路 LM567 的中心频率一致时,该 LM567的 脚仍保持高电平。 IC3 IC7及 LED共阴显示屏等组成扫描检测及显示器。 IC4为 555 组成 的 RS触发器。当其 脚电压低于 1/3Vcc时, 脚输出高电平;当其 脚电压高于 2/3Vcc时, 脚输出低电平。 IC3为 8选 1双向模拟开关,根据地址线 C、 B、 A上的数据不同,其公共端 脚可分别与 13、 14 脚接通。当 C、 B、 A 上的地址码为 000(十进制数 0)时, 脚与 13脚接通;当地址码为 001(十进数 1)时, 脚与 14脚接通 ;当地址码为 111(十进数 7)时, 脚与 脚接通。这样,只要循环顺序地改变地址码,就能实现对各路 LM567 输出端的扫描。 IC3 的 脚为禁止端,当其为高电平时,各路模拟开关均不接通, 脚与 13、 14 脚间呈高阻态。 IC6由 555 构成无稳态多谐振荡器,为 IC5提供计数脉冲, IC5为可预置数的四位二进制加 /减计数器,本电路将其置为无预置加计数器状态。当其 脚为高电平时,禁止计数。只有当 脚变低时,才开始计数。每计下 16个脉冲,计数器循环一次。这里只取用 Q1、 Q2、 Q3 作 IC3的地址码,所以每计下 8个脉冲就能使 IC3完成一次扫描。 IC7为 BCD-锁存 /7段译码器,当其 脚为低电平时,为消隐状态,当 脚为高电平时,即将二进制地址码译成十进制 数,在 LED屏上显示出来。 IC8、 IC2等构成 “ 叮咚 ” 声电路。 (3)整个电路工作过程。 平时,接收器 IC4 的 脚为高电平,使 IC3 的各路模拟开关均断开, IC5停止计数,这时按下任意一抢答键均无效。当主持人按动 SB键宣布抢答开始后, IC4的 脚变为低电平, IC5开始计数, IC3的禁止端也变为低电平,扫描电路开始工作, IC7处于消隐状态,不显示扫描记数过程。当无抢答键按下时,各路 LM567输出皆为高电平,无法使 IC构成的 RS触发器复位。当某一抢答键被最先按下后,不妨设 2号抢答键被最先按下,则中心频率为 30KHz的 LM567输出低电平,于是当扫描至 IC3的 15 脚 (地址码为 010)时, IC4 翻转输出高电平。这一高电平,一方面使 IC3的各路模拟开关均断开,这时按下任意一抢答键皆无效;另一方面,使 IC5停止计数,使地址码保持为 010,同时显示屏打开,显示十进制数。另外,在 IC4的 脚由低变高瞬间, C8被充电, R10 上产生一正脉冲,触发 “ 叮咚 ” 电路发声。 nts 图 143-2 由于 IC6的振频约为 8KHz,故完成一次扫描需要 1ms左右的时间,所以本电路能鉴别出千分之一秒的先后差别,足以满足智力抢答赛要求。 制作与调试: 元件选择可参考图 143-2。发射器可用干电池作电源,需要打孔把两个发射管露出机壳。接收器可采用交流电源,应使 4个接收管能接收各个方向射来的红外线信号。 调试比较简单,只需对各通道分别调试即可。方法是:对于某一发射器,先用示波器检查其振频是否与设计频率一致,若相差太多,可改动图 143-1中的 R1或R2的阻值。然后调接收器上的对应的电阻 RP,使发射器控制的距离 最远,一般可达 10m左右。若要再提高控制距离,可提高发射功率,采用中功率红外发射管。 nts具有定时功能的八路数显抢答器的设计 本文介绍了一种用 74系列常用集成电路设计的数码显示八路抢答器的电路组成、设计思路及功能。该抢答器除具有基本的抢答功能外,还具有定时、计时和报警功能。主持人通过时间预设开关预设供抢答的时间,系统将完成自动倒计时。若在规定的时间内有人抢答,则计时将自动停止;若在规定的时间内无人抢答,则系统中的蜂鸣器将发响,提示主持人本轮抢答无效,实现报警功能。 关键词 : 八路 , 抢答器 , 设计 ,定时,计时,报警 Abstract: In this paper, the electric circuit and designing thought of an answering racer based on the common-used series of 74 IC with 8-wire is introduced, and its function is also described. The answering races function includes timing, counting, and alarming, besides the basic function of an answering racer. The host sets the provided time for the answering race through the time-setting switch, after this the system will count down the time automatically. If anybody answer the question on time, the counting of time will stop; If nobody answer the question on time, the alarm will give out some sound, helping the host know the race in this turn is of no use, so the function of alarming is achieved. Keywords: 8-wire, answering racer, design, timing, counting, alarming 一、 引言 工厂、 学校和电视台等单位常举办各种智力竞赛 , 抢答记分器是必要设备。在我校举行的各种竞赛中我们经常看到有抢答的环节,举办方多数采用让选手通过举答题板的方法判断选手的答题权,这在某种程度上会因为主持人的主观误断造成比赛的不公平性。为解决这个问题,我们小组准备就本次大赛的机会制作一个低成本但又能满足学校需要的八路数显抢答器。 二、 设计任务及系统功能简介 1.基本功能: ( 1) 抢答器同时供 8名选手或 8个代表队比赛,分别用 8个按钮 S0 S7表示。 ( 2) 设置一个系统清除和抢答控制开关 S,该开关由主持人控制。 ( 3) 抢答器具有锁存与显示功能。即选手按动按钮,锁存相应的编号,扬声器发出声响提示,并在 DPY_7-SEG七段数码管上显示选手号码。选手抢答实行优先锁存,优先抢答选手的编号一直保持到主持人将系统清除为止。 2.扩展功能:
温馨提示:
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
2: 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
3.本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
提示  人人文库网所有资源均是用户自行上传分享,仅供网友学习交流,未经上传用户书面授权,请勿作他用。
关于本文
本文标题:具有定时功能的八路数显抢答器的设计
链接地址:https://www.renrendoc.com/p-512850.html

官方联系方式

2:不支持迅雷下载,请使用浏览器下载   
3:不支持QQ浏览器下载,请用其他浏览器   
4:下载后的文档和图纸-无水印   
5:文档经过压缩,下载后原文更清晰   
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

网站客服QQ:2881952447     

copyright@ 2020-2025  renrendoc.com 人人文库版权所有   联系电话:400-852-1180

备案号:蜀ICP备2022000484号-2       经营许可证: 川B2-20220663       公网安备川公网安备: 51019002004831号

本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知人人文库网,我们立即给予删除!