毕业设计117基于EDA技术的数字电子时钟设计
收藏
资源目录
压缩包内文档预览:(预览前20页/共21页)
编号:545786
类型:共享资源
大小:978.94KB
格式:ZIP
上传时间:2015-12-01
上传人:QQ28****1120
认证信息
个人认证
孙**(实名认证)
辽宁
IP属地:辽宁
6
积分
- 关 键 词:
-
电气电子毕业设计论文
- 资源描述:
-
毕业设计117基于EDA技术的数字电子时钟设计,电气电子毕业设计论文
- 内容简介:
-
本科毕业论文 院 系: 信息工程学院 专 业: 班 级: 作 者: 指导教师: 完成时间: 2008 年 5 月 ntsEDA 技术实现 的数字电子钟设计 摘要 电子设计自动化 Electronic Design Automation (以下简称 EDA)技术已经代替传统的集成电路设计方法,逐渐成为电子系统设计者的主要设计手段。 MAXplus 是 EDA仿真软件之一。具有功能强大、界面友好和使用方便等特点,是目前教育与工业界流行的集成电路辅助设计软件。 MAXplus 是一种在电子技术工程与电子技术教学中广泛应用的优秀计算机仿真软件,被誉为“计算机里的电子实验室”。本文介绍了一种基于 MAXplus 软件设计数字电子钟的方法。 关键词 EDA MAXplus 软件 数字电子钟 nts目 录 引言 1 第一章 EDA 概论 2 1.1 EDA 技术概述 2 1.2 EDA 在数字电路课程设计中的必要性 2 1.3 MAXplus 概述 3 1.4 设计电子钟的可行性分析 3 第二章 设计依据 4 2.1 设计总体方案 4 2.2 设计原理 4 2.3 设计目标和方法 4 第三章 EDA 电子钟系统设计 5 3.1 电子钟的功能分析、总体规划 5 3.1.1 电子钟功能分析 5 3.1.2 总体规划 5 3.2 使用 MAXplus 作为数字电子钟设计平台 5 3.2.1 MAXplus 软件仿真特点 5 3.2.2 MAXplus 介绍 6 3.3 单元电路设计与分析 6 3.3.1 石英晶体振荡器 6 3.3.2 分频电路 7 3.3.3 秒、分计数电路 8 3.3.4 时计数电路 9 3.3.5 校时电路 10 3.3.6 整点报时电路 10 3.3.7 定时闹钟 12 第四章 MAXplus 电子钟仿真结果 15 4.1 MAXplus 电子钟基本功能仿真结果 15 4.2 MAXplus 电子钟扩展功能仿真结果 15 4.3 MAXplus 电子钟整体仿真结果 15 结束语 17 参考文献 18 nts 1 引 言 随着计算机在国内的逐渐普及, 计算机已经深入到每一个行业,计算机与每个工作领域紧密地联系在了一起。使用计算机可以大大提高工作效率。电子技术作为信息化社会的重要技术基石,已经成为 20 世纪下半叶乃至 21世纪发展最迅速、最活跃、最具有渗透力的技术。实现信息化的网络及其关键部件不管是各种计算机还是通讯电子设备,它们的基础都是集成电路。集成电路技术发展至今,全世界数以万亿美元计的设备和科技投入,已使电子技术形成非常强大 的产业能力。电子技术水平发展如此迅速,在于它具有极大的市场应用需求。科学技术发展到今天,衡量许多电子产品技术含量高低在很大程度上取决于电子技术的引入水平。然而,孤立地发展电子技术是没有出路的,它必须同各种生产实践相结合,以社会需求为动力。 随着计算机新技术的发展以及电子系统设计新需求的上升,技术竞争需要的是对新器件应用的需求,集成电路专业设计人员需要的是贯穿电子设计过程始终的最小人工花销、最强的自动化设计手段。正是在这种强烈的技术要求推动下,产生了电子设计自动化EDA(Electronic Design Automation) 技术, EDA 是新崛起的现代化电子设计手段。 EDA技术的关键之一是 EDA工具, EDA工具是指以计算机为工作平台,融合了应用电子技术、计算机技术、智能化技术最新成果而研制成的电子设计通用工具软件,本文就是介绍一种 EDA工具 EWB软件设计数字电子钟。 nts 2 第一章 EDA 概述 1.1 EDA 技术概论 电子产品随着技术的进步,更新换代速度可谓日新月异。不同行业层出不穷的技术需求,使得对配套电子系统或部件的功能、可靠性、集成度、成本、设计周期的要求日益提高 。随着时间的推移,科学研究与技术开发行为日益市场化,而远非纯粹的学术行为,这要求设计工作必须在较短的时间内出色完成,技术人员感到工作压力越来越大。显然,采用传统的电子设计手段完成复杂电子系统设计显得越来越力不从心了,传统的电子设计与现实手段受到极大的挑战。 如果在激烈的技术产品竞争中仍沿用老办法,很可能在激烈的竞争中处于被动落后的境地,例如,当设计比较复杂的电子系统时,要等到做完全部硬件试验才开始设计印制电路板,这样,设计周期必然会相应拉长,即使设计出印制电路板来,也很难保证它的电气连接全部正确、各个元器件 参数合理以及完善的电磁兼容性能,如果需要设计实现的数字电路部份规模较大,仍习惯地利用中、小规模数字集成芯片实现,电路的集成度和可靠性在许多应用场合会受到很大限制,甚至根本无法满足需求。作为电路主体的器件,特别是集成电路器件功能越来越强大,集成度越来越高,传统设计方式已难以胜任。 EDA即电子设计自动化,英文全称 Electronic Design Automation, EDA技术是以计算机为工作平台,以 EDA软件工具为开发环境,以硬件描述语言为设计语言,以可编程器件为实验载体,以芯片为目标器件,以电 子系统设计为应用方向的电子产品自动化设计过程。 EDA技术满足了提高设计规模、质量和效益的需要。目前,电子产品开发领域的竞争十分激烈,其产品的市场周期越来越短,这意味着电子产品的设计开发周期必须大大缩短,没有高效率的设计手段是无法参与市场竞争的。 EDA工具的优势体现在复杂电路系统的设计上,其设计效率远远高于人工设计,而且可按照事先规定的设计规则随时进行检查,及时提醒设计者出现的设计失误,设计质量得到保障,这自然会缩短周期、降低成本、提升竞争力,从而最大限度地提高经济效益。 EDA技术是以计算机科学和微电子技 术发展为先导,汇集了计算机图形学、拓扑逻辑学、微电子工艺与结构等多种学科的先进技术,它是在计算机工作平台产生的电子系统设计应用技术。 EDA技术随着计算机、集成电路和电子系统设计的发展,经历了计算机辅助设计 CAD、计算机辅助工程设计 CAE 和电子设计自动化 EDA 3 个发展过程。 EDA技术融合了应用电子技术、计算机技术、信息处理及智能化技术的最新成果,进行电子产品的自动设计。 EDA 软件在电子行业的应用也越来越广泛,但和发达国家相比,我国的电子设计水平仍然存在着相当大的差距, 随着经济全球化, 中国已走 入 WTO,随着 加入 WTO,电子行业将会受到较大的冲击 。但我国 许多从事电子设计工作的人员对 EDA软件并不熟悉, 因此需 提高电子设计在电脑方面应用的水平。 1.2 EDA 在数字电路课程设计中的必要性 数字电路课程设计是数字电路设计型实验中的重要部分,它要求运用电子技术课程中有关的理论知识和实验方法,完成一些综合性较强的设计课题。由于目前在数字电路实验教学中,大部分院校仍然用中小规模的通用集成电路来实现设计功能,当设计的数字电子钟系统比较复杂,需要多个集成芯片和大量连线时,就增加了设计电路板的难度和故障调试难度,延长了设计周期 ,降低了学生的学习兴趣;同时,常用中小规模集成芯片的大量重复使用也大大增加了设计成本。因此,在数字电路课程设计中引入 EDA 技术,采用当前国际先进的设计方法和理念,改革传统的课程设计方法,已经成为一种趋势。 在学校电子技术实验的课程教学中,最让实验老师感到头痛的有两个方面:一是由于电路的连接、电子元件的损坏或仪器毛病,为了查找这些问题,使得一个实验在相对短暂的时nts 3 间内难以完成;二是仪器坏了要修理,元件坏了要拆换,连接导线、电缆线损坏也要调换等等。这些不仅大大增加了实验的开支,同是实验室的管理也非常困难。 应用 EDA 虚拟的电子实验平台,让学生坐在计算机旁进行各种电子线路的仿真实验与在实验室使用真实的仪器、进行电子线路实验,具有同样的感受和更具有真实的实验效果。学生可以在虚拟的元器件库中拿取元器件;可以在虚拟的仪器库中拿取仪器与仪表;同样可以用导线与电缆连接电路;可以选择器件的参数,可以对电路进行调试、分析;可以在示波器的显示屏上观测到所测电压、电流的波形,可以通过仪表读取被测参数的值,这一切都非常逼真。做仿真实验一般不会损坏仪器,不会烧坏仪器(除非把计算机损坏)。只要按照规定的方法进行实验,都能够达到预期的实验目的 。可见,用 EDA 软件进行仿真电子实验的确可以达到事半功倍的效果。 所以在数字电路课程设计中学习 EDA技术是非常必要的。 1.3 MAXplus 概述 EDA技术的关键之一是 EDA工具, EDA工具是指以计算机为工作平台,融合了应用电子技 术、计算机技术、智能化技术最新成果而研制成的电子设计通用工具软件,主要能进行三方面的辅助设计工作: ( 1): PCB印刷电路板设计 ( 2): ASIC(集成电路)设计 ( 3):电子系统设计( SOC) 没有 EDA技术的支持,想要完成超大规模集成电路的设计是很难想象的,反过来, 生产制造技术的不断进步又必将对 EDA技术提出新的要求。 由于集成电路制造技术日新月异 ,电路的设计日趋复杂。为了能在电路实现之前 ,完全掌握操作环境因素 (如电源电压、温度等 )对电路的影响 ,利用电脑辅助设计进行电路模拟与分析 ,并进行输入与输出信号响应的验证 ,可有效地节省产品开发的时间与成本。 Altera公司推出的 MAXplus 软件是专门用于电子电路仿真的“虚拟电子工作台”软件,它是目前全球最直观、最高效的 EDA 软件。它的功能强大,能够提供电阻、电容、三极管、集成电路等数十大类几千种元件,能够提供示波器、万用表 等十几种常用的电子仪器;具有强大的电路图绘制功能,可绘制出符合标准的电子图纸;它还具有强大的波形显示功能,并且结果可轻松放入各类文档。用该软件进行设计、分析非常方便。本文在 MAXplus 基础上设计电子时钟,是由数字集成电路构成、用数码管显示的一种现代计时器,与传统机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更长的使用寿命,因此广泛使用。 MAXplus 是 美国加州 Altera 公司推出的专门用于电子线路仿真实验与设计的“虚拟电子工作平台”。 MAXplus 是一种在电子技术工程与电子技术教学中 广泛应用的优秀计算机仿真软件, 被公认为是最易使用,人机界面最友善的 数字系统 开发软件,特别适合初学者使用。 1.4 设计电子钟的可行性分析 选用 MAXplus 软件,以计算机作为载体。通过使用 MAXplus 软件,设计实现一个数字电子钟。并使数字钟具有校时、校分、校秒及整点报时功能。掌握使用 MAXplus 软件完成基本电路的设计。 设计数字电子钟的条件具备,设计是可行的 。 nts 4 第二章 设计依据 2.1 设计总体方案 多功能数字钟电路的设计总体方案框图 (如图 2-1 所示 ),由控制电路、两个 60 进制计数器、一个 12进制计数器、译码器、显示器和扬声器组成。控制电路控制计数器计时和扬声器报时。计数器对秒、分、小时进行计时 ,当计时到 11 时 59 分 59 秒时 ,来一个计数脉冲 ,则计数器清零,重新开始计时。译码器将计数器输出的 BCD码计时结果转换成十进制送到显示器。显示器显示时、分、秒计时结果。 图 2-1 总体方案框图 2.2 设计原理 数字电子钟由振荡器、分频器、计数器、译码显示器、报时等电路组成。其中振荡器和分频器组成标准秒信号发生器,由不同进制的计数器、译码器和显示器组成计时系统。秒信号送入计数器进行计 数,把累加的结果以时、分、秒的数字显示出来。时显示由12 进制计数器、译码器、显示器构成。分、秒显示分别由 60进制计数器、译码器、显示器构成。可进行整点报时,计时出现误差时,可以用校时电路校时、校分。 2.3 设计目标和方法 MAXplus 软件作为电子钟设计工作平台,以数字电路为设计电子钟的理论基础,按照“自顶向下”的 层次化设计方法设计该电路 ,对整个系统进行方案设计和功能划分,系统的关键电路用一片或几片专用集成电路实现,应用 MAXplus 软件进行数字电路的设计与仿真。 nts 5 第三章 EDA 电子钟系统设计 3.1 电子钟功能分析、总体规划 3.1.1 电子钟功能分析 1:电子钟基本功能设计目标 数字钟能进行正常的时、分、秒计时 ,小时计时要求为 12进制循环 ,分和秒计时要求为 60进制循环 。 2:电子钟扩展功能设计目标 整点报时: 要求逢整点报时 ,在 59 59即到整点时 ,扬声器发出最后一声整点报时。 校时:校正时间, 能够通过手动按键来调整时间,实现校时功能,具有闹钟功能。 3.1.2 总体规划 数字电子钟主 干电路系统由秒信号发生器、 “ 时、分、秒 ” 计数器、译码器及显示器、校时电路 、整点报时电路组成。秒信号产生器是整个系统的时基信号,它直接决定计时系统的精度,一般用石英晶体振荡器 和 分频器来实现。将标准秒信号送入 “ 秒计数器 ” , “ 秒计数器 ” 采用 60 进制计数器,每累计 60 秒发 出 一个 “ 分脉冲 ” 信号,该信号将作为 “ 分计数器 ” 的时钟脉冲。 “ 分计数器 ” 也采用 60进制计数器,每累计 60分钟,发出一个 “ 时脉冲 ”信号,该信号将被送到 “ 时计数器 ” 。 “ 时计数器 ” 采用 12 进制计时器,可实现 12 小时的累计。通过六 个 LED 显示器显示出来。整点报时电路根据计时系统的输出状态产生一脉冲信号,然后去触发一音频发生器实现 报时。校时电路用来对 “ 时 ” 、 “ 分 ” 、 “ 秒 ” 显示数字进行校对调整 。 电子钟系统总体规划如图 3-1所示: 图 3-1 电子钟系统总体规划 3.2 使用 MAXplus 作为数字电子钟设计平台 Maxplus 是针对数字电路的一个应用软件 。 它 的特点 是 :无需画电路图 ,而 是 用编写代码的形式来描术电路的功能 .把编写的代码经该软件在计算机上 仿真, 若满足技术要求 ,即可下载到 CPLD的下载板上 。 3.2.1 MAXplus 仿真软件的特点 1: 多平台系统 : Maxplus 的设计输入 ,处理与校验功能一起提供了全 集成化的可编程开发工具 , 可以加快动态调试 ,缩短开发周期 。 nts 6 2: 开放的界面 : Maxplus 可与其他工业标准的设计输入 ,综合和校验工具链接 .具有EDIF,VHDL,Verilog HDL 以及其他的网表接口 ,便于与许多公司的 EDA 工具接口 ,包括Cadence,Mentor,Synplicity,Viewlogic 等公司提供的 EDA工具接口 。 3: 模块组合式工具软件 : Maxplus 具有一个完整的可编程逻辑设计环境 ,包括设计输入 ,设计处理 ,设计校验和下载编程四个模块 。 4: 与结构无关 : Maxplus 支持 Altera的 Classic,MAX5000,MAX7000,FLEX10K 等可编程器件系列 ,提供工业界中唯一真正与结构无关的可编程逻辑设计环境 。 5: 硬件描述语言 : Maxplus 支持各种 HDL设计输入语言 ,包括 VHDL,AHDL 和 Verilog。 Verilog HDL 和 VHDL都是适用于逻辑设计的硬件描述语言 ,并且都已成为 IEEE标准 。 他们 作为描述硬件电路设计的语言 ,其共同 的特点 在于 :语言覆盖面广 ,描述能力强 ,能支持硬件的设计 ,验证 ,综合和测试 。 3.2.2 EWB 介绍 1:本文使用的 EWB版本是 5.12,界面如图 3-2 所示: 图 3-2 EWB 5.12 版本界面 使用 EWB可以实现大部分模拟电子线路与数字电子线路实验的功能,易学、易用、真实、准确、快捷、方便、在以往进行电子线路设计时,最初的设计电路往往是不可能一次达到设计要求,而需要经过反复多次仿真、测试,才能符合设计要求。这样既费时费力,又增加了产品的成本。此外,因受工作场所、仪器设备等因素的限制,许多实验难以进行。利用 EWB仿真软件就可以在虚拟器件库中随意选择并改变器件的参数,在虚拟的仪器库中随意选择需要的仪器设备,在虚拟的试验平台 上进行实验,以使设计电路最终达到最佳设计要求。 3.3 单元电路设计与分析 3.3.1 石英晶体振荡器 振荡器是计时器的核心 ,石英晶体振荡器的作用是用来稳定频率和选择频率。它的稳定度和精度决定了计时器的准确度。 nts 7 3.3.2 分频电路 主要功能有 2 个,一是产生标准秒脉冲信号;二是可提供整点报时所需要的高、低频率信号。 使用 EWB仿真分频电路图,如图 3-3所示, 图 3-3 分频电路 分频电路选用 4片计数器 7490实现, 7490芯片引脚图,如图 3-4所示: 图 3-4 7490芯片引脚图 7490 芯片功能,如表 3-1 所示: 表 3-1 7490芯片功能表 输入端 输出端 R0( 1) R0( 2) R9( 1) R9( 2) Qd Qc Qb Qa 1 1 0 X 0 0 0 0 1 1 X 0 0 0 0 0 X X 1 1 1 0 0 1 X 0 X 0 计数 0 X 0 X 计数 nts 8 0 X X 0 计数 X 0 0 X 计数 其中 R0( 1)、 R0( 2)、 R9( 1)、 R9( 2)为输入端, Qd、 Qc、 Qb、 Qa 为输出端。 CKA、 CKB 为脉冲输入端, VCC 接电源, GND 为接地端, NC 为空脚。 0 代表低电位, 1 代表高电位, X为不定状态。 7490 具有如下 几 种基本工作方式: A:十分频( 8421码):将 QA与 CKB联接,可构成 8421码十分频电路。 B:六分频在十分频( 8421 码)的基础上,将 QB 端接 R(0)1, QC端接 R(0)2。其计数顺序为 000 101,当第六个脉冲作用后,出现状态 QCQBQA=110,利用 QBQC=11 反馈到 R(0)1和 R(0)2的方式使电路置 “0” 。 C:九分频: QA连接 R91、 QD连接 R92,构成 九 分频。 D:十分频( 5421码) : 将五进制计数器的输出端 QD接二进制计数器的脉冲输入 端 CKA,即可构成 5421码十分频工作方式。 将输出 QA与输入 CKB相接,构成 8421BCD码计数器 , 将输出 QD与输入 CKA相接,构成5421BCD 码计数器 。在 构成十分频时, R0( 1) 、 R0( 2) 端必须有一端接地。 3.3.3 秒、分计数电路 秒信号发生器是数字电子 钟 的核心部分,它的精度和稳定度决定了数字钟的质量,通常用晶体振荡器产生的脉冲。 秒、分计数电路为 60 进制 ,由 2片 74290四位二进制计数器组成。74290具有异步清零的功能,第一片构成十进制计数器,第二片构成六进制。在第一片计数器中,当第 10 个 脉冲到来时,它的输出状态为“ 1010”, QDQB 为高电平。因为 74290 异步清零端为高电平清零,所以 QDQB 分别接到清零端 R01, R02 即构成十进制。第二片为六进制,当第一片清零的同时给第二片的 CKB端进行计数,当 CKB端的第 6个脉冲到来时,第二片的 QCQB均为高电平,将它们连接到计数器的清零端,在清零的同时给上一级进位。从而构成 60进制计数器。分别把秒十位、个位输出端接到译码显示器,当电路运行后 ,计数器便开始从 0059 计数,显示器就会显示相应的数码。 使用 EWB仿真秒 /分电路图,如图 3-5所示。 图 3-5 秒 /分计数电路 nts 9 由 2片 74290四位二进制计数器组成秒 /分计数电路, 74290芯片引脚图,如图 3-6所示: 图 3-6 74290芯片引脚图 74290 功能表,如表 3-2 所示: 表 3-2 74290 芯片功能表 复位输入 置位输入 时钟 输出 R0(1) R0(2) R9(1) R9(2) CP QD QC QB QA 1 1 0 X X 0 0 0 0 1 1 X 0 X 0 0 0 0 X X 1 1 X 1 0 0 1 0 X 0 X Down 计数 0 X X 0 Down 计数 X 0 0 X Down 计数 X 0 X 0 Down 计数 其中 R0(1)、 R0(2)为复位输入端, R9(1)、 R9(2)为置位输入端, CLKA、 CLKB 为脉冲输入端, QaQbQcQd 为输出端, VCC接电源, GND为接地端, NC为空脚。 异步清零:当复位输入端 R0(1)= R0(2)=1,且置位输入 R9(1)或 R9(2)为零 时,不论有无时钟脉冲 CP,计数器输出将被直接置零。 异步置数:当置位输入 R9(1)= R9(2)时,无论其它输入状态如何,计数器输出将直接置 9(即 QdQcQbQa=1001)。 计数 :当 R0(1)或 R0(2),且 R9(1)或 R9(2)时,在计数脉冲(下降)作用下,进行计数。 3.3.4 时计数电路 时计数电路为 12 进制,由 2 片 74290、与门组成。由与门送出一高电平清零信号, 2 片74290同时清零,电路构成十二进制。 使用 EWB仿真时计数电路图,如图 3-7所示。 nts 10 图 3-7 时计数电路 3.3.5 校时电路 校时电路当刚接通电源或计时出现误差时,需要对时间进行校正。如图 3-8 所示,由 RS触发器及与非门等构成。 H,M 分别为时校正、分校正开关。不校正时 , H, M 开关是闭合的。当校正时、分位时,打开 H, M 开关 ,然后拨动 K 开关,来回拨动一次,就会使时、分位增加1,校正完毕后把 H, M开关合上,即可完成时间的校正。 图 3-8 校时电路 3.3.6 整点报时电路 整点报时电路 使用四片 4078芯片,和三个与门,在时钟的分、秒都为 “0” 时,即整点,则开始报时。 当计数到 59 分时,完成整点报时。 使用 EWB仿真整点报时电路图,如图 3-9所示。 nts 11 图 3-9 整点报时电路图 4078 芯片引脚图,如图 3-10所示: 图 3-10 4078芯片引脚图 4078 功能表,如表 3-3所示 表 3-3 4078 芯片功能表 输 入 端 输出端 I0 I1 I2 I3 I4 I5 I6 I7 O1 0 0 0 0 0 0 0 0 1 1 X X X X X X X 0 X 1 X X X X X X 0 X X 1 X X X X X 0 X X X 1 X X X X 0 X X X X 1 X X X 0 X X X X X 1 X X 0 X X X X X X 1 X 0 X X X X X X X 1 0 nts 12 其中 I0、 I1、 I2、 I3、 I4、 I5、 I6、 I7为输入端, O1为输出端, VSS接电源, VDD为接地端。 3.3.7 定时闹钟 闹钟由可调时、分显示器, 4个 74290芯片, 3个 4077芯片和两个 7421芯片的电路构成时钟的多功能部分。其中,四个 74290和四个显示器构成定时闹钟的显示部分(调时部分可以由开关 3、 4直接控制电路与振荡器的连接来实现); 4077芯片的作用是比较实际时钟部分与闹钟部分的输出数据是否一致,再由两个 7421芯片校验作最后校验,当全部输出对比为真时,则发光二极管亮起来,实现定时闹钟功能。 使用 EWB仿真定时闹钟电路图,如图 3-11所示。 3-11 闹钟电路图 闹钟由 4 个 74290 芯片, 3 个 4077 芯片和两个 7421 芯片的电路构成, 4077 芯片引脚图,如图 3-12所示: nts 13 图 3-12 4077芯片引脚图 4077 芯片功能表,如表 3-4 所示: 表 3-4 4077芯片功能表 输 入 输 出 An Bn On L L H L H L H L L H H H 4077为 四 2输入端异或非门 , 其中 An、 Bn( n 为 1-4)为输入端, On( n为 1-4)为输出 端, VSS接电源, VDD为接地端。 L为低电平, H为高电平。 7421 芯片引脚图,如图 3-13所示: 图 3-13 7421芯片引脚图 nts 14 7421 功能表,如表 3-5 所示: 表 3-5 7421芯片功能表 输 入 端 输出端 A B C D Y 1 1 1 1 1 0 X X X 0 X 0 X X 0 X X 0 X 0 X X X 0 0 7421 芯片为 双 4 输入与门 ,其中 1A、 1B、 1C、 1D, 2A、 2B、 2C、 2D 为输入端, 1Y、 2Y 为输出端,VCC 接电源, GND 为接地端, NC 为空脚。 nts 15 第四章 EWB 电子钟仿真结果 4.1 EWB 电子钟基本功能仿真结果 首先,由石英晶体振荡器输出稳定的脉冲信号,经过振荡器输出标准的秒脉冲信号,秒计数电路为六十进制计数器,秒计数电路将振荡器产生的秒脉冲信号作为输入信号,进行计数,并通过秒显示器显示秒;其次,当秒计数器完成 60 个秒计数后,秒计时电路清零,输出一个“分计时信号”,分计时电路收到秒计时电路产生的信号后,开始计数并显示分;再次,当分计时电路完成 60个分计数后,分计 数器清零,输出一个“时计时信号”,时计时电路收到分计时电路产生的信号后,开始计数并显示时;最后,时计时电路完成 12个时计数后,清零。 完成电子钟基本功能仿真结果。 4.2 EWB 电子钟扩展功能仿真结果 当电子时钟在 59 59即到整点时,开始报时。需要调整时间时,由电路图中的开关 1和 2 控制电路接通与断开,实现调时调分。需要闹钟时,由电路图中的开关 3 和 4 控制电路的接通与断开,调整闹钟的时间,并显示。 4077芯片检验时钟部分与闹钟部分的输出数据是否一致,再由两个 7421芯片校验作最后校验,当全部输出对比 为真时,则发光二极管亮起来,实现定时闹钟功能。 4.3 EWB 电子钟整体仿真结果 使用 EWB将各模块连接成完整的电路 ,实现了数字电子钟的基本功能和扩展功能,完成 EWB仿真数字电子钟。使用 EWB 仿真的数字电子钟电路图,如图 4-1所示: nts 16 图 4-1 数字电子钟 nts 17 结束语 随着电子设计自动化技术的普及,利用 EDA技术进行数字电路课程设计,不仅可以很好地锻炼学生的综合设计开发能力和动手能力,从而激发
- 温馨提示:
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
2: 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
3.本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

人人文库网所有资源均是用户自行上传分享,仅供网友学习交流,未经上传用户书面授权,请勿作他用。