数电自主设计.doc_第1页
数电自主设计.doc_第2页
数电自主设计.doc_第3页
数电自主设计.doc_第4页
数电自主设计.doc_第5页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

姓名 张国胜 班级 1106105 学号 1110610523 实验日期 12-08 节次 教师签字 成绩 实验名称:答辩时的倒计时数字组合电路1. 实验目的(1) 学习数字电路计数、译码显示等单元电路的综合应用;(2) 掌握74LS192芯片的逻辑功能,级联,异步清零,异步置数等使用方法;(3) 进一步加强和稳固组合逻辑电路的使用;2. 总体设计方案或技术路线(1) 逻辑开关的使用:答辩前的准备A、封锁时钟CP;B、异步置数,异步清零,起到了定时的作用;C、功能开关打到技术状态,启动时钟,电路开始工作。D、时钟开启之前,灯亮着,提示答辩者尽快做好准备。在电路图中用灯泡代替。(2)中间组合逻辑电路产生相应供能电平、异步质数,得到想要的倒计时电路;(3)倒计时结束,数字逻辑功能开关关闭时钟,蜂鸣器响起,提示答辩时间结束;(4)秒表对这个电路进行校验和调试3. 实验电路图4. 仪器设备名称、型号74LS192两块、74LS00与非门、译码显示器、信号源、实验箱;秒表5. 理论分析或仿真分析结果(1) 双时钟同步十进制加减计数器74LS192功能如下:1、 清零 74LS192异步清零。当清零信号CR=1,计数器清零,=0000;2、 置数74LS192异步置数。当清零信号CR=0,置数信号计数器开始异步并行置数=DCBA;3、 计数 上升沿到来时,加法计数器开始工作上升沿到来时,减法计数器开始工作4、 保持当CR=0,LD= ,计数器保持 5、 进位和借位 当加法计数器达到最大值,且时,CO输出负脉冲,当下一个时钟来时,CO处于上升沿,计数器变成0000; 当减法计数器达到最小值,且,BO出负脉冲,当下一个时钟来时,BO处于上升沿,计数器变成1001; 6、 级联 上一个计数器的借位连接下一个时钟的减法时钟端,同理上一个计数器的进位连接下一个时钟的加法时钟端,这里我们用到前者。(2) 仿真1、 开始前定时仿真结果: 2、中间某一时刻结果: (3) 仿真结果分析仿真实验结果和预想的结果一样 6.实验结论7.实验中出现的问题及解决对策8.本次实验的收获和体会、对电路实验室的意见或建议10参考文献原始数据记录表1、 定时前三计数器的输入和输出值此时功能逻辑开关的状态为:蜂鸣器状态:2、 某一时刻译码显示器的状态:此时功能逻辑开关的状态

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论