Protel_99SE原理图与PCB设计操作指南2013.doc_第1页
Protel_99SE原理图与PCB设计操作指南2013.doc_第2页
Protel_99SE原理图与PCB设计操作指南2013.doc_第3页
Protel_99SE原理图与PCB设计操作指南2013.doc_第4页
Protel_99SE原理图与PCB设计操作指南2013.doc_第5页
已阅读5页,还剩2页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

Protel 99SE原理图与PCB设计操作指南Protel 99SE是个庞大的EDA软件和完整的全方位电路设计系统,她包含了电路原理图设计、电路的数/模混合仿真、多层印制电路板设计(包含印制电路板自动布线)、可编程逻辑器件设计、图表生成、电路表格生成、支持宏操作等功能。(建议学生用自己的学号在D盘新建文件夹)一、 原理图设计1、 建立设计文件库把与设计相关的所有设计文件,如原理图(*.SCH)、网表文件(*.net)、印制电路板图(*.PCB)等文件都存储在同一个综合设计库中,并在同一个综合设计编辑窗口中显示。同时设计文件库也保存文件夹及设计的层次信息。Protel 99SE设计文件库文件的扩展名是.ddb。双击Protel 99SE图标运行软件,出现设计管理器(Design Explorer)界面,其左边是管理窗口Explorer(若未显示,可选择ViewDesign Manager)。选择FileNew或FileNew Design菜单,出现New Design Database对话框,其中Design Storage Type选项选MS Access database方式;设计文件库名默认为MyDesign.ddb(建议学生用自己的学号作为设计文件库名);点击Browse可以选择要保存的文件夹,点击OK确定。2、 建立原理图文件双击设计文件库(MyDesign.ddb)中的Documents目录,此时该目录下为空。选择菜单FileNew或在Documents的空目录下单击鼠标右键选择New,出现New Document窗口,选择Schematic Document(原理图文件)并点击OK确定,在Documents目录下将出现原理图文件名,默认为Sheet1.sch,可以根据需要更改该文件名。双击新建的原理图文件名,则打开该原理图文件。逻辑笔电路原理图如图1。图1 逻辑笔原理图3、环境参数设置选择菜单DesignOptions,出现Document Options窗口,可以进行工作区大小(Standard Style)设置及网格(Grids)设置,还可以设置工作区的背景颜色等。本次实验中,Standard Style项选A4,Snap和Visib项均选中(表示网格可见)且大小为10。点击OK确定。选择菜单ToolsPreferences或在Sheet1.sch工作区点击鼠标右键并选择Preferences,出现Preferences窗口,在Graphical Editing选项卡中可将光标(cursor)设置为Large cursor90、small cursor90或small cursor45,网格显示方式(Visible)可设置为实线(Line Grid)或点(Dot Grid),点击OK确定。按Page Up/Page Down键可放大/缩小设计工作区。4、 添加/删除元器件库将设计文件库(MyDesign.ddb)的管理窗口(Design Explorer界面左侧)切换到Browse Sch。在Browse下面的下拉菜单中选择Libraries,那么已经加载好的库文件就在该下拉菜单的下方列表中列出,如果在该列表中没有我们所需要的库文件,就必须加载库文件。加载过程如下:点击AddRemove选项,或选择菜单DesignAddRemove Library,则弹出选择库文件(Change Library File List)对话框,在“查找范围”下拉框中选择Protel 99SE安装目录下的原理图库子目录(Design Explorer 99SELibrarySch),在该目录中选择所需要的库文件(.ddb文件,参见表1),点击Add按钮加入,若要删除库文件则在Selected Files中选择已选的库文件,点击Remove按钮移出。选好需要的库文件后,点击OK按钮,确定并退出该对话框。表1 元器件元件(在库中的名字)原理图库名称pcb图库名称封装形式电解电容(CAPACITOR POL)Miscellaneous Devices.ddb /Miscellaneous Devices.lib系统已自动加载Miscellaneous Devices.ddb /Miscellaneous Devices.lib系统已自动加载RB-.3/.6直插式无极性电容(CAP)RAD-0.3二极管(DIODE)DIODE-0.4发光二极管(LED)可以用极性电容封装RB-.2/.4电阻(RES2)AXIAL-0.4集成芯片四电压比较器LM339T1 Databooks.ddb/T1 Linear Circuits Data Book Vol 1.lib需要手动加载General IC.ddb需要手动加载DIP-14在原理图中二极管DIODE引脚名为A和K ,pcb图中封装引脚名为1和2,需要修改一致。发光二极管LED封装使用极性电容封装RB-.2/.4。引脚号也要修改为1和2修改miscellaneous库保存后,一直有用。要查看所选库文件中所包含的元件,可将管理窗口(Design Explorer界面左侧)切换到Browse Sch。在Browse下面的下拉菜单中选择Libraries,则所选择的库文件(.lib)全部列出,选中要浏览的库文件,其中所包含的元、器件将在Filter下方列出,选择某个元、器件,该元、器件的原理图将在最下方显示出来,或点击Browse按钮,弹出Browse Library窗口,同样可以浏览库文件中的元、器件。5、 放置元、器件及原理图连线放置元、器件有两种方法:一种方法是,在所选中的元、器件库中选择元、器件,具体方法是:在Filter中输入元、器件名并按Enter键即可找到所需的元器件,或在Filter下方的元、器件列表中选中所需元、器件名,然后用鼠标左键点击Place按钮,就可以把选中的元、器件放入原理图文件中;另一种方法是,点击Find出现Find Schematic Component窗口,在By Library Refe中输入元、器件名并点击Find Now即可从所有的元器件库中搜索,选中元器件,点击Place按钮,就可以把选中的元、器件放入原理图文件中。如此重复操作,放置好所有的元、器件。选好元器件,放置到原理图之前(即元器件处于浮动状态时),按下【Tab】键将弹出Part(元件)属性设置对话框,如图2所示。元件属性对话框包含4个选项卡,Attributes选项卡主要用于确定元件的电气属性。其中Lib Ref(元件名称):放置元件时输入的元件名即是在元件库中的元件名,此文本框不能为空也不能修改。Footprint(元件的封装形式)、Designator(元件的编号)、Part(元件的显示名称)。同一个原理图中的元件编号不能重复。如果要修改已经放置的元件属性,双击该元件也会弹出Part属性窗口进行修改。各元、器件的封装形式参见表1。相同的元件设置好第一个的编号后,后面的会依次自动增加编号。图2 Part(元件)属性设置对话框放置电源地:点击电路绘图工具栏(图3)中的powerport工具按钮。图3 电路绘图工具栏将鼠标拖到原理图编辑界面上即可放置电源地,然后在电源地上双击鼠标左键,出现Power Port对话框,将NET(网络标号)改为GND;Stvle(显示类型)改为Power Ground,点击OK即可。放置电源:仍点击powerport按钮,当元件处于浮动状态时,按下【Tab】键将弹出powerport属性设置对话框,将网络标号改为VCC,显示类型改为Bar(T形条)即可。放置端口:点击电路绘图工具栏(图3)中的PlacePort按钮,双击该端口,设置属性:确定端口的左右边界、端口名称、端口显示类型、端口I/O类型等。旋转:在元、器件上按着鼠标左键,同时按空格键即可旋转连线:单击图2电路绘图工具栏上的连线工具(PlaceWire),此时光标由箭头形状变成十字形状,然后将光标移到所画导线的起点,单击鼠标左键,再将光标移动到下一点或导线终点,再单击一下鼠标左键,即可绘制出第一条导线,以该点为新的起点,继续移动光标,绘制第二条导线;如果要绘制不连续的导线,可以在画完第一条导线后,单击鼠标右键或按“ESC”键,然后将光标移动到新导线的起点,单击鼠标左键,再按前面的步骤绘制另一条导线;画完所有导线后,连续单击鼠标右键两次,即可结束画导线状态,光标由十字形状变成箭头形状。工具条:若没有工具条,可在菜单View/Toolbars中选择相应的工具条6、 原理图存盘原理图输入完成以后,要及时存盘(FileSave)。7、 电气规则检查绘制完原理图后,需要测试电路原理图信号的正确性,这可以通过检验电气规则来检查电路中是否有电气特性不一致的情况,如某个输出引脚连接到另一个输出引脚就会造成信号冲突,重复的元件编号会无法区分出不同的元件等。选择Tools菜单中的ERC项,将出现Setup Electrical Rule Check对话框。选中所要检查的选项,然后单击OK。ERC报告会按照用户的设置以及问题的严重性分别用错误(Error)或警告(Warning)信息来提示,并在原理图上发生错误的位置放置红色的符号,根据提示对原理图作出修改并重新进行电气规则检查,直至没有错误(Error)为止。回到原理图(sheet1.sch)界面。8、生成网络表文件选择菜单DesignGreate Netlist,出现Netlist Creation对话框,选择输出网表格式(Output Format)为protel,点击OK确认,即可生成网络表文件(.net),该文件中无红色表示通过。二、 印制电路板(PCB)设计1、建立PCB文件打开设计文件库(MyDesign.ddb)中的Documents目录,选择菜单FileNew或在Documents目录中单击鼠标右键选择NEW项,出现New Document窗口,选择PCB Document并点击OK确定,生成一个空的PCB文件,默认文件名为PCB1.PCB,可以根据需要更改该文件名。双击该文件名图标,进入PCB文件编辑界面。2、环境参数设置公英制转换:View/Toggle Units。本次实验中采用英制,即单位为mil。1mil0.0254mm。电路板层面设置:选择菜单DesignLayer Stack Manager,出现Layer Stack Manager界面。在板上任何地方单击鼠标左键,然后再单击“Add Layer”即可增加层面,每单击一次增加一层,最多可增加到32层;若要删除一层,则在板的左边选中要删除的层,然后单击Delete,出现Confirm对话框,点击Yes确认删除。本次实验使用两层板,所以只要设置Toplayer和BottomLayer即可。点击OK完成电路板层面设置。设置电气安全距离和线宽:选择菜单DesignRules,出现Design Rules对话框,来设置电气安全距离和线宽。要设置电气安全距离,则双击Routing选项卡中的Clearance Constraint 项,出现Clearance Rule对话框, 在该对话框中可以根据需要提出筛选条件,定义安全距离,本实验中选择默认值即可,点击OK确定。要设置线宽,则双击Routing选项卡中的Width Constraint项,出现Max-Min Width Rule对话框,在Filter Kind栏选择Whole Board,最大线宽(Maximum Width)设为60mil,最小线宽(Minimum Width)设为40mil,推荐线宽(Preferred Width)设为40mil,点击OK确定。设置好电气安全距离和线宽后点击Close关闭该对话框。设置背景网格尺寸:选择菜单Designoptions,出现Document Options对话框。在Layers选项卡中,有两个Visible Grid选项,上面的是小网格(设为20mil,即每格20mil),下面的是大网格(设为100mil,即每格100mil),选中这两个选项,即可在PCB编辑窗口显示网格。点击OK确定。设定步进距离:点击菜单下面主工具栏中的“”按钮,出现Snap Grid对话框,步进距离可根据实际需要设定,本次实验中可设为10mil左右。3、添加/删除PCB元、器件封装库添加或移出PCB元、器件封装库的操作与原理图中的库操作基本相同;元、器件封装浏览操作与原理图中的元、器件浏览操作基本相同,这里就不再赘述了。元件的封装是指实际元件焊接到电路板时所指示的外观和焊点位置。元件的封装形式可以分为两大类:针脚式元件封装和表面贴装(SMT)。针脚式元件封装这类元件的焊接,是先要将元件针脚插入焊点导通孔,然后再锡焊。本次逻辑笔电路中使用的元件均是针脚式封装,封装如表1。4、设置PCB板设计边框设置电路板范围:PCB板设计边框规定了实际印制电路板的大小,单击编辑区下方标签KeepOutLayer,该层为禁止布线层,一般用于设置电路板的板边界,将元件限制在这个范围内。具体做法是:首先选择右面Placement Tools工具栏中的按钮,然后在线的起点处单击鼠标左键,在线的终点处单击鼠标左键,可通过右下方的状态条计算线的长度。重复以上动作,完成边框绘制。本次实验中,确定电路板边框长为6000mil,宽为3000mil(英制)。在画边框尺寸时将大网格设置成1000mil更方便。在画线时通常要与键盘上的PageUp放大和PageDown缩小按键配合使用。改变线宽:双击线出现Track窗口即可修改。电路板边框线宽一般设为10mil。加长或缩短线的长度,可按M键并选择Drag,然后将鼠标放在该线的顶端,按左键,拖动鼠标即可。测量两点间的距离,菜单Reportsmeasure distance。5、 载入网络表文件载入网表文件(.net):选择菜单DesignLoad Nets,出现Load/Forward Annotate Netlist对话框,点击对话框中的Browse按钮,找到与原理图对应的网表文件(.net),点击OK,此时原理图中所用到的元、器件及相应的网络名称、节点将显示在对话框下方的列表中。如果原理图中指定的某个元、器件的封装在封装库中没有对应的封装类型时,对话框列表右边的Error将有错误提示,设计者可根据错误提示,进一步检查原理图及PCB的元、器件封装库,直到改正了所有的错误为止。常见网络表装入错误如下表2。表2 网络表装入错误列表错误提示错误原因解决办法Footprint not found in Library未在原理图中定义元件的封装形式打开网络表文件查看哪些元件未定义,然后到原理图中找到相应的元件,双击该元件,在属性对话框中的FOOTPRINT栏中填入相应的封装即可。Footprint XX not found in Library元件封装图形库中没有XX 封装形式重新添加元件封装库、重新确定元件的封装形式、Component not found没有元件发现在PCB文件中未调入相应的PCB元件库或PCB库中的元件名与原理图中定义的名称不同在PCB文件中确认所需要的PCB元件库是否都已调入,并核对原理图中元件封装名称是否与PCB元件库的名称一致Node not found(没有发现焊盘)元件管脚名称与PCB库中封装的管脚名称不同可编辑原理图库或PCB库中元件的管脚名称,使之相互一致。Node not found(没有发现焊盘)由于原理图库中元件的管脚数与PCB库中封装的管脚数目没能一一对应回到原理图中重新定义元件的封装即可。使元件管脚数与封装管脚数、管脚名一致元件标号重复这类错误没有提示,往往比较隐蔽,较难发现。错因:元件标号重复所致。回到原理图中修改重复元件标号网络表装入错误经常发生,主要是关于封装错误。发现错误后,应先浏览,后排除。宏命令执行有序的,前面的宏命令有误,就会引起后续的错误。错误的排

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论