我的翻译.doc

基于AVR及无线收发模块的脉搏监测系统设计资料

收藏

压缩包内文档预览:(预览前20页/共23页)
预览图 预览图 预览图 预览图 预览图 预览图 预览图 预览图 预览图 预览图 预览图 预览图 预览图 预览图 预览图 预览图 预览图 预览图 预览图 预览图
编号:6180915    类型:共享资源    大小:2.57MB    格式:ZIP    上传时间:2017-12-05 上传人:超****计 IP属地:浙江
3.6
积分
关 键 词:
基于 avr 无线 收发 模块 脉搏 监测 系统 设计 资料
资源描述:
基于AVR及无线收发模块的脉搏监测系统设计资料,基于,avr,无线,收发,模块,脉搏,监测,系统,设计,资料
内容简介:
桂林电子科技大学毕业设计(论文)专用纸 第 1 页 共 22 页1前 言在最初几年的微处理器,有几个工程师的教育和经验,在应用的微处理器技术。现在说,微处理器和微控制器已成为无孔不入的,在这么多设备,能使用它们已经成为几乎每个技术人员的要求。如今,微处理器和微控制器已成为两个最有力的工具,提供给科学家和工程师。微控制器已经嵌入在这么多的产品,这是很容易忽视的一个事实是,他们大大超过个人电脑。每年以百万计数量的个人电脑发货,但在过去每年有数10亿的微控制器出售,而且目前大多新设计的个人电脑都是为嵌入式应用。为每一台PC设计师,还有数千设计师用微控制器在嵌入式应用。嵌入式设计,近年来增长很快。这本书是为了让读者基本的设计和分析思路,以设计可靠的微控制器或微处理器为基础的系统。这本书里重点,是对实际问题的接口处理器到内存和输入/输出装置和基本的接口使用装置和扩展。一个主要目标,这本书是为了表明如何使设备本身有可靠的设计。而大多的目光已考虑到设计质量的提高。大部分的重点放在了对过程发生后,设计一个产品就完成了。设计缺陷,很困难是的在那些外部的设计。这些类型的质量问题,可以解决在设计阶段就减少相对较少的花费导致后面好多的维护费。不幸的是,有许多硬体设计和组织,由于种种原因,不知道意义和牺牲的是一个不可靠的设计。设计方法论,在这一案文,是为了解决这个问题。学习设计和开发单片机系统,没有任何实际操作的经验像尝试在书里学骑自行车一样。因此,另一个目标是要提供一个实际的例子,一个完整的工作产品。在纸上说到的事很难在现实中证明和也可能带来潜在的痛苦坠毁。为了做得正确,最好先审视和使用一个真正的设计。另一方面,目前国家对技术(表面贴装包装,等等)实际可行性方面有规定。为了解决这个问题,特殊教育系统开发套件,可陪伴这图书( 8031sdk ) 。所有文件,以建构一个SDK是可用光盘。因此,再加上最新资料与应用实例,也可于网站上找到这本书(/echdbook.)所有必要的信息,以建立该SDK可在那里,以及关于如何订购组装的SDK和测试。而寻找一个合适其中一个课程我教在嵌入式计算机工程的文本,而是无法找到一本书充分涵盖该课题。较早版本的这本书的作者是伴随这一进程,并从此演变成你看到的。该课程提供了在加州大学,圣迭戈扩展研究,并名为嵌入式控制器硬件设计的 。同一课程也可以在互联网上相同格式使用,并能发现 桂林电子科技大学毕业设计(论文)专用纸 第 2 页 共 22 页2/uconline/ecd培训班目标和书中极为相似:描述以正确的方式来设计嵌入式系统。虽然没有事先了解微控制器或微处理器的需要,读者应该已经熟悉基本的电子,逻辑和基本计算机组织。第一章是打算作为审查这些基本概念。然后有一个总的概述微处理器结构和具体的微控制器芯片结构,8051家族详细介绍8051被选中,是因为它可以衔接到外部存储,且具有结构简单时序规格,可广泛应用于可从一些厂家。硬件接口技术描述了最差情况下的设计与分析。一个很好的嵌入式设计需要熟悉基本的记忆体技术,包括光碟,上SRAM , EPROM中,采用Flash EPROM , EEPROM的存储机制和设备。处理器总线接口,然后盖在一般形式下,随着一个介绍8051的总线接口。多数嵌入式设计,也可以受益于使用用户可编程逻辑器件( PLD ) 。这个课题太复杂,这里难以作深入的报道在,所以PLD技术是涵盖从比较高的水平。中央为主题设计一个嵌入式系统这可以证明是可靠的,是说明了一个简单的嵌入式控制器。迭代的性质,设计过程所表现出的,举例来说,几个设计方案均评价中央部分的设计除外,其余各章涵盖各种类型的输入/输出端口,总线部分,并收集资料,这是很少包含在通常的来源,但往往是传世从一个工程师到另一个。我希望这本书是对你现有用的,并欢迎你任何意见和见解,在文本,如果你发现任何错误,或者如果你知道的一些好的嵌入式设计资源,请随时联系我直接通过电子邮箱: ken.arnold 第一章总则电子基本面审查为什么微处理器和微控制器设计成这么多不同的种类,虽然现实中有很多不同的原因,但我认为一个使用简单的微处理器那是多么的有乐趣。在过去的几十年里有所谓的计算机革命 ,我见过的过很多的产品和项目都可以用微处理器来处理。选择微处理器是由经济或技术的论点来支持这项决定。事实上,大部分的真正优秀的产品的成功一大程度上是因为他们有用。很多优秀的产品的开发是因为他没能对他敢兴趣。在我自己看来,我发现学习新的东西,是或多或少更容易和更有效的,当我在只是观看着 ,而不是试图去学习组织或反对目标。研究各种教育中的筹措方法,也表明执教探索是比传统方法更有效。这些和其他观察使我的结论是最好的学习方法对一个微控制器 桂林电子科技大学毕业设计(论文)专用纸 第 3 页 共 22 页3的“玩。没有那本书是说能让你学好微控制器的。最好的学习方法的概念,在这本书里,是要建立一个简单的微控制器。即使它有能力说从无到有,它只是提供一个例子作为学习微控制器的工具。为纾缓这方面,一个系统的开发工具包( SDK ) ,可陪伴这个文本。它综合了一个独立的单板计算机( SBC )和电路模拟器( ICE )的功能。它也可以作为嵌入式控制器的设计的一个样本。由于着本书该设计做成了光盘和放在网站上,所以任何人都可以复制,并用它作为学习的工具。这本书也指导了硬件的设计方针。你可以学习如何设计可靠性高的其他产品的嵌入式硬件。可以在前言了解到SDK。目标成功的嵌入式硬件设计需要几个不同的指标。这里有几个问题,当你读完这本书之后,你就知道该怎么做:*一个嵌入式控制器诠释设计要求。*阅读和理解制造商的规格表。*选择合适的集成电路设计。*接口的CPU ,内存和输入/输出装置,现场总线设备。*简单的I / O (输入/输出)接口的设计。*确定解码和互连的主要组成部分。*演出和分析最差的情况下所有信号失真的时间。*了解一个微控制器的开发周期。*调试和试验的硬件和软件设计。这些是设计一个嵌入式控制器的关键所在。此外,其他一些能力,如设计和执行简单的用户可编程逻辑将涵盖,且必须支持通用技术。嵌入式微机应用应用的嵌入式处理器有一个令人难以置信的多样性。大多数人都知道的曝光率很高的应用,但也有好多人不知道他明显的用途。在实际工作中很多项目在我学生时代的选择被证实还是有实用价值。但是,从他包含的整体情况和经济价值来说还是不合理的。一个实际的例子是使用一个微处理器监测和控制在搅拌混凝土的比例配料。大约一年后,学生实施该系统,他写信告诉我,这项制度挽救了他的公司和3亿美元一年 桂林电子科技大学毕业设计(论文)专用纸 第 4 页 共 22 页4数目由坏分批引起的减少,而去敲打是否需要更换。另一个例子是一个学生,他们暂停一个球是由气流生成并对由微处理器控制风扇提供风力的闭环控制球。唯一一件不好的是不少学生用微处理器当玩具来使用。第三章之一审查电子基本面有些实际商业应用的嵌入式计算机控制该作者已直接涉及到包括如下的内容:*一个超过人承受能力的信号检测措施,由一个电台的信号,然后传送到一个单片机在一本袖珍寻呼机,以显示个人状况。*为减少高峰期的能源需求一个或多个大型建筑物都采用环境系统控制采暖通风和空调。*一个系统措施和管制过程中的蚀刻远离有害的部分材料,才能较好的反映一个体积电路的设计。*收费系统用来监测和控制进入系统的账户,其余额储存于一张牌上的磁条。*确定确切的地理优势,对接收的无线电信号从航海航标,到达目的地的时间。*智能手机收到的无线电信号由烟雾报警器到传感器和敏感开关,以提醒中央监察站潜在的信息情况。*燃料控制系统,能够监测和控制流的燃料,以以及涡轮喷气发动机。选择一个特定的处理器为某一特定应用通常是一个函数的设计者的熟悉某一特定结构。虽然还有很多不同的细节和具体特点,只不过有两大类的设备:微处理器和微控制器。一个微处理器和一个微控制器,两者之间重要的区别是一个微处理器只含有一个中央处理单元( CPU) ,而微控制器该芯片除了一个CPU还有内存和输入/输出 。微控制器通常用于专用任务。微机是一个统称,是适用于完整的电脑系统实施或是一个微处理器或微控制器。嵌入式控制器硬件设计微机和微控制器架构微处理器通常用于相对高性能申请,而成本和尺寸不是关键的遴选标准。由于微处理器芯片,其整函数专门的CPU ,因而可以容纳更多的电路,以提高执行速度时,他们可以达到非常高的处理能力。但是,微处理器需要外部存储器和输入/输出硬件。微处理器芯片使用在台式电脑和工作站而软件兼容性,性能,通用性,且灵活性是很 桂林电子科技大学毕业设计(论文)专用纸 第 5 页 共 22 页5重要的。相比之下,微控制器芯片,通常旨在尽量减少总芯片数量和成本,把内存和输入/输出也算上。他们往往是专门的应用不惜牺牲灵活性。在某些情况下,微控制器有足够的资源,单晶片,它是唯一的集成电路所需要的一个产品。例如一个单芯片的应用,包括手臂安全系统的关键部位,烤面包机,或手持式游戏。硬件接口两个装置有很多共同点,这些对微控制器来说一般是简化的子集微处理器。每种芯片主要设计目标可以概括这样说:*微处理器是最灵活*微控制器是最紧凑在基本架构的CPU使用,也有一些分歧,而这些往往反复调解。基于微处理器的机器通常有冯诺依曼体系结构单一存储,在分配的内存时,为程序和数据,以允许最大的灵活性。微控制器芯片在另一方面,经常体现哈佛结构,其中有单独的记忆程式和资料。图1-1说明了这一点区别:CPU 节目和数据内存数据内存 CPU 节目图1-1 :在上边的是冯诺依曼体系结构下边是哈佛结构哈佛结构为嵌入式应用,有一个好处,这是由于该两种类型的记忆体使用的嵌入式系统。一个固定的纲领和叁数,可将之储存在ROM存储器中,同时可变数据可以存储RAM存储器中。RAM在断电时丢失文件,而ROM在断电后没有丢失文件。哈佛架构,同时还具有潜在优势的一个单独的界面,允许双倍记忆体传输速率,允许指令读取与数据传输同时发生。不幸的是,在大多数哈佛结构的机器,内存是连接到CPU的使用总线的并行性受限制,而以一个单一的总线。一个典型的嵌入式计算机构成由CPU ,存储体,与I / O。他们最常见的模块是共享一根总线通信,如图一所示,1-2 。 桂林电子科技大学毕业设计(论文)专用纸 第 6 页 共 22 页6外设上的微控制器芯片,是典型的定时器计数器,串行或并行数据端口,并模拟到数字的一个数位类比转换器这是直接集成在芯片上。这些外设是普遍低于专用外围芯片的表现,其中经常使用的微处理器晶片。不过总线, CPU ,内存,输入/输出功能,对一个芯片起着明显的优势:*较少的芯片需要的那些,就是大多数的功能都已经存在在处理器芯片上。*一个简单的设计会有更低的成本和更小尺寸的结果。*低功耗的要求,因为单晶片电源要求小于外部负载。*更少的外部连接的要求,因为大部份都是单晶片,而且大部分的芯片连接,可用于的I / O 。*该芯片可为用户留有更多的I / O插口, ,因为他们并不需要总线。*整体可靠性高,因为其中有元件很少交叉一起。(嵌入式控制器硬件设计)当然有缺点,其中包括:*减少灵活性,因为你不能轻易改变到了芯片上的功能设计。*扩充内存或输入/输出是有限的,或者根本不可能。 桂林电子科技大学毕业设计(论文)专用纸 第 7 页 共 22 页7*有限的数据传输速率,由于实际大小速度限制为一个单芯片。*低性能I / O的,因为一个芯片设计的妥协,来适应一切。数码硬件概念除了上述的CPU ,存储体,及I / O端口外,其他逻辑电路也须考虑。这种逻辑电路经常被称为胶合逻辑,因为它们被用来连接各种端口在一起。最困难和最重要的任务,硬件设计师面临的是怎样正确的选拔和规格的这种胶合逻辑 。设备如记录器,缓冲器,驱动器和解码器是经常被用来提供给CPU相对于其他设备的适应性控制信号。而对TTL门级逻辑还在沿用到此,可编程逻辑器件( PLD )已成为今后的一个重要装置连接端口。当代微控制器设计人员需要掌握以下技巧:*诠释厂商规格*详细的,最坏情况时序分析与设计*最坏的情况下信号加载分析*设计适当的信号和级别转换电路*组件的评价与选择*可编程逻辑器件的选择和设计该胶合逻辑用来连接处理器,存储体,及I / O是最终组成的逻辑门,这几乎全都是那些晶体管,二极管,电阻器,及连接导线。纳入基本操作的胶合逻辑,我们将开始在部件级进行检讨及基本电子概念。这些概念,可作为流体流动类比。(第七章之一审查电子基本面)电压,电流和电阻如图1-3 ,一个电池提供了一个电压源电力,很像一个水泵提供了一个压力来源为流体。电压,或压力,是必须出示电流流电路。 桂林电子科技大学毕业设计(论文)专用纸 第 8 页 共 22 页8该电压源提供压力的动机,你可以认为是对对于目前的流量的作用。阻力提供了一个限制,限制了目前数量与实际流量。电阻器,可以使电流流过,它是成正比的电压,并成反比的电阻值。更高的抵抗能力,就像一个较小光圈为流体流经。抵抗的结果,使电压,或压力下降, ,只要电流流过电阻器,全部抵抗。图1-4 说明了这一点。该线路连接部件在电路来说,就像管道连接水管组件,让流体流动。在电路中流动的电流在电路控制幅度的电压(压力)和抵抗(压降) 。如图1-5 ,电池提供了一个电压部分电流通过电阻器。电池提供电压的大小( V )通过电阻器幅度为( R )的阻力 ,而确定电流( I ) 。注的回来的电流路径是常常称为回路。这是参考电压用来作为零伏特 点。在这种情况下电流流入电池终端。透过铁丝网,然后电阻器,然后再通过回路连接到 桂林电子科技大学毕业设计(论文)专用纸 第 9 页 共 22 页9终端的电池。这通常是不一样的接地点,它提供了一个连接到总线路或重要线路上,可以认为接在地面。这中情况下我们可以认为:I=V/R可以改写为: V=I*R,这就是所谓的欧姆定律,如图1-5所示。另一种方式看,那就是每当电流流经电阻器,有一个原因,就是电压因电阻而限制了电流。真正的组成部分是不完美的电压源,电阻等。我们讨论了这么远。他们本身的误差,限制了他们的真实反映,并也受其他限制,如操作温度,功率限值及电流流动,只有通过理想的电路,并在多数情况下(为一个基极供电)电流从流动的动力源,通过电路和器件,以及通过共同的地极相连。目前流经任何阻抗,结果在耗散功率为热量。电力消退是P = I2*R = v *I=V2 /R,注意电压有时记为V和有时记为E,为电动势。所有实际状态都有一些阻力,真正的电池有一个内部电阻,例如,它规定一个上限说明以目前的电池可以供应给外部电路的电压。真正的电线有阻力,所以实际表现的电路与理想会有所偏离。这些影响是显而易见的,在某些情况下,而不是在别的原因。在汽车起动电路,但并没有令人惊讶的是一起动机内部电池供应十二伏特被0.01至0.1欧姆的电阻吸收了,将导致电流的数百安培,以启动引擎。在另一方面,咨询一个突出的笔记型电脑制造商,我发现了一个设计错误,导致内部电流数以百计的安培流,数纳秒在电路中。这产生于操作计算机,并产生了大量的电磁噪音!事情之一,你将学会在这本书里是如何避免这些种犯错误。重要的是记住在任何 桂林电子科技大学毕业设计(论文)专用纸 第 10 页 共 22页10电路中都会有电阻的存在,也无法完全消去。功率是跟电压成正比的,但各路的电阻的作用,就减弱了功率。在以上的两例子,而功率的消退瞬间是相当高的,特别是电流的正向流。当电流脉冲是只有几个毫微秒长时,但是,它可能不显而易见的,因为不能长时间的产生热量。二极管二极管是一个简单作为单向导电的半导体器件。它只可以让电流流向一个方向。图1-6说明如何二极管的运作就像一个单向流体阀。 (请注意:这本书不使用电子电流,所有电流流会积极或常规 ,意思也就是电流总是流向最积极的终端,与最消极的终端一个组成部分,使用积极电流流如下直观的方向箭头固有组件图纸二极管,晶体管等)晶体管 桂林电子科技大学毕业设计(论文)专用纸 第 11 页 共 22页11流动比喻也可以被用来示范如何提高了晶体管的运作逻辑电路。该晶体管是一个放大器。它是用少量的能源控制较大的能源来源,只是作为一个阀控制一高压力的水源。有两种类型的晶体管:双极和场效应晶体管(FETS ) 。第一我们将看看双极晶体管;这些放大电流,用晶体管来控制少量的电流流动的电路(晶体管基地辐射源电路)。这种控制电流放大(乘以增益或测试的晶体管) ,并允许更大的电流流输出电路(集电极-发射极电路) 。再次,设备也并非十全十美,因为组抗,电流,增益,和渗漏的局限性不能体现真正的晶体管。双极晶体管分为NPN及PNP ,两者差距在于电流的流向。图1-7模拟晶体管PNP的电流流动情况。本书的大部分例子都是以NPN为基础来说明的如图1-8。机械开关 械式开关在数字电路是非常有用的。其中一个比较方便的版本是银行的摇臂开关包装成一个模块,他能够适用于同一产品作为标准芯片。双列式封装,或DIP开关,是增添多种切换到微控制器设计最简单的方法之一。机械开关具有非常对抵“阻拦,高关的阻力,这有别于绝大部分的半导体开关。图1-9显示一个典型的DIP开关和示意图的模式。 桂林电子科技大学毕业设计(论文)专用纸 第 12 页 共 22页12晶体管开关晶体管可配置的功能开关。可以看出,在图1-10 ,一个的NPN晶体管经营作为一个电流控制开关,可以用来建立一个简单的逆变器。它可以改变了一个逻辑之一,其输入为逻辑零低电平,反之亦然。在这种情况下,1是代表的是一个积极的电压和逻辑,0是代表零伏特。逻辑一输入(正面输入电压) ,是经电阻从电源电压到晶体管基地码头,形成一个小型基地控制电流到该基极。该晶体管的使用,因为它已获得允许更大的输出电流流量作为控制较弱的投入。当晶体管开启多次时,集电极发射极电路看来几乎就像一个短路,应该有效地连接输出至地面或零伏特。这给人一个逻辑零对集电极输出。当晶体管集电极接至地面,电流流向是从供应是通过电阻器和融入晶体管集电极至地面。该晶体管是说,要连接电阻电流到地面。如果有一个外部负载,例如另一逆变器或门电路连接到集电极输出,晶体管也可以从负载吸收电流。这也是被称为拉低输出电压。晶体管的电流减少量,限制 桂林电子科技大学毕业设计(论文)专用纸 第 13 页 共 22页13了可以驱动设备的逆变器。晶体管关断当输入连接到逻辑零(地面电压) ,电流还是没有流向进入晶体管的基极,因为它的基地和辐射源终端处于同一电压。当没有电流流他的基极上时,晶体管将不让电流流向集电极与发射极电路。因此,那就是该电路的表现,除非这种晶体管被清除出电路。输出电阻器将电源电流的负荷输出拉高到供电电压,从而产生一个逻辑上的一个输出。再次,电阻器限制了供电电流,导致通过这条通道的电荷输出减少了。他可以构造成为二极管或晶体管逆变电路如图1-11 。场效应管作为逻辑开关大部分的逻辑器件中使用的高度集成的电路不使用双极晶体管。相反,他们使用的场效应晶体管。FETS履行职能前面所讨论的双极晶体管类似,但它们受电压的控制控制。而电流流向基极控制双极晶体管,其电压与栅极及源控制场效应晶体管。门电压的一个场效应晶体管控制电流流向的漏极电路。场效应管显示闸门被从源头上绝缘电路,如图1-12 。这种类型的场效应管的是被称为一种的MOSFET (金属氧化物半导体场效应晶体管) 。由于绝缘材料是二氧化硅( SiO2 )的,即俗称的玻璃(早期设备,门是金属) 。像双极NPN和PNP晶体管及极性相反,FETS在N和P沟道体现一样。N与P沟道是指极性的源头失去电子的装置。图1-13 表示场效应管的横截面结构。 桂林电子科技大学毕业设计(论文)专用纸 第 14 页 共 22页14NMOS逻辑: 导电状态场效应管在设备上的途径是允许或阻止电流流动.一个典型的逻辑N沟道MOS管,当他导电时基极就有个信号与他结合,让电流通过漏极。 事实上,大多数早期的微控制器集成电路用它制作的这种方法,并称为中NMOS 逻辑。可以看出,由图1-14 ,中NMOS场效应晶体管电路中的表现,与一个等效方式的NPN晶体管逆变器相似。当门(控制输入)的中NMOS场效应管是一个积极的电压,场效应管表现出来的是,有效地缩短源极和漏极。在0伏,场效应管处于关闭状态,开放电路通电状态。旧的NMOS逻辑集成电路使用这类型的电路。原来的8051微控制器是一个NMOS处理器。14 嵌入式控制器硬件设计CMOS逻辑CMOS逻辑电路(补全对称MOS) ,是另一种形式的MOS逻辑。它的比NMOS逻辑优点是低功率电路和较复杂集成电路。NMOS逻辑是相当简单的,但它有一个严重的缺点:它消耗了大量的电力。事实上,就不可能制造出最大的集成电路使用NMOS逻辑,大功率通过晶片会导致它过热。这是最主要的原因使CMOS逻辑成为占主导地位的形式逻辑 桂林电子科技大学毕业设计(论文)专用纸 第 15 页 共 22页15用于大型的,复杂的IC芯片。与用电阻器来克制大电流相比,CMOS采用P沟道MOSFET来控制高电流。CMOS逻辑是基于使用两个互补FETS即开关输出控制电力于地面的相连。一个简单的CMOS反相器显示在图1-15 。CMOS逻辑电路采用了两个开关:一个P通道上拉了晶体管,一个是N通道下拉式装置,以在同一个时间带动输出低或高电平。CMOS逻辑设计一个N沟道,他打开和连接到高电平(正电压) ,而P沟道打开时,可以使门电路与地相连。一个CMOS逆变器组成,由一个对的FET ,一台设备的各类型,如图1-15 。当晶体管门电路输入连接一个逻辑(正电压)时,该P沟道处于关闭状态,和N沟道开通时,就可以有效地连接输出至地面,或逻辑零。同样地,当输入接地,P沟道导通和N沟道断开时,就可以有效地连接输出到供电电压,或逻辑一。门和更复杂的逻辑功能,可建造用串联和并联连接在MOSFETS同类电路的一个以上。MOSFET的门极,正如所说的,本质上是一个开放的电路。事实上,门极MOSFETS,有极高的阻力。经营该MOSFET的渠道是由电压的门,不像双极NPN晶体管,我们研究了逆变器,这是控制输入(基地)的电流。双极晶体管是电流放大器,其的基地输出电流被控制。场效应管输出,在另一方面,依赖于栅极电压。在一个CMOS输出时,由于几乎没有电流流动,它是开着的CMOS门极,在稳态条件下,这些逻辑器件消耗电流小于其他类型。MOS逻辑比双极逻辑有一些其它优势,由于几乎不存在输入电流(不到1纳安或10-9安培),因此,并不需要精确直流电流负载对设备控制它。这是一个好消息,因为这意味着CMOS输入电流的不受门极的限制可以连接到输出端的驱动门。有多少门极输入一个单一门输出可驱动是门扇出。扇出适用于闸口之间的同一逻辑家庭,不同家庭的逻辑有不同的输入和输出对不同的负荷。 桂林电子科技大学毕业设计(论文)专用纸 第 16 页 共 22页16现在的对高输入电阻MOS器件的缺点是:绝缘分开投入渠道是一个非常薄的(量度埃) 。这一薄层,可以很容易被静电放电击穿( ESD ) 。如经常出现的时候,异种材料磨擦一次。可以产生几十千伏,而这足以摧毁一个MOS器件。因此,必须采取特殊防范措施,以防止损坏MOS器件。在处理这些器件,必须经过静电处理,以免跟人体有产生静电。特别腕背带和工作空间卡垫,可协助保持静态电压从建立和消退时,他们往往都会发生。特殊的,导电袋及容器时,应使用有可能含有敏感器件。CMOS技术电源消耗通常是占主导地位的是电力消耗在过渡期间的一个逻辑器件,从一个状态到另个状态。因此,纯CMOS器件消耗只有少数微量电流时,他们是不开关,和大部分的电流得出的是一个功能的时钟频率。较高的时钟频率,更大的电流消耗。纯CMOS制程,供电电流是线性正比的时钟速度。16 嵌入式控制器硬件设计混合MOS许多逻辑器件打成的CMOS ,其实是混合NMOS和CMOS,因为制造商需要妥协极低的电力CMOS表现出NMOS逻辑。这可以是一个问题,为设计师的由电池供电的系统,因为目前的需求(以及由此造成的电池寿命)的一个单纯的CMOS电路,是订单的规模总比一个中NMOS电路。很多的CMOS存储器,其实是混合MOS和方法并不适用于由电池供电的系统。真正的CMOS芯片,只用一个单一的钱币细胞可保留其内容多年来,以维持电流的记忆。真正的晶体管不耗电的!到目前为止,我们还描述了不同类型的晶体管作完美的开关,开通的时候零电阻,关断的时候,无穷电阻。当我们审视实际行为时,我们发现真实的晶体管不具有这些特征。晶体管的开通的时候可能有几十或几百欧姆的电阻阻值,它的关断时,数百甚至数千千欧姆的渗漏 阻力。因此,在逻辑生产是不完美的。由于压降阻力,晶体管输出电压是一个函数的输出电流。如图1-16所示,输出电压的逻辑器件取决于有多少目前正在流动的电流,和抗性的开关。不幸的是,开关电阻,也有非直线,由于电压开关变化,使该开关电流随距离的不同而不同。根据不同的运行条件,这就使人们很难将图片输出行为。从一台设备到另一,温度等不一样,该行为也将是不同的。厂家只规定输出特性,在一个点上的曲线, VO在I0最大值。因此,我们所能做的就是看看在输出特性,如图所示,在图1-17 。 桂林电子科技大学毕业设计(论文)专用纸 第 17 页 共 22页17逻辑符号逻辑符号一个更抽象的方式,是用来代表逻辑功能,使设计人员指明逻辑功能的电路没有进入细节的背后组件(如晶体管和电阻器) 。逻辑符号用在这方面的案文所代表的是那些同时也是最常用的标准。还有其他的标准,例如作为美国ANSI / IEEE标准门级符号,但它们却没有实践中常见的。图1-18显示的逻辑符号不同的门极,功能叙述表。逻辑符号如图1-18 显示形状和布尔逻辑职能,为最常见门配置。一个三角符号是缓冲装置作为一个放大器,因为它放大输入信号,使输出增加负荷给驱动。注意到一个小圈子,经常被称为是一个泡沫 ,对输入或输出码头指定一个合乎逻辑的倒置。因此,逆变器,是显示为一个三角形(放大器) ,与一个泡沫对输出,以显示逻辑层次反演对输出。逻辑电压等级的TTL逻辑是:正逻辑 相应的TTL逻辑电压 0 =假=低电压 0 =输入电压为0至0.8伏特(低) 1 =真=高电压 1 =输入电压为2至5伏特(高)这意味着,一个TTL兼容逻辑输入,是保证回应一个输入信号介于0和0.8伏特,作为一个逻辑零,和输入电压为2至5伏特,作为一个逻辑之一。注意,电压0.8和2伏特,不有效的逻辑电平。 桂林电子科技大学毕业设计(论文)专用纸 第 18 页 共 22页18逻辑电压等级不同,为不同类型的逻辑,但最普通逻辑层次,是那些相应提高至原来的TTL 的基础(晶体管晶体管逻辑) ,用5伏供电。 CMOS电平,用3或5伏的电源,也很普遍。TTL和CMOS逻辑一样,几乎每一个其他类型的逻辑,在共同使用,称为正逻辑,因为最积极的电压对应于逻辑的一个价值。三态逻辑三态逻辑并不指三个理想的互不相关的状态。当我们谈到二进制(基数两个号码)的价值观,是指某一特定位或逻辑信号,可以采取对其中一两个有效的状态( 0或1 )在任何瞬间的时候。逻辑门是不能强迫其中一或零说是三。三态逻辑并不指基地三个电话号码,而是向第三方无效逻辑状态时,输出逻辑器件不供也不吸收电流。这个所谓的第三其实也是一个未定的状态,因为装置的输出是不迫使逻辑层面上的输出。据说这是在一个浮动的,高阻抗,被动的,或Hi- Z型状态,因为输出电路有效截断。三态驱动器连接到一个信号线的总线如图1-19 。在左边是一个反相缓冲器,一个使三态输出。对右边是一个例子,显示了两个相同类型的缓冲器,同顶装置在伤残或被动状态,和下游装置的启用,还是在积极推动数据总线为逻辑一级。控制信号来决定是否输出,是被动或主动,并被称为输出使能或光电信号。该装置上面显示的是快速总线通道时,光电控制线正处于一个逻辑一个层次上,当OE在逻辑零的水平,是被动的,大部分的时间输出使能信号是有源低,这意味着输出时,启用/光电信号是低的,与被动的时候/光电信号是高。这表现于逻辑符号与一个倒置的泡沫所在,使信号进入逻辑器件。 桂林电子科技大学毕业设计(论文)专用纸 第 19 页 共 22页19由于计算机电路变得更加密集和复杂性,连接电线,已越来越难以连接路线和互联。这一点尤其如此密集的包装积体电路,而这也表明了该线路比逻辑门更为可贵的!对一个共同的CPU芯片,有68 的芯片面积是用于互连布线。甚至对电路板上的,它重要的是利用线路板在一个有效率的方式。因为其中有许多平行地址和数据线必须走到各个芯片,复用办法可以使得它的实际连接许多设备。目的是利用三态逻辑是,采取轮流一次一个,让多台设备共享电线。这听起来可能有点傻,但这只是一种形式的复用,或共用一台资源而必须分配给多台设备。当资源是一家集并行数据线,称为数据总线,和总线共享多微机CPU与周边设备传输信息,其中在一个时间顺序,它是指作为一个多路复用数据总线。时序图时序图是标准的语言的说明时序关系不同部分之间的设计。为了了解相关的不同信号方面的问题,就是要学习如何阅读和解释的时间图表。图1-20的例子显示异步(联合频率或组合门极) ,和同步(时钟触发器)逻辑。时序图用在这本书里,是代表所用的组件组合。时序规格,如延迟,设置,和并行时间,具体限额,根据该装置是保证经营模式的意图。如果这些规格受到损害时,该装置大部分的时间也可能正常地作业。然而,在温度,电压上的一个变化,或者变异从单位到单位也许使电路不可靠。最不可取的结果定时问题,是使这条通道发生错误,也许在很多修改中没发现的 桂林电子科技大学毕业设计(论文)专用纸 第 20 页 共 22页20一个错误。如果你有没有想过,为什么你的电脑没有任何明显的理由而神奇崩溃,很可能时序规范在作怪!时间关系在一根唯一导线对时间共享 的信号是特别重要。一组电线在不同的时间转播不同的信号也称为总线。多路复用总线为了
温馨提示:
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
2: 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
3.本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
提示  人人文库网所有资源均是用户自行上传分享,仅供网友学习交流,未经上传用户书面授权,请勿作他用。
关于本文
本文标题:基于AVR及无线收发模块的脉搏监测系统设计资料
链接地址:https://www.renrendoc.com/p-6180915.html

官方联系方式

2:不支持迅雷下载,请使用浏览器下载   
3:不支持QQ浏览器下载,请用其他浏览器   
4:下载后的文档和图纸-无水印   
5:文档经过压缩,下载后原文更清晰   
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

网站客服QQ:2881952447     

copyright@ 2020-2025  renrendoc.com 人人文库版权所有   联系电话:400-852-1180

备案号:蜀ICP备2022000484号-2       经营许可证: 川B2-20220663       公网安备川公网安备: 51019002004831号

本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知人人文库网,我们立即给予删除!