实验九--计数器的设计_第1页
实验九--计数器的设计_第2页
实验九--计数器的设计_第3页
实验九--计数器的设计_第4页
实验九--计数器的设计_第5页
已阅读5页,还剩27页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

实验九实验九 计数器的设计计数器的设计 实验目的实验目的 熟悉熟悉 J KJ K 触发器的逻辑功能 掌握触发器的逻辑功能 掌握 J KJ K 触发器构成异步计数器触发器构成异步计数器 和同步计数器 和同步计数器 一 一 实验仪器及器件实验仪器及器件 1 1 试验箱 万用表 示波器试验箱 万用表 示波器 2 2 74LS73 74LS73 74LS0074LS00 74LS0874LS08 74LS2074LS20 二 二 实验原理实验原理 1 1 74LS19474LS194 移位寄存器移位寄存器 芯片芯片 74LS19474LS194 是一种移位寄存器 具有左移 右移 并行送数 是一种移位寄存器 具有左移 右移 并行送数 保持和清除五项功能 移位寄存器中的数据可以在移位脉冲作用下保持和清除五项功能 移位寄存器中的数据可以在移位脉冲作用下 依次逐位右移或左移 数据既可以并行输入 并行输出 也可以串依次逐位右移或左移 数据既可以并行输入 并行输出 也可以串 行输入 串行输出 还可以并行输入 串行输出 串行输入 并行行输入 串行输出 还可以并行输入 串行输出 串行输入 并行 输出 输出 CrCrS S1 1S S0 0 工作状态工作状态 0 0 1 1 1 1 1 1 1 1 X X 0 0 0 0 1 1 1 1 X X 0 0 1 1 0 0 1 1 置零置零 保持保持 右移右移 左移左移 并行送数并行送数 MB D3D0D1 CP G Vcc DSRD2 Q0Q3Q2Q1MB CrDSL 2 2 双 双 J KJ K 触发器触发器 74LS7374LS73 74LS7374LS73 是一种双是一种双 J KJ K 触发器 下降沿触发 触发器 下降沿触发 它只有在时钟脉冲 它只有在时钟脉冲 的状态发生变化是 发生在时钟脉冲的下降沿 并且只有在下降沿的状态发生变化是 发生在时钟脉冲的下降沿 并且只有在下降沿 的转换瞬间才对输入做出响应 本实验采用集成的转换瞬间才对输入做出响应 本实验采用集成 J KJ K 触发器触发器 74LS7374LS73 构成时序电路 构成时序电路 表达式 表达式 Q Q n 1 n 1 J J Q Qn n K K Q Qn n 1 1 K K 触发器设计触发器设计 1616 进制异步计数器 用逻辑分析仪分析观察进制异步计数器 用逻辑分析仪分析观察 CPCP 和和 各输出波形各输出波形 步骤一 列出真值表 步骤一 列出真值表 74LS194 引脚图 74LS194 功能表 CP1VccK1 R1 J2 Q1G CP2 R2 J1 Q1 K2Q2Q2 74LS73 引脚图 步骤二 选择门电路 我认为可以用四个步骤二 选择门电路 我认为可以用四个 74LS9374LS93 来实现这一功 来实现这一功 能 所有的 都接入高电平 此时表达式变能 所有的 都接入高电平 此时表达式变 从而四级 触发器就会有四级分频 同时由于要求异步计数器所从而四级 触发器就会有四级分频 同时由于要求异步计数器所 以 把上一级的输出接入下一级的输入 实现异步计数器 相应的以 把上一级的输出接入下一级的输入 实现异步计数器 相应的 由于分频的原因 的频率逐次减少为上一由于分频的原因 的频率逐次减少为上一 级一半 从而实现十六进制 级一半 从而实现十六进制 步骤三 列出理论的波形图片 步骤三 列出理论的波形图片 步骤四 用步骤四 用 proteusproteus 仿真仿真 步骤五 用逻辑分析仪观察波形步骤五 用逻辑分析仪观察波形 1 1 用用 JKJK 触发器设计一个触发器设计一个 1616 进制同步计数器 用逻辑分析仪观察进制同步计数器 用逻辑分析仪观察 CPCP 和各输出的波形和各输出的波形 步骤一 列出真值表 步骤一 列出真值表 步骤二 选择门电路 我认为可以用四个步骤二 选择门电路 我认为可以用四个 74LS9374LS93 来实现这一功能 来实现这一功能 第一级的 都接入高电平 同时由于要求同步计数器所以 所第一级的 都接入高电平 同时由于要求同步计数器所以 所 以一定要 同时接入四个计数器的输入端 然后仿照异步计数以一定要 同时接入四个计数器的输入端 然后仿照异步计数 器的思想 我们还是需要把第二级的频率做二分 这个很简单 我器的思想 我们还是需要把第二级的频率做二分 这个很简单 我 们可以把 作为输入接入 这样当时钟下降沿来到 并们可以把 作为输入接入 这样当时钟下降沿来到 并 且 是高电平时第二级是翻转状态于是第二级输出高电平 实现且 是高电平时第二级是翻转状态于是第二级输出高电平 实现 了二分频率 对于第三级我们需要它四分频率 也就是了二分频率 对于第三级我们需要它四分频率 也就是 要一起控制第三级 也就是接入一个与门 让 都 要一起控制第三级 也就是接入一个与门 让 都 是 时才改变第三级的输出 同理对于第四级需要 一是 时才改变第三级的输出 同理对于第四级需要 一 起控制 就还是要两输入与门一个输入是 一个输入是 起控制 就还是要两输入与门一个输入是 一个输入是 即可 即可 步骤三 列出理论的波形图片 步骤三 列出理论的波形图片 步骤四 用步骤四 用 proteusproteus 仿真仿真 步骤五 用逻辑分析仪分析步骤五 用逻辑分析仪分析 2 2 用用 JKJK 触发器和门电路设计一个具有置零 保持 左移 右移 触发器和门电路设计一个具有置零 保持 左移 右移 并行送数功能的二进制四位计数器模仿并行送数功能的二进制四位计数器模仿 74LS19474LS194 功能 功能 步骤一 列出真值表 步骤一 列出真值表 步骤二 写出逻辑表达式如下 步骤二 写出逻辑表达式如下 步骤三 化简逻辑表达式步骤三 化简逻辑表达式 又由又由 JKJK 触发器的特性方程 表达式 触发器的特性方程 表达式 Q Q n 1 n 1 J J Q Qn n K K Q Qn n 所以可得 所以可得 J J3 3 K K3 3 Q QA A J2 KJ2 K2 2 Q QB B J1 KJ1 K1 1 Qc Qc J0 KJ0 K0 0 Q QD D 步骤四 选用门电路步骤四 选用门电路 CrCrS S1 1S S0 0 工作状态工作状态 0 0 1 1 1 1 1 1 1 1 X X 0 0 0 0 1 1 1 1 X X 0 0 1 1 0 0 1 1 置零置零 保持保持 右移右移 左移左移 并行送数并行送数 输入为输入为 ABCDABCD 输出为 输出为 Q QA AQ QB BQ QC CQ QD D s1s0s1s0 控制功能 对于开关的关闭与控制功能 对于开关的关闭与 打开分别接入 电平和高电平 输出连接示波器以及 核心打开分别接入 电平和高电平 输出连接示波器以及 核心 部分是四组俩个输入与门 每一组都是负责控制一个 触发器工部分是四组俩个输入与门 每一组都是负责控制一个 触发器工 作状态 相当于四选一的选择开关 下面接入一个四输入与非门 作状态 相当于四选一的选择开关 下面接入一个四输入与非门 对于每个触发器 对于每个触发器 A A 清除状态就是 接入低电平 清除状态就是 接入低电平 所以就是串联接入一个开关即 所以就是串联接入一个开关即 可 可 B B 并行送数就是输出的数据与输入的开关所表示的数据一致 开关并行送数就是输出的数据与输入的开关所表示的数据一致 开关 变化输出 也变化 所以需要在 之间接入一个反相器 变化输出 也变化 所以需要在 之间接入一个反相器 使得使得 JKJK 反向 输入是反向 输入是 0 0 则则 J J 为为 0 0 K K 为为 1 1 于是输出 于是输出 0 0 输入是 输入是 1 1 则则 J J 为为 1 1 K K 为为 0 0 输出为 输出为 1 1 实现了同步控制 实现了同步控制 C C 而保持状态则是使得此状态时 而保持状态则是使得此状态时 4 4 个两数入与门中只有一个工作并个两数入与门中只有一个工作并 且 那个与门的结果由这一个且 那个与门的结果由这一个 JKJK 触发器上次的输出来决定 从而上触发器上次的输出来决定 从而上 次输出什么这次还是输出什么 保持不变 次输出什么这次还是输出什么 保持不变 D D 左移 首先需要有一个补充的数据输入开关 连接到最右边的左移 首先需要有一个补充的数据输入开关 连接到最右边的 JKJK 触发器 之后每当时钟下降沿到达之后左边的触发器 之后每当时钟下降沿到达之后左边的 JKJK 触发器数据都会等触发器数据都会等 于右边于右边 JKJK 触发器的数据 也就是右边的输出接入触发器的数据 也就是右边的输出接入 4 4 个两输入与门对个两输入与门对 应的左移控制门中 之后最右边的左移输入控制门接入一个输入数应的左移控制门中 之后最右边的左移输入控制门接入一个输入数 据开关 据开关 E E 右移 首先需要有一个补充的数据输入开关 连接到最左边的右移 首先需要有一个补充的数据输入开关 连接到最左边的 JKJK 触发器 之后每当时钟下降沿到达之后右边的触发器 之后每当时钟下降沿到达之后右边的 JKJK 触发器数据都会等触发器数据都会等 于左边于左边 JKJK 触发器的数据 也就是左边的输出接入触发器的数据 也就是左边的输出接入 4 4 个两输入与门对个两输入与门对 应的右移控制门中 之后最左边的右移输入控制门接入一个输入数应的右移控制门中 之后最左边的右移输入控制门接入一个输入数 据开关 据开关 步骤五 仿真电路图如下步骤五 仿真电路图如下 4 4 用 用 JKJK 触发器和门电路设计一个特殊的触发器和门电路设计一个特殊的 1212 进制同步计数器 其十进制同步计数器 其十 进制的状态转换图为 进制的状态转换图为 步骤一 步骤一 列出真值表如下所示列出真值表如下所示 步骤二 按照真值表来画出卡诺图 步骤二 按照真值表来画出卡诺图 步骤三 经过整理后最终的逻辑表达式为步骤三 经过整理后最终的逻辑表达式为 步骤四 选用合适的门电路 实验箱中没有或门所以我用三个与非步骤四 选用合适的门电路 实验箱中没有或门所以我用三个与非 门代替一个或门 第一个门代替一个或门 第一个 JKJK 触发器触发器 JKJK 连接高电平 第二个连接高电平 第二个 JKJK 触发触发 器器 JKJK 连接连接 Q0Q0 之后的或门比如 之后的或门比如 Q1Q0 Q3Q2Q1Q0 Q3Q2 就是就是 Q1Q0Q1Q0 接一个与非门 接一个与非门 Q3Q2Q3Q2 接一个与非门 之后前面两个与非门的输出接入一个新的与非接一个与非门 之后前面两个与非门的输出接入一个新的与非 门就可以了 门就可以了 步骤五 在仿真软件下仿真如下 步骤五 在仿真软件下仿真如下 步骤六 得到仿真结果波形图如下 步骤六 得到仿真结果波形图如下 三 三 实验内容实验内容 内容一 内容一 用用 JKJK 触发器设计触发器设计 1616 进制异步计数器 用逻辑分析仪分析观察进制异步计数器 用逻辑分析仪分析观察 CPCP 和和 各输出波形各输出波形 内容二 内容二 用用 JKJK 触发器设计一个触发器设计一个 1616 进制同步计数器 用逻辑分析仪观察进制同步计数器 用逻辑分析仪观察 CPCP 和和 各输出的波形各输出的波形 内容三 内容三 用用 JKJK 触发器和门电路设计一个具有置零 保持 左移 右移 触发器和门电路设计一个具有置零 保持 左移 右移 并行送数功能的二进制四位计数器模仿并行送数功能的二进制四位计数器模仿 74LS19474LS194 功能 功能 4 4 用 用 JKJK 触发器和门电路设计一个特殊的触发器和门电路设计一个特殊的 1212 进制同步计数器 其进制同步计数器 其 十进制的状态转换图为 十进制的状态转换图为 5 5 实验分析及总结实验分析及总结 1 1 K K 触发器设计触发器设计 1616 进制异步计数器 用逻辑分析仪分析观察进制异步计数器 用逻辑分析仪分析观察 CPCP 和和 各输出波形各输出波形 步骤一 列出真值表 步骤一 列出真值表 步骤二 选择门电路 我认为可以用四个步骤二 选择门电路 我认为可以用四个 74LS9374LS93 来实现这一功 来实现这一功 能 所有的 都接入高电平 此时表达式变能 所有的 都接入高电平 此时表达式变 从而四级 触发器就会有四级分频 同时由于要求异步计数器所从而四级 触发器就会有四级分频 同时由于要求异步计数器所 以 把上一级的输出接入下一级的输入 实现异步计数器 相应的以 把上一级的输出接入下一级的输入 实现异步计数器 相应的 由于分频的原因 的频率逐次减少为上一由于分频的原因 的频率逐次减少为上一 级一半 从而实现十六进制 级一半 从而实现十六进制 步骤三 列出理论的波形图片 步骤三 列出理论的波形图片 步骤四 用步骤四 用 proteusproteus 仿真仿真 步骤五 用逻辑分析仪观察波形步骤五 用逻辑分析仪观察波形 步骤六 实验结果步骤六 实验结果 分析 分析 在实际进行实验前需要把原理弄懂还有注意事项都要考虑到位 对在实际进行实验前需要把原理弄懂还有注意事项都要考虑到位 对 于实验的现象要能够解释 对于实验过程中一些奇怪的结果需要自于实验的现象要能够解释 对于实验过程中一些奇怪的结果需要自 己找出问题并解决 比如某个输出和真值表不同 这时应该停下来己找出问题并解决 比如某个输出和真值表不同 这时应该停下来 观察分析自己的电路 找出错误并改正过来 观察分析自己的电路 找出错误并改正过来 观察输出波形可见 这是一个明显的十六进制的输出波形 而且并观察输出波形可见 这是一个明显的十六进制的输出波形 而且并 没有明显的竞争冒险现象 所以我觉得实验很成功 与预计的试压没有明显的竞争冒险现象 所以我觉得实验很成功 与预计的试压 结果基本一致 结果基本一致 2 2 JKJK 触发器设计一个触发器设计一个 1616 进制同步计数器 用逻辑分析仪观察进制同步计数器 用逻辑分析仪观察 CPCP 和各输出的波形和各输出的波形 步骤一 列出真值表 步骤一 列出真值表 步骤二 选择门电路 我认为可以用四个步骤二 选择门电路 我认为可以用四个 74LS9374LS93 来实现这一功能 来实现这一功能 第一级的 都接入高电平 同时由于要求同步计数器所以 所第一级的 都接入高电平 同时由于要求同步计数器所以 所 以一定要 同时接入四个计数器的输入端 然后仿照异步计数以一定要 同时接入四个计数器的输入端 然后仿照异步计数 器的思想 我们还是需要把第二级的频率做二分 这个很简单 我器的思想 我们还是需要把第二级的频率做二分 这个很简单 我 们可以把 作为输入接入 这样当时钟下降沿来到 并们可以把 作为输入接入 这样当时钟下降沿来到 并 且 是高电平时第二级是翻转状态于是第二级输出高电平 实现且 是高电平时第二级是翻转状态于是第二级输出高电平 实现 了二分频率 对于第三级我们需要它四分频率 也就是了二分频率 对于第三级我们需要它四分频率 也就是 要一起控制第三级 也就是接入一个与门 让 都 要一起控制第三级 也就是接入一个与门 让 都 是 时才改变第三级的输出 同理对于第四级需要 一是 时才改变第三级的输出 同理对于第四级需要 一 起控制 就还是要两输入与门一个输入是 一个输入是 起控制 就还是要两输入与门一个输入是 一个输入是 即可 即可 步骤三 列出理论的波形图片 步骤三 列出理论的波形图片 步骤四 用步骤四 用 proteusproteus 仿真仿真 步骤五 用逻辑分析仪分析步骤五 用逻辑分析仪分析 步骤六 实验结果步骤六 实验结果 分析 分析 观察输出波形可见 这是一个明显的十六进制的输出波形 而且并观察输出波形可见 这是一个明显的十六进制的输出波形 而且并 没有明显的竞争冒险现象 所以我觉得实验很成功 与预计的试压没有明显的竞争冒险现象 所以我觉得实验很成功 与预计的试压 结果基本一致 结果基本一致 示波器的调节关乎到波形是否稳定和是否好观测实验结果 探头为示波器的调节关乎到波形是否稳定和是否好观测实验结果 探头为 10 110 1 实验中应先调至稳定可观测波形 可以调节触发源 周期 实验中应先调至稳定可观测波形 可以调节触发源 周期 分度值等 分度值等 面对一些十分复杂的电路时要冷静分析 保持头脑清醒 画真值表 面对一些十分复杂的电路时要冷静分析 保持头脑清醒 画真值表 卡诺图等来进行分析运算 保持耐心的心态和细致 严谨的工作态卡诺图等来进行分析运算 保持耐心的心态和细致 严谨的工作态 度 度 3 3 用用 JKJK 触发器和门电路设计一个具有置零 保持 左移 右移 触发器和门电路设计一个具有置零 保持 左移 右移 并行送数功能的二进制四位计数器模仿并行送数功能的二进制四位计数器模仿 74LS19474LS194 功能 功能 步骤一 列出真值表 步骤一 列出真值表 步骤二 写出逻辑表达式如下 步骤二 写出逻辑表达式如下 步骤三 化简逻辑表达式步骤三 化简逻辑表达式 又由又由 JKJK 触发器的特性方程 表达式 触发器的特性方程 表达式 Q Q n 1 n 1 J J Q Qn n K K Q Qn n CrCrS S1 1S S0 0 工作状态工作状态 0 0 1 1 1 1 1 1 1 1 X X 0 0 0 0 1 1 1 1 X X 0 0 1 1 0 0 1 1 置零置零 保持保持 右移右移 左移左移 并行送数并行送数 所以可得 所以可得 J J3 3 K K3 3 Q QA A J2 KJ2 K2 2 Q QB B J1 KJ1 K1 1 Qc Qc J0 KJ0 K0 0 Q QD D 步骤四 选用门电路步骤四 选用门电路 输入为输入为 ABCDABCD 输出为 输出为 Q QA AQ QB BQ QC CQ QD D s1s0s1s0 控制功能 对于开关的关闭与控制功能 对于开关的关闭与 打开分别接入 电平和高电平 输出连接示波器以及 核心打开分别接入 电平和高电平 输出连接示波器以及 核心 部分是四组俩个输入与门 每一组都是负责控制一个 触发器工部分是四组俩个输入与门 每一组都是负责控制一个 触发器工 作状态 相当于四选一的选择开关 下面接入一个四输入与非门 作状态 相当于四选一的选择开关 下面接入一个四输入与非门 对于每个触发器 对于每个触发器 A A 清除状态就是 接入低电平 清除状态就是 接入低电平 所以就是串联接入一个开关即 所以就是串联接入一个开关即 可 可 B B 并行送数就是输出的数据与输入的开关所表示的数据一致 开关并行送数就是输出的数据与输入的开关所表示的数据一致 开关 变化输出 也变化 所以需要在 之间接入一个反相器 变化输出 也变化 所以需要在 之间接入一个反相器 使得使得 JKJK 反向 输入是反向 输入是 0 0 则则 J J 为为 0 0 K K 为为 1 1 于是输出 于是输出 0 0 输入是 输入是 1 1 则则 J J 为为 1 1 K K 为为 0 0 输出为 输出为 1 1 实现了同步控制 实现了同步控制 C C 而保持状态则是使得此状态时 而保持状态则是使得此状态时 4 4 个两数入与门中只有一个工作并个两数入与门中只有一个工作并 且 那个与门的结果由这一个且 那个与门的结果由这一个 JKJK 触发器上次的输出来决定 从而上触发器上次的输出来决定 从而上 次输出什么这次还是输出什么 保持不变 次输出什么这次还是输出什么 保持不变 D D 左移 首先需要有一个补充的数据输入开关 连接到最右边的左移 首先需要有一个补充的数据输入开关 连接到最右边的 JKJK 触发器 之后每当时钟下降沿到达之后左边的触发器 之后每当时钟下降沿到达之后左边的 JKJK 触发器数据都会等触发器数据都会等 于右边于右边 JKJK 触发器的数据 也就是右边的输出接入触发器的数据 也就是右边的输出接入 4 4 个两输入与门对个两输入与门对 应的左移控制门中 之后最右边的左移输入控制门接入一个输入数应的左移控制门中 之后最右边的左移输入控制门接入一个输入数 据开关 据开关 E E 右移 首先需要有一个补充的数据输入开关 连接到最左边的右移 首先需要有一个补充的数据输入开关 连接到最左边的 JKJK 触发器 之后每当时钟下降沿到达之后右边的触发器 之后每当时钟下降沿到达之后右边的 JKJK 触发器数据都会等触发器数据都会等 于左边于左边 JKJK 触发器的数据 也就是左边的输出接入触发器的数据 也就是左边的输出接入 4 4 个两输入与门对个两输入与门对 应的右移控制门中 之后最左边的右移输入控制门接入一个输入数应的右移控制门中 之后最左边的右移输入控制门接入一个输入数 据开关 据开关 步骤五 仿真电路图如下步骤五 仿真电路图如下 步骤六 实验结果步骤六 实验结果 模拟开关输入模拟开关输入 01110111 1 1 s1 s0 1s1 s0 1 时并行送数 时并行送数 输入数据为输入数据为 01100110 输出如下所示输出如下所示 分析与讨论 分析与讨论 试验中我观察试验中我观察 LEDLED 的闪烁情况 结果很好 观察波形结果也很好 的闪烁情况 结果很好 观察波形结果也很好 基本成功了基本成功了 2 2 s1 0s1 0 s0 1s0 1 时 右移时 右移 分析与讨论 分析与讨论 此次实验 加深了对组合电路中竞争与冒险现象的理解 而且 学此次实验 加深了对组合电路中竞争与冒险现象的理解 而且 学 会了如何简单地消除这种现象 如用接入滤波电路 引入选通脉冲 会了如何简单地消除这种现象 如用接入滤波电路 引入选通脉冲 修改逻辑设计等方法 修改逻辑设计等方法 观察第一行的黄色波谷 对比第二三四行可见其不断向右移动 所观察第一行的黄色波谷 对比第二三四行可见其不断向右移动 所 以成功了 以成功了 3 3 s1 1 s0 0s1 1 s0 0 时 左移时 左移 分析与讨论分析与讨论 在组合逻辑电路中 分析了组合逻辑电路竞争冒险的产生 及其判在组合逻辑电路中 分析了组合逻辑电路竞争冒险的产生 及其判 断和消除的方法 其产生原因包括 门电路开关电平的时间差和门断和消除的方法 其产生原因包括 门电路开关电平的时间差和门 电路延迟时间 竞争冒险可以通过代数法 卡诺图法 仿真法和实电路延迟时间 竞争冒险可以通过代数法 卡诺图法 仿真法和实 验法进行判断 采用引入选通脉冲 引入封锁脉冲 增加冗余项 验法进行判断 采用引入选通脉冲 引入封锁脉冲 增加冗余项 接入滤波电容等手段以消除竞争冒险 接入滤波电容等手段以消除竞争冒险 观察第一行最右边的黄色波峰 对比第二三四行可见其不断向左移观察第一行最右边的黄色波峰 对比第二三四行可见其不断向左移 动 所以成功了 动 所以成功了 4 4 CR 0CR 0 时置零时置零 分析与讨论 分析与讨论 面对一些十分复杂的电路时要冷静分析 保持头脑清醒 画真值面对一些十分复杂的电路时要冷静分析 保持头脑清醒 画真值 表 卡诺图等来进行分析运算 保持耐心的心态和细致 严谨的表 卡诺图等来进行分析运算 保持耐心的心态和细致 严谨的 工作态度 工作态度 观察波形可见 所有波形全都是波谷 与预料的一样所以成功了 观察波形可见 所有波形全都是波谷 与预料的一样所以成功了 5 5 s1 s0 0s1 s0 0 时保持时保持 先是输入先是输入 01010101 之后使其处于保持状态然后改变输入数据观察结之后使其处于保持状态然后改变输入数据观察结 果可以发现不论怎么改变输入 比如输入果可以发现不论怎么改变输入 比如输入 1111 11101111 1110 但是输出仍但是输出仍 为下图 为下图 分析与讨论 分析与讨论 问题 连接电线时线路太多弄混了 忘记每根线的意义了问题 连接电线时线路太多弄混了 忘记每根线的意义了 解决方法 在根据仿真电路图用实验箱实际连接电路时 需要连的解决方法 在根据仿真电路图用实验箱实际连接电路时 需要连的 线很多 比较容易混淆和弄错 最好的方法是在有比较难连的线时 线很多 比较容易混淆和弄错 最好的方法是在有比较难连的线时 要在草稿纸上先列出那个点连到哪个点 例如要在草稿纸上先列出那个点连到哪个点 例如 Y1Y1 A A 心得体会 要在纸上标记好每部分导线的作用心得体会 要在纸上标记好每部分导线的作用 这个结果与预料的一样所以成功了这个结果与预料的一样所以成功了 4 4 用 用 JKJK 触发器和门电路设计一个特殊的触发器和门电路设计一个特殊的 1212 进制同步计数器 其十进制同步计数器 其十 进制的状态转换图为 进制的状态转换图为 步骤一 步骤一 列出真值表如下所示列出真值表如下所示 步骤二 按照真值表来画出卡诺图 步骤二 按照真值表来画出卡诺图 步骤三 经过整理后最终的逻辑表达式为步骤三 经过整理后最终的逻辑表达式为 步骤四 选用合适的门电路 实验箱中没有或门所以我用三个与非步骤四 选用合适的门电路 实验箱中没有或门所以我用三个与非 门代替一个或门 第一个门代替一个或门 第一个 JKJK 触发器触发器 JKJK 连接高电平 第二个连接高电平 第二个 JKJK 触发触发 器器 JKJK 连接连接 Q0Q0 之后的或门比如 之后的或门比如 Q1Q0 Q3Q2Q1Q0 Q3Q2 就是就是 Q1Q0Q1Q0 接一个与非门 接一个与非门 Q3Q2Q3Q2 接一个与非门 之后前面两个与非门的输出接入一个新的与非接一个与非门 之后前面两个与非门的输出接入一个新的与非 门就可以了 门就可以了 步骤五 在仿真软件下仿真如下 步骤五 在仿真软件下仿真如下 步骤六 得到仿真结果波形图如下 步骤六 得到仿真结果波形图如下 试验中得到的结果如下 试验中得到的结果如下 分析 分析 问题 我发现实验箱中缺少或门问题 我发现实验箱中缺少或门 解决方法 运用公式找到替代门电路即可 解决方法 运用公式找到替代门电路即可 心得体会 遇到的非门较多 而实验箱中只有与非门 连线时需要心得体会 遇到的非门较多 而实验箱中只有与非门 连线时需要 一定的耐心 一定的耐心 在根据仿真电路图用实验箱实际连接电路时 需要连的线很多 比在根据仿真电路图用实验箱实际连接电路时 需要连的线很多 比 较容易混淆和弄错 最好的方法是在有比较难连的线时 要在草稿较容易混淆和弄错 最好的方法是在有比较难连的线时 要在草稿 纸上先列出那个点连到哪个点 例如纸上先列出那个点连到哪个点 例如 Y1Y1 A A 1 1 在组合逻辑电路中 分析了组合逻辑电路竞争冒险的产生 及其 在组合逻辑电路中 分析了组合逻辑电路竞争冒险的产生 及其 判断和消除的方法 其产生原因包括 门电路开关电平的时间差和判断和消除的方法 其产生原因包括 门电路开关电平的时间差和 门电路延迟时间 竞争冒险可以通过代数法 卡诺图法 仿真法和门电路延迟时间 竞争冒险可以通过代数法 卡诺图法 仿真法和 实验法进行判断 采用引入选通脉冲 引入封锁脉冲 增加冗余项 实验法进行判断 采用引入选通脉冲 引入封锁脉冲 增加冗余项 接入滤波电容等手段以消除竞争冒险 接入滤波电容等手段以消除竞争冒险 2 2 在根据仿真电路图用实验箱实际连接电路时 需要连的线很多 在根据仿真电路图用实验箱实际连接电路时 需要连的线很多 比较容易混淆和弄错 最好的方法是在有比较难连的线时 要在草比较容易混淆和弄错 最好的方法是在有比较难连的线时 要在草 稿纸上先列出那个点连到哪个点 例如稿纸上先列出那个点连到哪个点 例如 Y1Y1 A A 3 3 在实际进行实验前需要把原理弄懂还有注意事项都要考虑到位 在实际进行实验前需要把原理弄

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论