浙江农林大学第14周周一数电习题课.doc_第1页
浙江农林大学第14周周一数电习题课.doc_第2页
浙江农林大学第14周周一数电习题课.doc_第3页
浙江农林大学第14周周一数电习题课.doc_第4页
浙江农林大学第14周周一数电习题课.doc_第5页
已阅读5页,还剩7页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

一、填空题1格雷码的特点是任意两个相邻的代码中仅有_1_位二进制码不同。 2已知函数,可知使Y = 0 的输入变量最小项有_4 _个。3使函数 取值为1的最小项有 3 个。4函数L(A、B、C、D)=m(5、7、13、14)+d(3、9、10、11、15)的最简与或表达式为:L = _ _ _。5使下图中输出为0的输入变量的取值组合有 7 种。6组合逻辑电路中不存在输出到输入的 反馈 通路,因此,输出状态不影响输入状态。7要用n位二进制数为N个对象编码,必须满足 。8编码电路和译码电路中, 编码 电路的输出是二进制代码。9右图所示的译码显示电路中,输入为8421BCD码。设控制显示信号高电平有效,则La Lb Lc Ld Le Lf Lg =_ _。10两片3线8线译码器74LS138连成的电路如图所示,74LS138的功能表达式如下:正常工作时。该电路当A3 A2 A1 A0 = 1011时,第 2 (1,2)片译码器的输出端 为0;当A3 A2 A1 A0 = 0010时,第 1 (1,2)片译码器的输出端 为0。11异步置位端 、异步复位端等符号上面的横线“”表示_ _。12仅具有“置0”、“置1”功能的触发器叫 D触发器 。13. 时序电路在结构上一定包含 存储 电路。14. 计数器的基本功能是 ,它是用电路的 输出状态 来表示计数值。计数器的模是指 。15如图所示逻辑电路中已知A为1态。当C时钟脉冲到来后,JK触发器具备 功能。16要组成模15计数器,需要采用 4 个触发器。17欲将某时钟频率为32MHz的CP变为16MHz的CP,需要二进制计数器 1 个。18. 用五个D触发器构成环形计数器,其模为 5 。19_只读_存储器在断电后数据不会丢失,而_ 随机_存储器断电后将丢失数据。 20存储器的容量是用_乘_来表示。21 Intel 2716 EPROM 是 8 位存储器,它有 2K 字节,因此,其存储容量为16 KBit ,其中 1K = 1024 。22. 存储容量为10244位RAM,其地址线有 10 条。23PLD 的基本结构由 _与_ 阵列、_或_ 阵列、输入缓冲电路和输入电路构成。24. 采用输出宏单元的PLD器件是_GAL_。25某单稳态触发器在无外触发信号时输出为0态,在外加触发信号时,输出跳变为1态,因此其稳态为 0 态,暂稳态为 1 态。26单稳态触发器有_1 _个稳定状态,多谐振荡器有_ 0_个稳定状态。27单稳态触发器在外加触发信号作用下能够由 状态翻转到 状态。28集成单稳触发器分为可重复触发及不可重复触发两类,其中可重触发指的是在 暂稳态 期间,能够接收新的触发信号,重新开始暂稳态过程。29. 多谐振荡器的振荡周期为T=tw1+tw2,其中tw1为正脉冲宽度,tw2为负脉冲宽度,则占空比应为_ _。30集成单稳态触发器的暂稳维持时间取决于 外接定时电阻电容 。31施密特触发器有_2_个阈值电压,分别称作 _ _ 和 _ 。32 施密特 触发器能将缓慢变化的非矩形脉冲变换成边沿陡峭的矩形脉冲。33施密特触发器具有_回差_特性,定义为参数UT =_ _。34施密特触发器常用于波形的 与 。35. 由555构成的施密特触发器,若电源电压UCC=12V,电压控制端5脚经0.01F电容接地,则下限触发电压UT= _4_V。二、选择题1下列数码均代表十进制数6,其中按余3码编码的是_。 【 】A0110 B1100 C1001 D11012.实现的电路是 。 VCC=1AF110K1ENAF1=1AF1(A) (B) (C) 3.实现的电路是 。1AF2B悬空1AF2B11AF251B(A) (B) (C) 4. 引入( )方法不能消除竞争冒险。A.锁存脉冲 B.选通脉冲C.冗余项 D.滤波电容5. 下列门电路属于双极型的是( )A.OC门 B.PMOS C.NMOS D.CMOS6.每门静态功耗,TTL与CMOS门相比较应()。A.前者大B.后者大C.一样大D.无法比较7. CMOS与非门多余输入端应该()。A接地 B接电源电压 C悬空8能实现总线连接方式的门为()A TTL三态门B OC门C TTL与非门D TTL或非门9.以下错误的是( )A.数值比较器可以比较数值大小B.实现两个一位二进制数相加的电路叫全加器C.实现两个一位二进制数和来自低位的进位相加的电路叫全加器D.编码器可分为普通全加器和优先编码器10. 三极管作为开关时工作区域是( )。A. 饱和区+放大区 B. 击穿区+截止区C. 放大区+击穿区 D. 饱和区+截止区11.A、B、C、D、E 是五个开关,每个开关有两个状态0 和1,F 为电灯,亮时为逻辑1,灭时为逻辑0。且开关中出现1 的个数为奇数时灯亮。若在五个不同的地方控制同一个电灯的灭亮,逻辑函数F 表达式应为( )A、ABCDE B、A+B+C+D+E C、A B C DE D、ABCDE12. 下列说法不正确的是( )A.集电极开路的门称为OC门B.三态门输出端有可能出现三种状态(高阻态、高电平、低电平)C.OC门输出端直接连接可以实现正逻辑的线或运算D.利用三态门电路可实现双向传输13. 对于JK触发器,若希望其状态由0转变为1,则所加激励信号是( )A.JK=0XB.JK=X0C.JK=X1D.JK=1X14. 电路如图所示,D触发器初态为0,则输出波形为( B )。15. 下列触发器中不能用于移位寄存器的是()。A.D触发器B.JK触发器C.基本RS触发器D.负边沿触发D触发器16.下面4种触发器中,抗干扰能力最强的是( )A.同步D触发器 B.主从JK触发器C.边沿D触发器 D.同步RS触发器17. 触发器是一种 ( )。A、单稳态电路 B、双稳态电路 C、无稳态电路18.容量为4K4位的RAM芯片,其地址线和数据线各为( )A4和4条B4和12条C12和4条D4和10条19施密特触发器常用于对脉冲波形的( )A定时B计数C整形D产生20. 555定时器构成的单稳态触发器,若输入信号是一个宽度比输出脉冲宽度还要宽的负脉冲,这个信号若要加到单稳态触发器输入端,( )A.可以直接输入B.须经RC微分电路输入C.须经RC积分电路输入D.须经电阻分压电路输入21能起到定时作用的电路是()A施密特触发器B双稳态触发器C多谐振荡器D单稳态触发器22555定时器电源电压为VCC,构成施密特触发器其回差电压为( )A. VCCB.VCCC.VCCD. VCC23.下列时序电路的状态图中,具有自启动功能的是( B )24触发器的“1”状态是指( )A , B , C , D ,25用6个触发器设计计数器,则此时计数器最合适的模数范围是( )A 6 B 12 C 1732 D 336426由n个触发器构成的扭环形计数器,其无效状态数为 ( )A n B 2n C 2n-2n D 2n-n27.以下PLD中,与、或阵列均可编程的是( )器件。A. PROM B. PAL C. PLA D. GAL28.GAL与PAL的区别在于( )A.输入采用缓冲器 B.输出逻辑宏单元(OLMC)C.输出固定或阵列 D.输入采用可编程与阵列29. 5G555集成定时器中内部触发器为( )。A. 基本RS触发器 B. 主从RS触发器 C. 同步RS触发器 D. 边沿RS触发器30在以下各种电路中,属于时序电路的有( )。AROM B编码器C寄存器 D数据选择器31. 关于计数器说法,正确的是-( )A 按计数功能可分为加法,减法,可逆三种。B 按进制分,可分为二进制,十进制及其他进制。C 按各触发器的动作步调,可分为同步,异步两种。D 以上都对。三、分析设计题1分析图6中所示的逻辑电路,其中74LS151为8选1数据选择器,要求写出输出函数Z的最简与-或表达式。图62试用门电路设计一个水位报警电路,水位高度用四位二进制数ABCD表示,二进制数的值即为水位高度,单位为米。当水位高于或等于7米时,白色指示灯W点亮,否则,白色指示灯熄灭;当水位高于或等于9米时,黄色指示灯Y开始亮,否则,黄色指示灯熄灭;当水位高于或等于11米时,红色指示灯R开始亮,否则,红色指示灯熄灭。另外,水位不可能上升至14米。要求:列出真值表;写出化简后的“与-或”逻辑表达式;画出逻辑电路图。3试分析图7给定的阵列图,试写出输出表达式Y的最小项表示形式。 图74、电路如下图所示,74LS48为BCD码七段显示译码器,74LS192为同步十进制可逆计数器,功能表如附表1.1.1所示。K1、K2、K3和K4为常开开关(按下接通,松开断开),不考虑键抖动,执行如下操作后,将数码管显示的内容填入相应的括号内。1) 按下开关K4;( )2) 按下开关K3;( )3) 按下开关K3后松开,再按3次开关K1;( )4) 同时按下开关K3、K4且不松开;( )5) 按下开关K3,并保持按下状态,再按5次开关K1;( )5、试分析下图中的计数器在M=1和M=0时各为几进制。(已知74160为同步十进制计数器,异步置零,同步置数)6一同步时序电路如图8所示,设各触发器的起始状态均为0态。 (1)作出电路的状态转换表; (2)画出电路的状态图; (3)画出CP作用下Q0、Q1、Q2的波形图;(4)说明电路的逻辑功能。 图8分析题参考答案:1解: 或者 2解:(1)真值表为: ABCDWYRABCDWYR0000000100010000010001001110001000010101100011000101111101000001100111010100011011110110000111001111001111(2)表达式 (3)逻辑图6、解:(1)电路的状态转换表 (2)状态方程(3)状态真值表CPQ2n Q1n Q0nQ2n+1 Q1n+1 Q0n+100 0 0 0 0 11 0 0 1 0 1 02 0 1 0 0 1 13 0 1 1 1 0 04 1 0 0 1 0 15 1 0 1 1 1 06 1 1 0 1 1 17 1 1 1 0 0 0(4)电路的状态图 (5)Q0、Q1、Q2的波形图(4)由状态转换图可看出该电路为同步八进制加法计数器。 一、填空题1(14.375)10( )16。2若异或门的输入为A、B,输出为F,则其与或式的逻辑表达式为 。3逻辑代数的3个基本规则分别为代入规则、反演规则、 。4函数 的与非与非式为 。5当门电路的两个互补输入端同时向相反逻辑电平跳变时,电路将产生 现象。6图1所示电路的最简与或表达式为 。 图17图2是 触发器的状态转移图。 图28复杂可编程逻辑器件可分为CPLD和 两大类。98位D/A转换器的分辨率为 。二、选择题11逻辑函数 的对偶式F= 。 【 】A B C D 12函数 的最小项之和形式为 。 【 】A B C D 13逻辑函数 的最大项之积形式为 。 【 】A C 14如图4,其中 图的连接方式是错误的。 【 】 A B C D 图415函数表达式 ,若用3线8线译码器设计,输入端应按 方式连接。 【 】AA2=A,A1=B,A0=C BA2=B,A1=C,A0=ACA2=C,A1=B,A0=A DA2=A,A1=C,A0=B16一个逻辑电路,如果某一给定时刻t的输出不仅决定于t时刻的输入,而且还决定于t时刻前电路所处的状态,则这样的电路称为 。 【 】A组合逻辑电路 B时序逻辑电路 C数据存储电路 D数模转换电路17若10位D/A转换器,1个LSB所对应的输出电压为0.01V,则输出为0.1V时,输入数字量D应为 。 【 】A0000000011 B0000001010 C0000001001 D0000001100三、分析题(本大题共6小题,21、22每小题6分,其余每小题9分,共48分)1用卡诺图化简逻辑函数:L(A,B,C,D)=m(2,3,4,5,6, 12,13,14)+ d

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论