74LS153实现全加器ppt课件_第1页
74LS153实现全加器ppt课件_第2页
74LS153实现全加器ppt课件_第3页
74LS153实现全加器ppt课件_第4页
74LS153实现全加器ppt课件_第5页
已阅读5页,还剩50页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

青岛大学电工电子实验教学中心,数字电子技术基础实验多媒体讲义,实验安排,实验一组合逻辑电路设计(1)第6周实验二组合逻辑电路设计(2)第6周实验七用VHDL语言设计编码器和译码器第8周实验四计数器及其应用第10周实验三时序逻辑电路设计第12周实验五555集成定时器及其应用第14周实验六数字电路综合设计第14周实验九用VHDL语言设计计数器第16周实验考试第18周,1、进入实验室必须穿鞋套或专用工作鞋;,2、学生进入实验室后按学号次序对号入座,一人一组;,3、学生入座后应首先按照指导教师提示检查本次实验所需的仪器、元件是否完整,如发现缺失或损坏立即报告指导教师处理;,4、爱护公物设施,严格按照实验要求和操作规程进行实验,因违章操作造成设备损坏需按学校规定进行赔偿,并视情节给予处分;,实验室管理规定,5、实验完成后应关掉仪器及电路电源,将实验台整理干净,仪器、元件摆放整齐,导线扎成一捆,凳子归位,经指导教师检查同意后方可离开;,6、自觉保持环境卫生,不得在实验室内吃零食,乱扔纸屑,不要将水杯带入实验室,不得用计算机上网或玩游戏。,7、如发现不遵守规定或其它影响实验室正常工作的行为指导教师可进行批评教育直至取消其实验资格。,8、实验报告应于实验完成后2天内由课代表负责收齐交到办公室(503房间),并在下次实验前2天取回。,9、不预习者,不得进行实验。,关于实验考试一、考试形式以实验操作为主,并有少量提问。二、考试内容从做过的所有实验,包括思考题中随机抽取。三、实验成绩最终成绩包括:实验考试成绩30%,实验报告成绩35%,平日出勤、抽测35%。四、免试条件实验报告成绩优秀,全勤,平时抽测成绩良好。,不能参加实验必须提前请假,并补做实验。缺勤2次以上,不得参加考试,实验成绩记零分。,关于实验报告书写法,本实验报告书分预习报告与实验报告两部分。一、预习报告的内容主要包括:1实验目的、实验仪器及器件2.实验内容:题目、所需的电路图,预期结果。3实验指导书上的思考题预习报告应在实验进行前完成,在到达实验室时交实验教师检查。,二、实验报告的内容包括:1仪器与材料(实际用到的)。2实验题目、真值表、表达式、电路图及测试数据。3分析、讨论和结论(即实验结果、误差原因的分析,故障分析,实验的收获心得体会、对实验的建议等)。4思考题。,数字电子技术实验的一般过程,1、预习(主要完成理论准备和实验设计);2、仿真(初步验证实验方法设计的正确性,并进行必要的修改);3、实物连接并进行实测(进一步检验实验设计的正确性并获得实验数据);4、完成实验报告;5、总结实验经验。,一、数字万用表简介,测电压,测电阻,交、直流转换,实验前-用万用表“欧姆挡”检测导线,每次使用完,应将万用表置于测电压档位。,注意事项,二、数字实验箱简介,集成电路有缺口一侧向左,A,C=AB=AB,B,F,集成电路块使用时的注意事项,必须接5V直流电源,且电源极性不能接反。多输入端门电路中不使用的输入管脚或控制管脚应按照实际有效状态可靠接地或接高电平。门电路的输出管脚不可直接接电源端(包括电源正极或接地端)或信号源端。对于门电路,可通过检查其基本逻辑状态来检验其好坏。,1熟悉集成门电路的使用方法。2掌握用中、小规模集成电路设计组合逻辑电路的方法。3了解排除组合逻辑电路故障的一般方法。,一、实验目的,实验一组合逻辑电路的设计,二、实验设备和器材,数字实验箱万用表计算机74LS1381片74LS201片74LS002片74LS2831片74LS1531片导线:若干,三、实验内容,一、基本内容1、检查与非门。2、半加器。二、设计内容1.用74LS138和74LS20设计全减器,完成测试状态表(四组)。2.用74LS138和74LS00设计比较器,完成测试状态表(四组)。3.用双4选1数据选择器74LS153和门电路74LS00实现全加器,完成测试状态表(四组)。4.公共场所电灯控制逻辑电路设计,完成测试状态表(四组)。5.用一片四位并行全加器74283设计一个余3码转换成8421代码的转换电路,完成测试状态表(四组)。6.用二片四位并行全加器74283和必要的门电路设计个8421BCD码的加法器电路,完成测试状态表(四组)。其中15必做,6选做。,四、实验步骤,1、检查与非门2、半加器3、3-8译码器实现全减器和比较器设计4、余3码转换成8421代码5、数据选择器实现全加器6、公共场所电灯控制7、其它可选电路设计,设计性题目实验报告写法,例:用74LS138和74LS20设计一位全加器(1)根据题目要求写出(全加器的)真值表为:,(2)再写出74LS138的功能表:,根据功能表写出逻辑函数式:,根据逻辑函数式画出电路图:,SCO,CI,B,A,按电路图接线并测试四组数据:,一位全加器功能测试表(任选四组数据),经接线测试,能够满足设计要求,设计完成。,用一片四位并行全加器74LS283接成一个余3码转换成8421代码的转换电路,74LS283输入常数的方法(1101),用二片四位并行全加器74LS283和必要的门电路设计一个8421BCD码的加法器(设:加数与被加数都是8421BCD码),A1B1,74283,74283,Ai,Bi,Ai,Bi,Si,判别逻辑,(9时)+6(=9时)+0,Co,Ci,Co,判别逻辑,Co,Si,是否+6是否修正控制:F=co1+S41.S31+S41.S21进位输出修正:CO=CO1+CO2,F,八选一数据选择(74LS151),双四选一数据选择(74LS153),Y=(A1A0)D0+(A1A0)D1+(A1A0)D2+(A1A0)D3,一位全加器真值表,转换真值表,利用双41数据选择器构成一位全加器。,一位全加器真值表,转换真值表,Si=ABCi-1+ABCi-1+ABCi-1+ABCi-1=(AB)1D0+(AB)1D1+(AB)1D2+(AB)1D31D0=1D3=Ci-11D1=1D2=Ci-1,Ci=ABCi-1+ABCi-1+ABCi-1+ABCi-1=(AB)0+(AB)2D1+(AB)2D2+(AB)12D0=02D1=2D2=Ci-12D3=1,一位全加器真值表,转换真值表,全加器,组合逻辑电路常见故障的预防和解决方法,接线错误造成故障按原理图逐层检查电路连线;检查集成电路各控制管脚、悬空管脚是否按要求接高、低电平;集成电路电源管脚是否正确连接。接触不良造成故障接线前用万用表检测导线;检查集成电路管脚与插座连接是

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论