




已阅读5页,还剩29页未读, 继续免费阅读
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
数字逻辑和数字系统实验实验一基本逻辑门逻辑实验一、实验目的1掌握TTL与非门、与或非门和异或门输入与输出之间的逻辑关系。2熟悉TTL中、小规模集成电路的外型、管脚和使用方法。二、实验所用器件和仪表1二输入四与非门74LS001片2二输入四或非门74LS281片3二输入四异或门74LS861片三、实验内容1测试二输入四与非门74LS00一个与非门的输入和输出之间的逻辑关系。2测试二输入四或非门74LS28一个或非门的输入和输出之间的逻辑关系。3测试二输入四异或门74LS86一个异或门的输入和输出之间的逻辑关系。四、实验提示1将被测器件插入实验台上的14芯插座中。2将器件的引脚7与实验台的“地(GND)”连接,将器件的引脚14与实验台的5V连接。3用实验台的电平开关输出作为被测器件的输入。拨动开关,则改变器件的输入电平。4将被测器件的输出引脚与实验台上的电平指示灯连接。指示灯亮表示输出电平为1,指示灯灭表示输出电平为0。五、实验接线图及实验结果74LS00中包含4个二与非门,74LS28中包含4个二或非门,74LS86中包含4个异或门,下面各画出测试第一个逻辑门逻辑关系的接线图及测试结果。测试其他逻辑门时的接线图与之类似。测试时各器件的引脚7接地,引脚14接5V。图中的K1、K2是电平开关输出,LED0是电平指示灯。1测试74LS00逻辑关系接线图及测试结果图411测试74LS00逻辑关系接线图表41174LS00真值表输入输出引脚1引脚2引脚3LLHLHHHLHHHL2测试74LS28逻辑关系接线图及测试结果图412测试74LS28逻辑关系接线图表41274LS28真值表3测试74LS86逻辑关系接线图及测试结果图413测试74LS86逻辑关系接线图表41374LS68真值表输入输出引脚2引脚3引脚1LLHLHLHLLHHL输入输出引脚1引脚2引脚3LLLLHHHLHHHL实验二TTL、HC和HCT器件的电压传输特性一、实验目的1掌握TTL、HCT和HC器件的传输特性。2掌握万用表的使用方法。二、实验所用器件和仪表1六反相器74LS041片2六反相器74HC041片3六反相器74HCT041片4万用表三、实验说明与非门的输出电压VO与输入电压VI的关系VOF(VI)叫做电压传输特性,也称电压转移特性。它可以用一条曲线表示,叫做电压传输特性曲线。从传输特性曲线可以求出非门的下列有用参数输出高电平(VOH)输出低电平(VOL)输入高电平(VIH)输入低电平(VIL)门槛电压(VT)四、实验内容1测试TTL器件74LS04一个非门的传输特性。2测试HC器件74HC04一个非门的传输特性。3测试HCT器件74HCT04一个非门的传输特性。五、实验提示1注意被测器件的引脚7和引脚14分别接地和5V。2将实验台上47K电位器的一端接地,另一端接5V。电位器的中端作为被测非门的输入电压。旋转电位器改变非门的输入电压值。3按步长02V调整非门输入电压。首先用万用表监视非门输入电压,调好输入电压后,用万用表测量非门的输出电压,并记录下来。六、实验接线图及实验结果1实验接线图由于74LS04、74HC04和74HCT04的逻辑功能相同,因此三个实验的接线图是一样的。下面以第一个逻辑门为例,画出实验接线图(电压表表示电压测试点)如下图421实验二接线图2输出无负载时74LS04、74HC04、74HCT04电压传输特性测试数据表42174LS04、74HC04和74HCT04电压传输特性测试数据输出VO(V)输入VI(V)74LS0474HC0474HCT0400455050024550500445505006455050084550501042501612265014140150001601500018015000200150002201500024011300260113002801000030010000320100003401000036010000380100004001000042010000440100004601000048010000500100003输出无负载时74LS04、74HC04和74HCT04电压传输特性曲线。图42274LS04电压传输性曲线图42374HC04电压传输性曲线图42474HCT04电压传输特性曲线4比较三条电压传输特性曲线,说明各自的特点。尽管只对三个芯片在输出无负载情况下进行了电压传输特性测试,但是从图422、图423和图424所示的三条电压传输特性曲线仍可以得出下列观点(1)74LS芯片的最大输入低电平VIL低于74HC芯片的最大输入低电平VIL,74LS芯片的最小输入高电平VIH低于74HC芯片的最小输出低电平VIH。(2)74LS芯片的最大输入低电平VIL、最小输入高电平VIH与74HCT芯片的最大输入低电平VIL、最小输出高电平VIH相同。(3)74LS芯片的最大输出低电平VIL高于74HC芯片和74HCT芯片的最大输出低电平VIL,74LS芯片的最小输出高电平VOH低于74HC芯片和74HCT芯片的最小输出高电平VOH。(4)74HC芯片的最大输出低电平VOL、最小输出高电平VOH与74HCT芯片的最大输出低电平VOL、最小输出高电平VOH相同。在暂时不考虑输出负载能力的情况下,从上述观点可以得出下面的推论(1)74HCT芯片和74HC芯片的输出能够作为74LS芯片的输入使用。(2)74LS芯片的输出能够作为74HCT芯片的输入使用。实际上,在考虑输出负载能力的情况下,上述的推论也是正确的。应当指出,虽然在教科书中和各种器件资料中,74LS芯片的输出作为74HC芯片的输入使用时,推荐的方法是在74LS芯片的输出和5V电源之间接一个几千欧的电阻,但是由于对74LS芯片而言,一个74HC输入只是一个很小的负载,74LS芯片的输出高电平一般在35V以上(本实验中为45V),因此在大多数的应用中,74LS芯片的输出也可以直接作为74HC芯片的输入。实验三三态门实验一、实验目的1掌握三态门逻辑功能和使用方法。2掌握用三态门构成总线的特点和方法。3初步学会用示波器测量简单的数字波形。二、实验所用器件和仪表1四2输入正与非门74LS001片2三态输出的四总线缓冲门74LS1251片3万用表4示波器三、实验内容174LS125三态门的输出负载为74LS00一个与非门输入端。74LS00同一个与非门的另一个输入端接低电平,测试74LS125三态门三态输出、高电平输出、低电平输出的电压值。同时测试74LS125三态输出时74LS00输出值。274LS125三态门的输出负载为74LS00一个与非门输入端。74LS00同一个与非门的另一个输入端接高电平,测试74LS125三态门三态输出、高电平输出、低电平输出的电压值。同时测试74LS125三态输出时74LS00输出值。3用74LS125两个三态门输出构成一条总线。使两个控制端一个为低电平,另一个为高电平。一个三态门的输入接500KHZ信号,另一个三态门的输入接50KHZ信号。用示波器观察三态门的输出。四、实验提示1三态门74LS125的控制端C为低电平有效。2用实验台的电平开关输出作为被测器件的输入。拨动开关,则改变器件的输入电平。五、实验接线图和实验结果1实验内容1和2接线图图431是实验内容1和2接线图,图中K1、K2和K3是电平开关输出,电压表指示电压测量点。拨动电平开关K3、K2、K1,则改变74LS00一个与非门输入端、74LS125三态门控制端、三态门输入端的电平。图431实验1和实验2接线图2当74LS00引脚2为低电平时,测试74LS125引脚3和74LS00引脚3,结果如下三态门输出高电平409V三态门输出低电平012V三态门三态输出038V74LS00引脚3输出404V3当74LS00引脚2为高电平时,测试74LS125引脚3和74LS00引脚3,结果如下三态门输出高电平409V三态门输出低电平012V三态门三态输出150V74LS00引脚3输出010V4用三态门构成总线接线图图432三态门构成总线用三态门74LS125构成总线时,只要将三态门输出并联即可,在任何时刻,构成总线的三态门中只允许一个控制端为低电平,其余控制端应为高电平。图432中,K1、K2是电平开关输出。当K1为高电平、K2为低电平时,OUTPUT输出50KHZ;当K2为高电平、K1为低电平时,OUTPUT输出500KHZ。5实验1和实验2中三态门三态输出电压之所以不同,是由于在三态输出作为74LS00输入的情况下,74LS00的这个输入端相当于悬空,这个输入端的电压应与此与非门的另一个输入端电压值有关。因此在同一个与非门的一个输入接低电平时,与非门的另一个悬空输入端(三态门输出)受到低电压钳制,电压值为038V;在与非门的一个输入接高电平时,另一个悬空输入端(三态门输出)不受钳制,电压值为150V。实验四数据选择器和译码器一、实验目的1熟悉数据选择器的逻辑功能。2熟悉译码器的逻辑功能。二、实验所用器件和仪表1双4选1数据选择器74LS1531片2双24线译码器74LS1391片3万用表4示波器三、实验内容1测试74LS153中一个4选1数据选择器的逻辑功能。4个数据输入引脚C0C3分别接实验台上的500KHZ、50KHZ、5KHZ、单脉冲源QD。变化数据选择引脚A、B和使能引脚G的电平,产生8种不同的组合。观测每种组合下数据选择器的输出波形。2测试74LS139中一个24译码器的逻辑功能。4个译码输出引脚Y0Y3接电平指示灯。改变引脚G、B、A的电平,产生8种组合。观测并记录指示灯的显示状态。四、实验接线图及实验结果174LS153实验接线图和74LS153真值表图44174LS153实验接线图表44174LS153真值表图441中,K1、K2、K3是电平开关输出。274LS139实验接线图和74LS139真值表图44274LS139实验接线图表44274LS139真值表图442中,K1、K2、K3是电平开关输出,LED0、LED1、LED2、LED3是电平指示灯。374LS139和74LS153中,引脚G用于控制输出。在74LS153中,当G为高电平时,禁止输出,输出为低电平;当G为低电平时,允许输出,由数据选择端B、A决定,C0、C1、C2、C3中的哪路数据送往数据输出端Y。在74LS139中,当G为高电平时,禁止输出,所有输出Y0、Y1、Y2、Y3为高电平;当G为低电平时,允许输出,由数据选择端B、A决定,输出Y0、Y1、Y2、Y3中的哪路数据为低电平。实验五全加器构成及测试一、实验目的1了解全加器的实现方法。2掌握全加器的功能。二、实验所用器件和仪表14232与或非门74S642片2六反相器74LS041片三、实验内容1用2片74LS64和1片74LS04组成下图所示逻辑电路。图451全加器2将A、B、CI接电平开关输出,F、CO接电平指示灯3拨动电平开关,产生A、B、CI的8种组合,观测并记录F和CO的值。四、实验提示对与或非门而言,如果一个与门中的一条或几条输入引脚不被使用,则需将它们接高电平;如果一个与门不被使用,则需将此与门的至少一条输入引脚接低电平。五、实验接线图、真值表和逻辑表达式1实验接线图图452是用2片4322与或非门74S64和一片六反相器74LS04组成的全加器接线图。图中K1、K2、K3是电平开关输出,LED0、LED1是电平指示灯。图452全加器实验接线图2全加器真值表表451全加器真值表输入输出ABCIFCO00000001100101001101100101010111001111113全加器逻辑表达式FABCIABCIABCIABCICOABACIBCI实验六组合逻辑中的冒险现象一、实验目的了解组合逻辑中的冒险现象二、实验所用器件和仪表1六反相器74LS041片2四2输入正与非门74LS001片3示波器三、实验内容1将74LS04中的三个反相器串接在一起(前级的输出作为下一级的输入)。第1级反相器的输入接500KHZ脉冲源。将第1级反相器的输入和第3级反相器的输出分别作为74LS00中一个与非门的输入,用示波器观测与非门的输出。2将74LS04中的五个反相器串接在一起。第1级反相器的输入接500KHZ脉冲源。将第1级反相器的输入和第5级反相器的输出分别作为74LS00中一个与非门的输入,用示波器观测与非门的输出。四、实验接线图、波形图1实验1的接线图、波形图图461实验1的接线图图462实验1的波形图3实验2的接线图、波形图图463实验2的接线图图464实验2的波形图3分析波形图上冒险现象产生的原因。假定第一级反相器的输入500KHZ脉冲用A代表,那末OUTPUTAA。如果仅考虑逻辑表达式,那末输出是固定的高电平,示波器上应显示出一个代表高电平的直线。但是由于A是由A经过三级反相器(或者五级反相器)产生的,它的跳变时间比A的跳变时间有所延迟,产生了冒险现象,在与非门的输出引起出现向下的毛刺。由于五级反相器的延迟时间大于三级反相器的延迟时间,因此实验2中波形的毛刺与实验1中波形的毛刺相比,既宽又长。实验七触发器一、实验目的1掌握RS触发器、D触发器、JK触发器的工作原理。2学会正确使用RS触发器、D触发器、JK触发器。二、实验所用器件和仪表1四2输入正与非门74LS001片2双D触发器74LS741片3双JK触发器74LS731片三、实验内容1用74LS00构成一个RS触发器。R、S端接电平开关输出,Q、/Q端接电平指示灯。改变R、S的电平,观测并记录Q、/Q的值。2双D触发器74LS74中一个触发器功能测试。(1)将CLR(复位)、PR(置位)引脚接实验台电平开关输出,Q、/Q引脚接电平指示灯。改变CLR、PR的电平,观察并记录Q、/Q的值。(2)在(1)的基础上,置CLR、PR引脚为高电平,D(数据)引脚接电平开关输出,CK(时钟)引脚接单脉冲。在D为高电平和低电平的情况,分别按单脉冲按钮,观察Q、/Q的值,记录下来。3在(1)的基础上,将D引脚接50KHZ脉冲源,CK引脚接500KHZ脉冲源。用双踪示波器同时观测D端和CP端,记录波形;同时观测D端、Q端,记录波形。分析原因。3制定对双JK触发器74LS73一个JK触发器的测试方案,并进行测试。四、实验提示74LS73引脚11是GND,引脚4是VCC。五、实验接线图、测试步骤及测试结果1实验1的接线图、测试步骤、测试结果图471RS触发器测试接线图(5)/R0,/S0,测得/Q1,Q1。图471是RS触发器接线图。图中,K1、K2是电平开关输出,LED0、LED1是电平指示灯。RS触发器的测试步骤及结果如下(1)/R0,/S1,测得/Q1,Q0。(2)/R1,/S1,测得/Q1,Q0。(3)/R1,/S0,测得/Q0,Q1。(4)/R1,/S1,测得/Q0,Q1。时序电路的值与测试顺序有关,应引起注意。根据测试结果,得出RS触发器的真值表如下输入输出/R/S/QQ00110110100111/Q0Q0表471RS触发器功能表根据触发器的定义,/Q和Q应互补,因此/R0,/S0是非法状态。2实验2的的接线图、测试步骤、测试结果图47274LS74测试图1图47374LS74测试图2图472和图473是测试D触发器的接线图,K1、K2、K3是电平开关输出,LED0、LED1是电平指示灯,QD是按单脉冲按钮QD后产生的正单脉冲,500KHZ、50KHZ是时钟脉冲源。测试步骤及结果如下(1)CLR0,PR1,测得Q1,Q0。(2)CLR1,PR1,测得Q1,Q0。(3)CLR1,PR0,测得Q0,Q1。(4)CLR1,PR1,测得Q0,Q1。(5)CLR0,PR0,测得Q1,Q1。(6)CLR1,PR1,D1,CK接单脉冲,按单脉冲按钮,测得Q0,Q1(7)CLR1,PR1,D0,CK接单脉冲,按单脉冲按钮,测得Q1,Q0(8)CLR1,PR1,D接50KHZ脉冲,CK接500KHZ,测得D端、Q端波形如下图474D触发器D端、Q端波形图(9)在示波器上同时观测Q、CK的波形,观测到Q的波形只在CK的上升沿才发生变DQ化。(10)根据上述测试,得出D触发器的功能表如下输入输出PRCLRCLKDQ/QLHXXHLHLXXLHLLXXHHHHHHLHHLLHHHLXQ0/Q0表472D触发器74LS74功能表3双JK触发器74LS73中一个触发器的功能测试方案(1)74LS73功能测试接线图如下图47574LS73测试图1图47674LS73测试图2K2、K3、K4是电平开关输出,LED0、LED1是电平指示灯,QD是按单脉冲按钮QD后产生的宽单脉冲,500KHZ是时钟脉冲源。74LS73引脚4接5V,引脚11接地。(2)CLR0,测得Q1,Q0。(3)CLR1,J0,K0,按单脉冲按钮QD,测得Q1,Q0。(4)CLR1,J1,L0,按单脉冲按钮QD,测得Q0,Q1。(5)CLR1,J0,K0,按单脉冲按钮QD,测得Q0,Q1。(6)CLR1,J0,K1,按单脉冲按钮QD,测得Q1,Q0。(7)CLR1,J0,K0,按单脉冲按钮QD,测得Q1,Q0。(8)CLR1,J1,K1,按单脉冲按钮QD,测得Q0,Q1;再按单脉冲按钮QD,测得Q1,Q0。(9)CLR1,J1,K1,CK接500KHZ,示波器显示出波形如下图47774LS73J1、K1波形(10)根据以上的测试,得出74LS73功能表如下CKQ表473JK触发器74LS73功能表实验八简单时序电路一、实验目的掌握简单时序电路的分析、设计、测试方法。二、实验所用器件和仪器1双JK触发器74LS732片2双D触发器74LS742片3四2输入与非门74LS001片4示波器1台三、实验内容1双D触发器74LS74构成的二进制计数器(分频器)(1)按下图接线。图481D触发器74构成的二进制计数器(2)将Q0、Q1、Q2、Q3复位。(3)由时钟输入单脉冲,测试并记录Q0、Q1、Q2、Q3的状态。(4)由时钟输入连续脉冲,观测Q0、Q1、Q2、Q3的波形。2用2片74LS73构成一个二进制计数器,重做内容1的实验。3异步十进制计数器(1)按图482构成一个十进制计数器。(2)将Q0、Q1、Q2、Q3复位。(3)由时钟端CLK输入单脉冲,测试并记录Q0、Q1、Q2、Q3的状态。(4)由时钟端CLK输入连续脉冲,观测Q0、Q1、Q2、Q3的波形。图482异步十进制计数器4自循环寄存器(1)用双D触发器74LS74构成一个四位自循环寄存器。方法是第一级的Q端接第二级的D端,依次类推,最后第四级的Q端接第一级的D端。四个D触发器的CLK端连接在一起,然后接单脉冲时钟。接电平指示灯接电平指示灯(2)将触发器Q0置1,Q1、Q2、Q3清0。按单脉冲按钮,观察并记录Q0、Q1、Q2、Q3的值。四、实验提示174LS73引脚11是GND,引脚4是VCC。2D触发器74LS74是上升沿触发,JK触发器74LS73是下降沿触发。五、实验接线及测试结果1实验1接线图及测试结果(1)接线图图48374LS74构成二进制计数器接线图图中,K1是电平开关输出,QD是按单脉冲按钮QD产生的单脉冲,LED0、LED1、LED2和LED3是电平指示灯。(2)置K1为低电平,四个电平指示灯灭,表示Q3Q2Q1Q0为0000。(3)置K1为高电平,按单脉冲按钮AK1,Q3Q2Q1Q0的值变化如下表48174LS74构成的计数器状态转移表Q3Q2Q1Q000000001001000110100010101100111100010011010101111001101111011110000(4)将接单脉冲QD的线(CLK)改接500KHZ连续脉冲,用示波器观测Q0、Q1、Q2、Q3。画出连续计数时钟下Q0、Q1、Q2和Q3的波形图如下图484二进制计数器波形图(5)Q0、Q1、Q2、Q3也构成一个计数器,Q3是最高位,Q0是最低位。这是一个递减计数器。2实验2接线图及测试结果(1)实验2接线图图48574LS73构成二进制计数器接线图图中,K1是电平开关输出,QD是按单脉冲按钮QD产生的单脉冲,LED0、LED1、LED2和LED3是电平指示灯。(2)置K1为低电平,四个电平指示灯灭,表示Q3Q2Q1Q0为0000。(3)置K1为高电平,按单脉冲按钮AK1,Q3Q2Q1Q0的值变化如下表48274LS73构成的计数器状态转移表Q3Q2Q1Q000000001001000110100010101100111100010011010101111001101111011110000(4)将接单脉冲QD的线(CLK)改接500KHZ连续脉冲,用示波器观测Q0、Q1、Q2、Q3。画出连续计数时钟下Q0、Q1、Q2和Q3的波形图如下图48674LS73构成的计数器波形图3异步十进制计数器接线图及测试结果(1)接线图图487异步十进制计数器接线图图中,K1是电平开关输出,QD是按单脉冲按钮QD产生的单脉冲,LED0、LED1、LED2和LED3是电平指示灯。(2)置K1为低电平,四个电平指示灯灭,表示Q3Q2Q1Q0为0000。(3)置K1为高电平,按单脉冲按钮AK1,Q3Q2Q1Q0的值变化如下表483异步十进制计数器状态转移表Q3Q2Q1Q000000001001000110100010101100111100010010000(4)将接单脉冲QD的线(CLK)改接500KHZ连续脉冲,用示波器观测Q0、Q1、Q2、Q3。画出连续计数时钟下Q0、Q1、Q2和Q3的波形图如下图488异步十进制计数器波形图4自循环计数器接线图及测试结果(1)接线图图489自循环计数器接线图图中,K1、K2是电平开关输出,QD是按单脉冲按钮QD产生的单脉冲,LED0、LED1、LED2和LED3是电平指示灯。(2)置K1为低电平,K2为高电平,四个电平指示灯灭,表示Q3Q2Q1Q0为0000。(3)置K1为高电平,K2为低电平,LED0指示灯亮,表示Q3Q2Q1Q0为0001。(4)置K1、K2为高电平。按单脉冲按钮QD,Q3Q2Q1Q0的值变化如下表484自计数器状态转移表Q3Q2Q1Q000010010010010000001(5)将接单脉冲QD的线(CLK)改接500KHZ连续脉冲,用示波器观测Q0、Q1、Q2、Q3。画出连续计数时钟下Q0、Q1、Q2和Q3的波形图如下图4810自循环计数器波形图实验九计数器一、实验目的1掌握计数器74LS162的功能。2掌握计数器的级联方法3熟悉任意模计数器的构成方法。4熟悉数码管的使用。二、实验说明计数器器件是应用较广的器件之一。它有很多型号,各自完成不同的功能,供使用中根据不同的需要选用。本实验选用74LS162做实验用器件。74LS162引脚图见附录。74LS162是十进制BCD同步计数器。CLOCK是时钟输入端,上升沿触发计数触发器翻转。允许端P和T都为高电平时允许计数,允许端T为低时禁止CARRY产生。同步预置端LOAD加低电平时,在下一个时钟的上升沿将计数器置为预置数据端的值。清除端CLEAR为同步清除,低电平有效,在下一个时钟的上升沿将计数器复位为0。74LS162的进位位CARRY在计数值等于9时,进位位CARRY为高,脉宽是1个时钟周期,可用于级联。三、实验所用器件和仪器1同步4位BCD计数器74LS1622片2二输入四与非门74LS001片3示波器四、实验内容1用1片74LS162和1片74LS00采用复位法构一个模7计数器。用单脉冲做计数时钟,观测计数状态,并记录。用连续脉冲做计数时钟,观测并记录QD,QC,QB,QA的波形。2用1片74LS162和1片74LS00采用置位法构一个模7计数器。用单脉冲做计数时钟,观测计数状态,并记录。用连续脉冲做计数时钟,观测并记录QD,QC,QB,QA的波形。3用2片74LS162和1片74LS00构成一个模60计数器。2片74LS162的QD,QC,QB,QA分别接两个数码管的D,B,C,A。用单脉冲做计数时钟,观测数码管数字的变化,检验设计和接线是否正确。五、实验接线及测试结果1复位法构成的模7计数器接线图及测试结果(1)复位法构成的模7计数器接线图图491复位法7进制计数器接线图1图492复位法7进制计数器接线图2图中,QD是按单脉冲按钮QD产生的单脉冲,LED0、LED1、LED2和LED3是电平指示灯,500KHZ是实验台上的时钟脉冲源。(2)按单脉冲按钮QD,QD、QC、QB、QA的值变化如下表491复位法7进制计数器状态转移表QDQCQBQA00000001001000110100010101100000(3)将接单脉冲QD的线(CK)改接500KHZ连续脉冲,(见图492)。用示波器观测QA、QB、QC、QD。连续计数时钟下QA、QB、QC和QD的波形图如图493图493复位法7进制计数器状态波形图2置位法模7计数器接线图及测试结果1置位法模7计数器接线图图494置位法7进制计数器接线图1图495置位法7进制计数器接线图2图中,QD是按单脉冲按钮QD产生的单脉冲,LED0、LED1、LED2和LED3是电平指示灯图中,H、L分别为高电平、低电平,500KHZ是计数脉冲源。(2)按单脉冲按钮QD,QD、QC、QB、QA的值变化如下表492置位法模7计数器状态转移表QDQCQBQA001101010101011001111000100100003将接单脉冲QD的线(CK)改接500KHZ连续脉冲,(见图494)。用示波器观测QA、QB、QC、QD。连续计数时钟下QA、QB、QC和QD的波形图如图496图496置位法模7计数器波形图4模60计数器接线图。(1)复位法模60计数器接线图图497复位法模60计数器接线图图中,LED1A,LED1B,LED1C,LED1D,LED2A,LED2B,LED2C,LED2D是数码管的数据端,QD是按单脉冲按钮QD产生的单脉冲。(3)置位法模60计数器接线图图498置位法模60计数器接线图图中,LG1A,LG1B,LG1C,LG1D,LG2A,LG2B,LG2C,LG2D是数码管的数据端,QD是按单脉冲按钮QD产生的单脉冲,H、L是高低电平。实验十四相时钟分配器一、实验目的1学习译码器的使用。2学习设计、调试较为复杂的数字电路。3学会用示波器测量三
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 完善网络信息安全培训规程
- 康复医学康复规程
- 农作物生长环境调查方案
- 农业农村环境保护规定
- 2025至2030年中国营养师培训市场运行现状及行业发展趋势预测报告
- 2025浙江省金华成泰农商银行社会招聘笔试备考试题及答案解析
- 水利工程水库设计总结
- 2025榆林高新第六小学招聘笔试含答案
- 2025乡村社区后备干部考试题及答案
- 2025乌什县消防救援大队招聘政府专职消防员(6人)笔试参考题库附答案解析
- 2025年国企中层干部竞聘笔试题含答案
- 贸易安全管理办法
- 泥工安全生产责任制
- 2025新党内法规知识测试(竞赛)题库及答案
- 2025年三年级数学上册课程衔接计划
- 2024年初级注册安全工程师其他安全经典试题及答案
- 公务摄影培训课件
- 电气工程设计课件
- 泌尿男生殖系统肿瘤诊疗规范
- 肝癌介入治疗护理查房
- 2025至2030中国铅酸电池(铅酸电池)行业项目调研及市场前景预测评估报告
评论
0/150
提交评论