原理图设计规范v1 模版_第1页
原理图设计规范v1 模版_第2页
原理图设计规范v1 模版_第3页
原理图设计规范v1 模版_第4页
原理图设计规范v1 模版_第5页
已阅读5页,还剩14页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

广东天通技术有限公司文件原理图设计规范文件编号秘密等级内部公开发出部门颁发日期版本号V11发送至抄送总页数18附件无主题词原理图、设计规范编制审核批准文件分发清单分发部门/人数量签收人签收日期分发部门/人数量签收人签收日期文件更改历史更改日期版本号作者更改原因10第一版发行前言本规范确定原理图设计中的一些基本的规范。本规范目前还不完善,只是起一个引导作用,为以后的SI与PCBLAYOUT规范化起一个桥接作用,还有很多不完善和不严谨以及其他方面的不足,期望在今后一年的运行中,大家及时提出自己的建议完善此规范,提高大家的工作效率和操作技能。为不使此规范形式化,计划不定期进行修改,全体硬件和CAD人员全部参加,最终目的是真正做到知识共享和运作规范。引言1为什么要画原理图原理图是干什么用的描述出能够达到要设计的产品各项功能的电子线路方案反映在采用什么电路结构形式,什么技术方法,什么生产条件等等方面上表达了设计者所设想的电路连接表示出设计产品的所要使用的物料和物料的品质、数量要求等方便人们的各种交流,指导产品的顺利生产总括原理图要反映出产品在设计和生产的整个过程中的所有要素要求,它是一切电子产品设计和生产的基础依据2在我们公司要使用的什么原理图以及PCB设计工具原理图设计工具CADENCE公司的CAPTURECISPCB设计工具CADENCE公司的ALLEGRO;3有了设计工具,如何使用好设计工具,来正确地表达自己的设计要会运用原理图设计工具,必须要掌握一些必需的概念和知识。下面的第一步骤里,我会介绍原理图设计过程中所要遇到的那些设计概念和知识。在其后的第二步骤,我再给大家介绍学习和运用EDA设计工具的一般方法。4已经知道(不是精通)设计工具的使用了,要画出什么样的原理图必须遵从公司的原理图设计规范原理图设计的正规化,一些规范的要求和必须遵从的规(约)定,我将穿插在第一、第二步骤中,在介绍必需的概念和知识时同时进行。无论什么软件,软件使用者必须首先明确自己的目的,要清楚的知道自己想要作什么,作出什么样的然后才是使用软件提供的各种功能手段来最终完美地实现它们不依赖具体的设计工具,使用者必须先了解都有哪些对象或东西,都要按照什么样子来完成,对象的属性是什么,最后才是如何来使用软件去完成先必须知道自己要干什么,并且要作到什么样子才算结束根本的任务之一要安排好各个对象的位置和连接关系第一步必备知识,首先了解我们应当知道原理图由哪些对象内容所构成1电路图中的对象PAGE,MODULE,TEXT,LINE,SYMBOL,COMPONENT,NETWORK,CONNECTIONS,PART,DEVICES,注释和版本控制2电路图中的术语PIN,DEVICE,器件符号库,SYMBOL,CAEDECAL,NET/NETNAME,NET的属性PIN和PIN的属性PART和PART的属性PACKAGE,FOOTPRINT,PCBDECAL,LANDPATTERN3电路图的元件符号SYMBOL,CAEDECAL,LOGICDECAL,器件符号库LIBRARY4电路图中元器件的正规命名方式C,H,TP,R,S,SW,L,U,D,T,TH,TR,Q,B,F,G,I,J,K,M,OSC,P,VC,VR,W,X,Y,Z5电路图中元器件的信息位置排列BOM,PARTLIST正确的排放元器件的属性和REFERANCE有助于读图和检查错误6元器件的属性PROPERITY,ATTRIBUTES7元器件库的创建方法8明了以上的原理图中各个对象及其属性的含义和作用,画好规范的电路原理图单张电路图的画法多页电路图的画法层次电路图的画法第二步总体方法,如何利用具体的软件来安排好各个对象的位置和连接关系原理图的设计过程尽管不同的EDA工具工作的方式,操作的手法不仅相同,但本质上是相通的大体都按照如下7个步骤1设定所有的结构组成图纸尺寸,各个对象的省却尺码值,颜色,打印机等2设定或创建使用的器件库3从器件库中找出需要的DEVICE的符号,变成原理图上的一个元件COMPONENT4找到各个对象的编辑,操作命令方式,以完成各个元件的属性值5连接网表,完成原理图设计6作细致的DRC检查7后处理,生成网表,BOM等文件,为后续工作作准备第三步,多加实践多作总结,熟能生巧画好常用的电路、单元电路、模块电路图。拿出来的原理图就是你能力的体现,不仅体现在电路本身的设计上,更重要的要能正确的表达出自己的设计内容。(错误连篇,图中所表示不是你想要的设计情况,沟通表达不出来,水平从何体现)做一个正规化的让人信服的硬件设计人员。原理图设计的规范图纸规则一般使用A2、A3、A4幅面(新建的幅面默认为A3),禁止使用自定义幅面。对于复杂电路,为尽快在原理图内找到电路组成部分,建议将原理图幅面划分区域,定义各模块中的子模块,并表注各子模块的功能,为更清晰说明,可增加说明部分,以使检查评审人员更好的了解你的意图,增加沟通能力标题栏原理图上必须有标题。格式如下原理图版本定义规则及与PCB的对应关系版本号构成原理图及PCB的版本号均由VER开头再加一位数字与一个字母构成,数字与字母中间用点隔开,如VER1A,具体一块单板的原理图和PCB的版本号中的字母不一定相同,但数字一定相同,如原理图的版本号是1A,PCB的版本号可以是1A、1B等,但不可能是1A、2A等变更规则当原理图的变更会导致PCB设计变更(即必须重新投板)数字加一位,同时字母变为A,如原来的版本号为2A,当原理图变更引起PCB变更时,则原理图的版本号变为3A(同时PCB的版本号也变为3A);如果原理图的变更不会引起PCB变更,如只是修改参数,或改变调试元件的焊接位置,则数字不变,字母加一位,如原来的版本号为2A,当只修改某个元件参数时,原理图的版本号变为2B。PCB的版本号中的数字一定与对应原理图中的数字相同,如果仅仅是因为布局布线的原因修改PCB,则只需修改版本中的字母,同样如果因为原理图变更导致的PCB变更,则PCB的版本随原理图的数字变更,同时字母变为A目录为了方便了解原理图的整体情况,3页以上的原理图必须有目录,以文本形式列明模块名(与标题栏的模块名相同)并简述每页图纸所实现的功能,并列明页码,如PCIEINTERFACE实现PCIE接口功能3变更历史记录为了记录原理图的变更情况,原理图中必须有变更历史记录,以文本形式记录在专门的一张图纸上,详细记录每次进行原理图基线后的变更,变更历史记录放在原理图的封面之下,目录之上。项目代码项目代号是标识器件在原理图上的位置和连接关系的参数。项目代号由项目种类的字母代码加上数字序号组成,数字序号通常由三位四位数字组成,后面两位数字为本页内的编号,除后面两位数字的部分与分页序号相同,如R415表示第4张图纸的第15颗电阻,R1245表示第12张图纸的第45颗电阻,每张图纸的规模不允许使同种器件的数量超过99个,这样避免引起歧义。(因图纸页数可能大于99,单张图纸相同元件数可能大于99,所以此条暂不执行,按自动流水编号的方式执行)。字母采用拉丁字母的大写正体字,但不允许用字母“I”和“O”。项目代码实例项目种类的字母代码定义如下表项目总类项目子类项目代码备注、说明普通电阻R排阻RN压敏电阻RV热敏电阻RT可调电阻RP电阻绕线电阻RD其它类型电阻如光敏,湿敏以及厚膜混合电路需要的电阻等,再确定普通电容C钽电容TC电容电解电容EC堆叠电感L绕线电感LB电感可调电感LV绕线电感一般指应用于EMI方面的共轭电感和DC/DC变换的功率电感磁珠FB有源时钟源晶振OSC时钟源无源时钟源晶体X二极管D二极管发光二极管LED二极管种类很多,暂不分开描述,如以后有需要再确定MOS管MOS三极管双极性管QICU蜂鸣器BP继电器RY液晶显示器LCD电池BAT风扇FAN变压器T麦克风MIC开关SW开关的总类较多,如拨码、微动、钮子、滑动、按钮等,暂不详细分类,如有需要,请在图中注明端口与端子CON连接器跳线J分类较多,如,网口,DVI等,暂不详细分类,如有需要,请在图中注明保险管(丝)F滤波器FILFILTER的缩写散热器片TSTHERMALSLUG的缩写,同时相应详细描述屏蔽装置SHSHIELD的缩写天线ANT放电管DISCDISCHARGE的缩写,高速电路中应用广泛测试点TP项目代号的放置位置尽量接近宿主器件,且必须避免可能的歧义IC类图形符号在空间允许时将项目代号和标称值放到图形符号的中央,无法放置于图形符号中央的项目代号和标称值要求放置于元件的上方。对于图形符号较小的分立器件和其他组件的项目代号不作硬性规定,但需尽量接近宿主器件,且必须避免出现歧义,同时兼顾整齐美观及方便读图,如果组件图形符号空间足够大,也须把项目代号和标称值放到图形符号的中央。标称值标称值是器件的电气特性的必要描述,标称值的标注原则是能准确反映该器件的特征,为了方便BOM的整理,所有标注须遵循以下原则电阻、排阻以欧姆()、千欧(K)、兆欧(M)为单位标注,相同类型的器件不允许采用不同的表示方法,如47K()的电阻只能用47K表示,不允许采用4K7、47K等表示方法,对电阻及排阻的标注规定如下不足1欧的以0XXR表示大于1欧不足1K的以R表示大于1K不足1M的以K表示(注意K为大写)大于1M的以M表示电阻默认精度为5,如有特殊要求必须附加标注,且用左斜线分隔,如47K/1如果是对功率有要求的电阻,必须标注功率值,且用左斜线分隔,如27R/2W或27R/1/2W电容、电容排以皮法(PF)、纳法(NF)、微法(UF)、毫法(MF)、法拉(F)为单位标注,如PF简写为PF;相同类型的器件不允许采用不同的表示方法,如47N的电容只能用47NF表示,不允许采用4N7、47N表示,对电容及电容排的标注规定如下不足1NF的以P表示大于1NF不足1UF的以N表示大于1UF不足1MF的以U表示大于1MF不足1F的以M表示大于1F的以F表示普通贴片电容默认精度为10、默认材质X5R,钽电容(要写大小,例如3216A指封装)和铝电解电容的默认精度为20,如有特殊要求必须附加标注,且用左斜线分隔,如47P/5,电容如果工作电压在5V之内可以不必对电压进行标注,否则需标注所选电容的耐压值,且用左斜线分隔,如47U/25V电感以纳亨(NH)、微亨(UH)、毫亨(MH)、亨利(H)为单位标注,为了与电容单位区别H符号不可省略,如NH不可简写为N;相同类型的器件不允许采用不同的表示方法,如47NH的电感只能用47NH表示,不允许采用4N7H、47NH表示,对电感的标注规定如下不足1UH的以NH表示大于1UH不足1MH的以UH表示大于1MH不足1H的以MH表示大于1H的以H表示普通电感默认精度为25,如有特殊要求必须附加标注,且用左斜线分隔,如47NH/10铁氧体磁珠由100MHZ下的特性阻抗和额定电流三部分构成,且用左斜线分隔,特性阻抗和直流电阻的标注方法相同,额定电流小于1A的用MA标注,大于1A的用A标注,如120R/500MA表示此磁珠在100MHZ下的特性阻抗为120欧,额定电流为500毫安晶体、晶振以KHZ、MHZ标注稳定度,负载电容,封装信息都需要注明,标注格式,频率/频偏/负载电容/封装例如“12MHZ/18PPM/20PF/532MMSMD”。注意HZ不能省略,封装不能省略,有源和无源要分开对于用于调试,且默认是不焊接的器件,必须在标称值后标注“DNP电阻或电感的值”,如标注为DNP47K,则表示此47K电阻不焊接,用于调试对于IC,要表示完整的芯片规格资料包括厂商,型号,封装信息默认为无铅制程,如果是有铅,应该标注例如AMDAU1250500MGDBGA372C80P23X23_1900X1900X140AMD表示芯片厂商,AU1250500MGD表示如下意思BGA372C80P23X23_1900X1900X140表示PACKAGESYMBOL,布线图中查到的信息要和此处一致例如在原题图中如下表示元器件图形符号元器件图形符号、命名按照规范进行设计,如果某些特定的图形符号,在文中没有规定出相应的图形,允许按照绘制元器件图形符号的要求进行编辑。元器件图形符号只允许水平和垂直两个放置方向,在不改变图形符号含义的条件下,可根据图纸布局的需要对图形符号进行旋转或镜象放置,但项目代号和标称值只能有一种放置方向,不允许旋转,如下图所示R21847KR21947KPCBFOOTPRINTSRR0603C20201UFDDC_VCCU21024LC21E01E12E23GND4SDA5VCLK7SCL6VCC8DDC_SCLDDC_SDA布局规则在原理图的绘制过程中,为了图纸的标准化和可视性、易读性,在整图的布局上需遵循一定的规范,做到信号流向顺畅,布局匀称,功能单元电路布置清晰。既方便读图与理解,对LAYOUT人员的布局也更清晰,提高效率。下两部分是一页图纸中的两部分U103MAX232R1IN13R2IN8T1IN11T2IN10C11C13C24C25V2V6VCC16R1OUT12R2OUT9T1OUT14T2OUT7GND15RXDPCTXDRXDTXDPCC10201UFC10301UFC10401UFTXDPCRXDPCRS232倒倒倒倒C10101UFJ101DB959483726110115VPOACT_CINDEOUTPOACT_DPOACT_BPODE_APODE_CVDD33POACT_CINDEOUTU10874HC041A12A33A54A95A16A13GND7VCC141Y22Y43Y64Y85Y106Y12倒倒倒倒倒倒POACT_APOACT_DPI_ACTPOACT_BPODE_API_ACTPODE_BPODE_BPODE_CPODE_DPODE_DPOACT_A以下为系统中的一页原理图POCLKO_CMCLK_BC1422UFR10310R10720K/1RXDPOCLKU102DS1232PBRST1TD2TOL3GND4RST5ST6ST7VC8U106LM2727VC512SDPWGD6ISEN7BOT1HG14LG2PGDN13P3FB10EAO8SGND4S9FREQ15VS_716CLKPOACT_CINDEOUTTXR10810K/1OUTPUT18VE1110UFR10410KL105DO316P102E1210UFC12410PC12501UF5VC150015UF5VE1020UF/10VA33_1C16560RMCU主主主主VD18R10947KB_POFLDHC1701UF5VPAT_DC1801UFU107FDS6898A12456378U103MAX232R1IN132I8T1IN1T2I10C1113C2425V2V6VC16R1OUT122T9T1OUT14T2T7GND15R10651KE1310UFE1410UFPLK_DD_POFLDLMCU_DOGC12901UFL_CVA33_2C13001UFU10AMS11733SOT23GND1VOUT2VIN3TAB4C13101UFC13201UFC12601UFU109AMS11733SOT23GND1VOUT2VIN3TAB4E10510UF12C12701UFPOACT_BE10920UF/10C107150PFR10533KC12801UFE10610UF12CLOCK主主E1510UFE1610UFRXDPCMCLK_BPODE_ATXDLK_CMCLK_DRXDTXDPCLK_AC_PFLL5VVD33C1051PFPL_SCLMCU_RSTMCU_RSTS101SWPBC10201UFR1012RPOCLKO_AC10301UF_DOGC10401UFPL_SDAC10830PFR10268KL10210UHOSC1031MHZOSCSO4NC1GD2CLK3VC4E10310UF12E10410UF12VD33C1101UFMCLK_DREF_CLKC1201UFPODE_CTXDPCC_POFLDLB_PFLHVD335VPOACT_CS102SWDIP4RN10947K12348765POCLKD105MBR0520LTIS_716SOPL_LOCKRXDPCS_716SIREF_CLK_716RSTJ102POWERIN12345678L10410UHS_716CS2E10710UF12E10810UF12VD33C1301UF_OFLDHINDEOUTC10530PFC1901UFU10874HC041A12A33A54A95A16A13GND7VC141Y22Y43Y64Y85Y106Y12RS232主主主主C12001UFC12101UFC10630PFC1201UFC12301UF5V5VC10101UFMCLK5V主主主主主主5VPOACT_APLK_BSCDTPAT_DU101W78E516BFP037P0136P0235P0334P043P0532P0631P0730RD/P3713P2018P2119P220P2321P242P2523P2624P2725INT0/P328IT1/P39RXD/P305TX/P317P10/T240P1/T2EX41P1242P1343P144P151P162P173T0/P3410T1/P351W/P3612EA/VP29RESET4P4017P4128P42/INT339P43/IT26ALE27PSEN26X115X214VC38GND16RN1011K12348765RN1021K12348765RN1051K12348765PI_ACTRN10610R12348765RN104212348765RN103212348765RN108212348765C13701UFRN107212348765D101LEDD102LEDD103LEDD104LEDL1010UHD_POFLDLE10110UF12E10210UF12VD33C10901UFSCDTA_POFLDLS_716S3L10310UHU104CY2305REF1CLK22LK13LK35CLK47GND4V6CLKOUT8A_PFLHB_POFLDL_PFLHU105ICS1523VDD1VSD2SDA3SCL4COAST5EXTFB6HSYNC7EXTFIL8XFILRET9VA10VSA1SC12ADRS13LOCK/EF14FUNC15CLK/216LK17VQ18VSQ19CLK20LK21CLK/22LK/223IREF24OSC10250MHZOSCSO4NC1GD2CLK3VC4J101DB9594837261101OSC10121845VINVSYNC5VPL_LOCKPOCLKO_CPL_SCLSCDTPL_SDAINVSYNCPLK_D5V5VS_716CS0PAT_BVA33_3C1301UFPODE_AVSC13401UFS_716S1U11AMS11733SOT23GND1VOUT2VIN3TAB4C13501UFC13601UFL106DO316P22_PFLH_PFLHS_716CS1PI_ACTPODE_BPE_BPE_CPOWERMODULES_716CS0PODE_DPE_DVSWATCHDOGA_POFLDLPOCLKO_AA_PFLHPLK_BMCLK_APOACT_A人人人人人人人人人人人人人人人人人人人人人人人人人人人人人人人SIZE人人人人人人人人人人人人人人人人人人人人人人人人人人人人SIZES_716CLKS_716SOS_716RSTS_716SIB_PFLL_716C3_7162对于信号的输入、输出的连接端口,在布局时,应按照信号的流向,并且应上下对齐,均匀排布,集中放置在一侧,这些端口一般不允许放置在页面中间,如果必须放置在中间时,也应该集中排列。U1A14001123U1B14001564U2A14001123U1C140018910U12B14001564U3A14001123U3B14001564U2UT1D1D2L1L2W1OUT2OUT3U2U1对于电路中的解释性的文字注释,在电路布局时应考虑其放置的位置,对特殊器件或功能单元电路的注释应放在靠近它的地方,对整个电路的注释可放置在页面的空白处。在原理图中,器件的放置一般只有两种方式,即垂直和水平,不允许将器件放置成不规则的状态。器件之间的摆放要均匀,不拥挤,能对齐的尽量要管脚对齐,如图所示C201UC101UR210KR130KR320KC3001UC6001UC501UR510KR620KR430KR730KC401UC701U在布局时应注意,同一块PCB板上的单元电路可以在原理图的绘制中分层或分页,但在同一页原理图上,不允许绘制不同PCB板上的单元电路。当原理图中的若干个功能单元电路在布局时,如果不是区分得特别明显,可以用点划线框加以划分,点划线框可以是规则的,也可以是不规则的。在采用点划线框时,应注意包络框线不能和元器件图形符号、项目代号等属性相交。如下图所示32V30V30V30VC1330PC301UC23300PR110KR220KR6800R320KR430KR580R71KQ19014Q39014Q29014Q49014D11N4148在原理图中,对于集成运放和通用集成逻辑电路宜按照电路功能将每个单元分开放置,便于对电路的理解和视图,也符合电路功能单元集中布局的规则。如图所示U1A14001123U1B14001564U1C140018910对于数字电路中,总线结构应用总线方式连接,单线能用电气连接线连接的也尽量用线连接,而不要完全依靠网络标号;当连接线跨度太大时,应用网络标号来连接。这样所绘制的原理图信号流向清晰明了,便于视图。对于集成电路,在原理图中未用或悬空的管脚,应用未连接符号加以标注。逻辑单元中,未使用但在实际中为确保电路的稳定性和抗干扰性而需要管脚接地或接电源的标准逻辑单元需在原理图中体现出来如74系列。如图所示U1A14001123U1B14001564U1C140018910U11C在实际电路中输入接地是为了抗干扰对于原理图的绘制,原则上要求采用分层的方法(不作要求),图纸的首页是体现各模块电路间相互连接关系的顶层图(主图),各模块对应相应的子原理图。当同一块PCB上的电路原理图,由于内容太多,超出了一张图纸的幅面,这时需分多页绘制原理图,分页绘制的原理图,在结构属性上各页之间是同级平等的,相互可以拼接成一张图。分页绘制的首要规则是同一个子功能单元电路必须绘制在同一页上。当分页绘制时,为了便于分析和描述,在信号的中断处,需采用专用的分页端子符号,且要注释信号的来源和去向,如下图所示分页绘制时,要注意此时网络标号和项目代号是唯一的,不同网络不能用相同的网络标号,即此时网络标号和项目代号在总图中是唯一的,不得有重复。如第一页中有R30、R50、R52,则其他任何页上都不能有R30、R50、R52的项目代号出现。对于同一块PCB上的电路,过于复杂难以在一张图上画下时,或者有多个功能相同的模块时,应按照功能画成子电路,其中优先处理的是分离器件较多的功能电路。顶层电路则由代表子电路的模块与其他外围器件构成。器件标识子电路中的器件标识不可与其他子电路及电路其他部分重复。在电路中有多个相同的子电路时,每个子电路应该独立的用一张图表示,因为每个部分的器件标识是不同的。命名规则层次接口符号不是实际的器件,实际上是一种信号线的标识,它必须与代表子电路的模块符号的引脚名称相同。如图所示DS1SCH1IN1OUT1D1DIODED2DIODEIN1OUT1线的规则在原理图中一般将线分为两大类,即起电气连接关系的电气连接线(WIRE);起区域划分、注释标记等作用的非电气连接线(LINE)。非电气连接线LINE当需要在图上显示出图的一部分所表示的是功能单元、结构单元或项目组时,可以用点划线围框表示。为了图面的清晰,围框的形状可以是不规则的;围框线不应与元件符号相交,但插头插座和端子符号除外。它们可以在围框线上,或恰好在单元围框线内,或者可以被省略;元器件管脚之间的电气关系连接不能用非电气连接线来连接。电气连接线WIRE当单根导线汇入用单线表示的一组连接线或总线时,应采用每根连接线上标注网络标号。汇接处可用斜线表示,其方向应使看图者易于识别连接线进入或离开汇总线的方向;同一页图纸的连接对象尽量用线段(包括总线)连接,尽可能少依赖网络标号。一般情况下,依靠标号连接的网络不应超过本页网络总数的20,除非网络标号的命名、分布、所在器件存在某种易于阅读和查找的规律。三个以下引脚的小器件必须和它的某一连接对象布置在一起,并用线连接,不能完全依赖网络标号建立连接。注排阻两边尽量用网络符号连接除了单点接地、单根线与总线连接采用斜线之外,连接线采用水平和垂直两个方向走线,不应有其它角度的走线。电气连接线中的总线规则在原理图中,表示电气的总线有专用的绘制方法,一般都是功能属性相同的信号线组成,不允许将属性完全不关联的信号线组合在一起构成总线。总线的标注应是总线名称MN,其中M大于N,且分出线的名称应与总线名称相同,下标要在MN规定的范围内,总线分出的线号不能大于M或小于N;而且方括号中的数字写法只能是MN,而不能是NM。如下图所示AD08BD016AD_1AD_2AD_3BD_16BD_13AD08BD016AD_13AD_12AD_11AD_10AD_9BD_10AD_14AD_1AD_2AD_3BD_16BD_13AD_14AD_13AD_12AD_11AD_10AD_9BD_10AD08BD016AD08BD016错误的画法正确的画法总线名称的第一个字母应放在总线的上方或右方。网络标号关于网络名命名的非法字符,小卢在此补充网络标号紧靠线的上方水平电气连接线或左方垂直电气连接线,其第一个字母在线的长度范围内,且网络标号中不允许使用空格。网络标号不能覆盖器件管脚、注释文字以及其他图形符号。不能用标注文字来代替网络标号,也不能用网络标号来作注释性文字;网络标号不能放在两根电气连接线的交叉处,否则网络标号的归属不清,会引起两个网络的短接。如下图所示NET1NET2NET5NET6NET7NET8NET1NET2NET5NET6NET8NET7一个单板的图纸中,一个网络只能有唯一的一个网络标号一一对应。网络标号的名称应该和信号的意义存在某种对应关系,并且只能使用字符“09”、“AZ”“_”、“/”、“”、“”、“”,不能使用其它特殊字符。“_”用于网络名称中两部分内容的隔离,如CPU_CS、HW_CLK;“/”用于网络名称中间表示该信号的用途存在两种以上的解释,如RD/WR、PIO/RXD;“”表示信号为低电平有效,如PIO/IRQ、RD/WR;“”和“”一般用于差分信号的标注,如DHW0、DHW0;为了避免因字母大小写问题而导致网络标号出现错误,强烈建议字母只用大写,不用小写的“AZ”推荐使用默认网络标号,可根据需要加前后缀。例中断信号INT片选信号CS复位信号RST、RESET串口信号TTL电平为TX0、RX0;RS232电平为TXD0、RXD0;RS422电平为TXD0、TXD0、RXD0、RXD0差分信号在名称末尾加、来表示(不推荐用N、P表示)地及电源网络定义规则为避免相同的符号具有不同的网络属性而引起理解或设计错误,所有电源及地网络符号必须能显示其对应的网络属性接地网络推荐使用下表给出的名称定义,当同一个单板的原理图上存在多个

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论