2016数字电路与逻辑设计复习题_第1页
2016数字电路与逻辑设计复习题_第2页
2016数字电路与逻辑设计复习题_第3页
2016数字电路与逻辑设计复习题_第4页
2016数字电路与逻辑设计复习题_第5页
已阅读5页,还剩3页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

数字电路与逻辑设计复习题一、填空题1将十进制数转换成等值的二进制数、八进制数、十六进制数。233751028162十进制数74的余3BCD码是。3逻辑函数的对偶式和反演式(用反演规则)分别为BCDA对偶式;反演式;4若采用奇较验方式,信息码为1000101的校验码为0。5若采用偶较验方式,信息码1101101校验位为1。6钟控RS触发器的特征方程是SDRDQN,约束条件是SDRD。7同步RS触发器的特性方程为QN1SRQN_;约束方程为RS0。8四位同步二进制加法计数器的初始状态为Q3Q2Q1Q01101,经过3个CP时钟脉冲作用后,它的状态为Q3Q2Q1Q0。9触发器有个稳态,存储8位二进制信息要个触发器。10四位同步二进制减法计数器的初始状态为Q3Q2Q1Q01101,经过5个CP时钟脉冲作用后,它的状态为Q3Q2Q1Q01000。11OC门称为集电极开路门,多个OC门输出端并联到一起可实现线与功能12三态门的三种可能的输出状态是高电平、低电平、高阻态。13具有16位地址码可同时存取8位数据的RAM集成片,其存储容量为64K8位。14具有13位地址码可同时存取8位数据的RAM集成片HM6264,其存储容量为8K8位。15常用的脉冲单元电路有、和。16(2008)10(0101001100111011)余3BCD。17若,则FABC,0,1357MFABC1,3,5,2,4,6。,FABC,FABC18数字电路按照是否有记忆功能通常可分为组合逻辑电路和时序逻辑电路两类。1974LS00是TTL类型的门电路,CC4069是CMOS类型的门电路。(选择填TTL或CMOS)20一数据选择器,A1A0为地址信号,D11,D21,D0D3C当A1A001时,F1当A1A010时,输出F1。A1A201时,FD1;A1A210时,FD221共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。2单项选择题1属于组合逻辑电路的是()。A触发器B全加器C移位寄存器D计数器2下列四个数中最大的数是A19810B0010100000108421BCD282C101000002160DAF161753下图所示是()触发器的状态图。ASRBTCDDT4在下列逻辑电路中,不是组合逻辑电路的是()。A全加器B译码器C寄存器D编码器5某电视机水平垂直扫描发生器需要一个分频器将31500HZ的脉冲转换为60HZ的脉冲,欲构成此分频器至少需要()个触发器。31500/6052529525210A31500B60C525D106只读存储器ROM中的内容,当电源断掉后又接通,存储器中的内容()。A全部改变B全部为0C不可预料D保持不变7函数FAB转换成或非或非式为()BAABCDBABA8逻辑函数的表示方法中具有唯一性的是()。A真值表B表达式C逻辑图D卡诺图9对于钟控RS触发器,若要求其输出“0”状态不变,则输入的RS信号应为()ARSX0BRS0XCRSX1DRS1X10同步计数器和异步计数器比较,同步计数器的显著优点是。A工作速度高B触发器利用率高C电路简单D不受时钟CP控制。异步计数器11N个变量的逻辑函数应该有最小项()A2N个BN2个C2N个D2N1个12时序逻辑电路的一般结构由组合电路与()组成。A全加器B存储电路时序逻辑电路有记忆功能C译码器D选择器13下图所示逻辑图输出为“1”时,输入变量()ABCD取值组合为FABCDA0000B0101C1110D111114随机存取存储器RAM正常工作时具有功能A只读B可读可写C只写D以上都不对15下列编码中,常用于表示键盘上的数字、字母和标点符号的编码是()AASCII码BBCD码C余3码D格雷码162009个0连续同或的结果是同或是偶函数A0B1C任意D无法确定异或是奇函数17优先编码器响应的输入是A没有有效输入B最低级优先有效输入C所有有效输入D最高级优先有限输入三、函数化简题,0,238,91021,46,MDFABCD567354、作图题1、已知CP脉冲,对如图所示电路,画出Q1,Q2的输出波形。设触发器的初始状态为0。CPF1F2Q1Q2122、触发器电路如下图所示,试画出在CP信号作用下触发器Q端的波形。设触发器的初始状态为“0”。3试画出图2(A)所示边沿触发器构成的电路在图2(B)作用下输出端Q1、Q2的工作波形(设初始状态Q1Q200)。五、分析题1、分析下图所示电路,要求写出F1和F2的逻辑表达式,列出真值表,并说明电路功能。2、分析下图所示电路,要求写出S和C的逻辑表达式,列出真值表,并说明电路功能。图23、试分析下图电路,写出Y0、Y1表达式,说明电路功能。4、由8选1数据选择器CT74151和门电路构成的组合逻辑电路如下图所示,请完成1请写出输出G的逻辑表达式2列出真值表。5、分析如下图所示阵列图,请完成(1)写出逻辑表达式;(2)列出真值表;(3)说明该阵列图是由ROM构成的什么电路全加器111ABCFCO地址译码器Y074LS138ABCA2A1A0S12376543210YYY1“1”A2A1GA0END0D1D2D3D4D5D6D7MUXY07ABCGD“1”16、分析如图时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,并画出电路的状态图和波形图。JQQKSETCLRJQQKSETCLRCP11Q1YQ2六、设计题1、采用降维法用一片集成8选1数据选择器CT74151和必要的门电路实现逻辑函数(用A作记图符号)。5,43,02,MDCBAF2、用集成3线8线译码器CT74LS138和门电路实现一组多输出逻辑函数,并画出逻辑图。1FABC2FABC3FABC3、已知输入信号A、B、C及输出函数P1,P2的波形如图所示。试列出函数P1,P2的真值表及表达式,并用38译码器74LSL38及必要的门电路产生函数P1、P2。4、用4位二进制同步计数器74LS161和必要的门电路采用同步置数法设计一个11进制计数器。要求简要说明设计思路,并画出逻辑连线图和状态转移图。5、用一块CT74161和必要的门电路实现一可变模值计数器。当A0时,实现模7计数器

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论