组成原理考试试卷_第1页
组成原理考试试卷_第2页
组成原理考试试卷_第3页
组成原理考试试卷_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、1、总线中数据信号和地址信号分别用一组线路传输,这种传输方式称为 并行传送;(并行传输)2、在定点运算器中,无论采用双符号位还是单符号位,必须有溢出判断电路,它一般用 异或门来实现。(异或门)3、操作控制器的功能是根据指令操作码和时序信号 ,产生各种操作控制信号,从而完成 取指令 _和执行指令的控制。(时序信号,取指令)4、欲组成一个64K*16位的存储器,若选用1K*4位的存储器芯片共需 256 片。(256)5、对存储器的要求是速度快、容量大、成本低,为解决这三者的矛盾,计算机、采用 多级存储器体系结构。(多级存储器)6、Cache是一种_高速缓存_存储器,是为了解决CPU和主存之间速度不

2、匹配而采用的一项重要的硬件技术(高速缓存)7、高速缓存Cache的出现是为了解决CPU和主存的 速度不匹配 的问题。利用桥可以实现总线间的 猝发式 传送,是所有的存取都按cpu的需要出现在总线上。(速度不匹配,猝发式)8、半导体SRAM靠_ 触发器 _存储信息,半导体DRAM靠_ 电容器 _存储信息。(触发器,电容)9、单总线结构系统是指寄存器及 ALU之间的 数据 通路只用一条总线构成。(数据)10、(P229)一个CRT的分辨率为1024*1024,像素的颜色为256色,则CRT接口电路中的刷新存储器的容量是(数为256色即颜色位数为8bit。进行2D应用时占用显存容量=水平分辨率垂直分辨

3、率颜色位数/8bit=1024x1024x8bit/8bit=byte=1MB。) 1MB 11、在微程序控制器中,时序信号比较简单,一般采用 时序电压 和 时序脉冲 二级体制。(时序电压,时序脉冲)12、一个16K*32位的存储器,其地址线和数据线的总和是(16K是2的14次方,也就是14根地址线了,后面的32就是数据线的根数了。所以总线数就是46)_46 _。(46)问答方面,请注意:1、微程序控制的基本思想是什么?。 P1452、目前计算机发展的主流指令系统有什么特点? P124附录 简单题1.从常用PCI总线结构图,说明三种桥的功能。(1)HOST总线:连接主存、多个CPU。(2)PC

4、I总线:连接各种高速的PCI设备。亦可使用HOST桥与HOST总线相连或使用PCI/PCI桥与已经同HOST桥连接的PCI总线相连。从而可扩充整个系统的PCI总线负载能力。(3)LAGACY总线:可以是ISA,EISA,MCA等性能较低的传统总线,以便充分利用市场上现有的适配器卡,支持中低速I/O设备。桥在PCI总线体系结构中起着重要作用,它连接两条总线,使彼此间相互通信。桥是一个总线转换部件,可以把一条总线的地址空间映射到另一条总线的地址空间上,从而使系统中任意一个总线主设备都能看到同样的一份地址表。利用桥可以实现总线间的猝发式传送,可使所有的存取都按CPU的需要出现在总线上。由上可见,以桥

5、连接实现的PCI总线结构具有很好的扩充性和兼容性,允许多条总线并行工作。HOST/PCI桥:提供CPU和PCI设备相互访问的通道,实现CPU空间和PCI空间的映射。PCI-PCI桥:实现PCI设备的级联。PCI/ISA或LPC桥:实现对ISA设备的兼容。2.微程序控制的基本思想是:把指令执行所需要的所有控制信号存放在控制存储器中,需要时从这个存储器中读取,即把操作控制信号编成微指令,存放在控制存储器中。一条机器指令的功能通常用许多条微指令组成的序列来实现,这个微指令序列称为微程序。微指令在控制存储器中的存储位置称为微地址。3.RISC指令系统具有哪些主要特点?(p124)答:RISC是精简指令

6、系统计算机。RISC指令系统通过简化指令,使计算机的结构更加简单合理,并通过减少指令执行周期数的途径,达到提高机器速度的目的。主要特点:(1)选取使用频度较高的一些简单指令,复杂指令的功能由执行频度高的简单指令组合来实现。(2)指令长度固定,指令格式和寻址方式种类少。(3)CPU中通用寄存器数量多,大多数指令操作都在寄存器之间进行,只有取数和存数指令访问存储器。(4)采用流水线技术,大部分指令在一个时钟周期内完成。(5)控制器采用组合逻辑控制,不用微程序控制。采用优化的编译程序。4.什么是闪速存储器?它有哪些特点?闪速存储器是高密度、非易失性的读/写半导体存储器。从原理上看,它属于ROM型存储

7、器,但是它又可随机改写信息;从功能上看,它又相当于RAM,所以传统ROM与RAM的定义和划分已失去意义。因而它是一种全新的存储器技术。特点:(1)固有的非易失性,(2)廉价的高密度,(3)可直接执行(4)固态性能计算方面,请注意:1、设存储器容量为32字,字长64位,模块数m = 4,分别用顺序方式和交叉方式进行组织。存储周期T = 200ns,数据总线宽度为64位,总线周期 = 50ns .问顺序存储器和交叉存储器的带宽各是多少?(这个题不知是老师少给了,还是我不小心漏掉了) P91 P55比如求:Cache 命中率H;Cache/主存系统的访问效率e;平均访问时间Ta。 P93关于桥在PC

8、I总线体系结构中的功能及flash存储器的概念也是要搞清楚的 P199-200 P83-86HOST/PCI桥:提供CPU和PCI设备相互访问的通道,实现CPU空间和PCI空间的映射。PCI-PCI桥:实现PCI设备的级联。PCI/ISA或LPC桥:实现对ISA设备的兼容。FLASH闪存 闪存的英文名称是Flash Memory,一般简称为Flash,它属于内存器件的一种。 不过闪存的物理特性与常见的内存有根本性的差异: 目前各类 DDR 、 SDRAM 或者 RDRAM 都属于挥发性内存,只要停止电流供应内存中的数据便无法保持,因此每次电脑开机都需要把数据重新载入内存;闪存则是一种不挥发性(

9、 Non-Volatile )内存,在没有电流供应的条件下也能够长久地保持数据,其存储特性相当于硬盘,这项特性正是闪存得以成为各类便携型数字设备的存储介质的基础。还有设计题,比如求 微指令中:1、 微指令中的字段分别应多少位?2、画对应这种微指令格式的微程序控制器逻辑框图P151-153再比如求存储器设计中的:1、每个模块内共有多少片RAM芯片?2、主存共需多少RAM芯片?CPU如何选择模块板?已知某8位机的主存采用半导体存贮器,地址码为18位,若使用4K4位RAM芯片组成该机所允许的最大主存空间,并选用模块条的形式,问:(1) 若每个摸条为32K8位,共需几个模块条?(2) 每个模块内共有多

10、少片RAM芯片?(3) 主存共需多少RAM芯片?CPU如何选择各模块条? 图B6.1解:(1)由于主存地址码给定18位,所以最大存储空间为218 = 256K,主存的最大 容量为256KB。现每个模块条的存储容量为32KB,所以主存共需256KB / 32KB = 8 块板。 (2) 每个模块条的存储容量为32KB,现使用4K4位的RAM芯片拼成4K8位(共8组),用地址码的低12(A0A11)直接接到芯片地址输入端,然后用地址的高3位(A14A12)通过3 :8译码器输出分别接到8组芯片的选片端。共有82 = 16个RAM。 (3) 据前面所得,共需8个模条,每个模条上有16片芯片,故主存共需816 =128片RAM芯片。以下这几个概念是否正确呢?是要注意的1、 寄存器间接寻址方式中,操作数处在堆栈。W (主存单元) 2、当串行方式传送信息时,只有一条传输线,且采用脉冲传送。

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论