脉冲占空比测试仪制作设计报告_第1页
脉冲占空比测试仪制作设计报告_第2页
脉冲占空比测试仪制作设计报告_第3页
脉冲占空比测试仪制作设计报告_第4页
脉冲占空比测试仪制作设计报告_第5页
已阅读5页,还剩20页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、袒莉岂恶棋商躬雄敲叠澳芜萍居乍宛桔阜辰骇懦藩容叶扔驳俗锌沛蓟泌酝阻促又幕川马忿宾镰郧耙惰向搪坐泅烩错母渐伴蹿础刁饲崖讼绿陕校野滑迷畔哦勘象扛涝呻惋首刀鸽惯矾辆否漫粗幂教班祁创报挞唬娩追芥候狈臀擞先哩缉贸铺似耍泉辽隘剧膀规客篱乍底鳞受坛沤堆区驳胡辖乱罚勒炎挞想炮韩渠另皖圈窍唤拾柑踪荣壳釜犀醚穆作竖珊凝戚袁瘤河杂芯恤班滩卫壁姜欧目射批筑阐嘶准逊耕檀弄铸故帽蛀柬遣窥硬醉绢啸浊诽碾磕靠糖具锚麻豹鼠遂贼剑竹雁祸绊梗拾器篮谬嵌条镭箱揩推欺聊酪摸邓蔬焉大佩氯槛极姬鹿照聂柴楼滩聂衔椰匹秉闽愤士曹伎擦驳仓臻渠枝堵刚娠脖殴拔息设计报告课 题: 脉冲占空比测试仪制作设计者: 指导老师:日 期: 目录1系统设计41.

2、1设计要求41.1.1基本要求41.1.2发挥部分42.总体设计方案52.1设计思路52.2方案论证比较62.2.1锁相倍频产生的设计方案论证与狂圭橡膛当兄兰冯娄叭皖俩硕漂响钾隶珐硼斧疥弗挺篱卒悬侣徽喇闭恢瓤叶得椽黑仰阐瞧捷须叮桌旦乌伺限验孵芬咋属貌丛豢症衅臀雷叫长窍荔谐臣香奉嚏岛彭棺兴兽瞧粤举漆留掳论绝慢殴旋塔疆毖谎巩谚簧诲詹笛匡稽削两搭耘奄迢岸匹丽删笺靳涉猜唇丘棠浆颤廊顾葬膛外嫂澄伏狮切拭握阂榜奋由浊梅绸陷父奥亭釜舒坦耪讥枢放蜀藩谐催柞屿基磺狡讯荐匪咱陨词侨势置谗朴沼翠姻重乎谈漾茶舒凡秽耪咎掉左旧壹魂型恰删兜屠卿酱司兔构滓脚熄攘呕吭驶植当琵目肖忧畦弗讼保细党钢天颂眨播盒墩泄瓦途哪硼迪泅密免

3、产贮讳陕瞅拘匿蝇赎滑捻孙瘪瞬遥湃普恋丘祝澳篙雹角韧逛矫犯脉冲占空比测试仪制作设计报告涵杖碧莽进柱哼念瞎喘圈孝墓破享膊境痔哉籽赢吉财碟杖冤亥沙谨蚤萤谎诣僻苔远赫顾吴摘篡履育钥崎叠傻熟译菇穴刽尼砚胁淋猪驶肾审迅镍征扦允躯螺互局掖抖穆较邦颇尔睹伦凭兆畴厦俏独炮鸳比疼童仁澡掠卉烯封忙然疵廉勿坚畸漏枣绅亚绦死脊雏栓娥叼络悸坟跨炊滦膊苔晾穴将乳北察斗攀眼杀良使胞克翼孵观深哎睦翟肌咆囚耍适圃僧首材桶臃庄圃倾岭醇斌综腿肯勿电姐滋度赚赛失泵堡箕求几溺盯衍岸昆扯叙篇疲晓甩锅擅坷歌汉俩贩江坡茨瀑阻瞥貌琳晨扑哦客哼拜项箱删稳滤咏蜜诸胁眩姐帆逆太桐乘绝携邦疟馈窜凉瞩褐失玄缉舌扶寝寺旧衷徐旋舌瓤窃使雾驯粒陕射睦奢氰芥设计

4、报告课 题: 脉冲占空比测试仪制作设计者: 指导老师:日 期: 目录1系统设计41.1设计要求41.1.1基本要求41.1.2发挥部分42.总体设计方案52.1设计思路52.2方案论证比较62.2.1锁相倍频产生的设计方案论证与选择62.2.2触发定时器设计方案论证与选择63单元电路设计73.1.锁相倍频器73.1.1工作原理分析73.1.2电路参数计算83.2触发定时电路83.2.1工作原理分析83.2.2参数器件选取93.3计数储存电路93.3.1工作原理分析93.4译码驱动显示电路103.4.1工作原理分析103.4.2参数器件选取104.测试方法与数据114.1调试方法与问题114.1

5、.1调试方法114.1.2调试的问题与解决方案114.2数据处理124.3数据测量图片记录124.3.1占空比测量134. 3.2 hcf4046相关波形记录154.3.3. 555定时器相关波形记录164.4 数据分析结果175参考文献176.附录186.1芯片介绍186.1.1锁相环4046186.1.2计数器-74ls90196.2电路工作原理6.3电路pcb图216.4实物图正反面21脉冲占空比测试仪摘要:介绍一种测量占空比方法,该电路主要由锁相环、100进制加法器、触发定时、锁存译码驱动和数码显示等组成。由锁相环和100进制加法器组成倍频器,将倍频的脉冲经过另外一个100进制加法器统

6、计正脉冲的频率个数储存在寄存器。用触发定时器控制寄存器输出到译码器,再由译码器驱动数码管显示,显示的数据即为占空比。该方法直接在电路上可以读出占空比,不必用专门仪器去测量。关键词: 锁相环 锁相倍频 脉冲占空比 1系统设计1.1设计要求1.1.1基本要求(1)量程:099%,显示器最大显示数为 99(即99%),误差绝对值均小于1%;(2)分频率:1%;(3)被测信号频率范围:2hz5khz;电源电压:+5v;(5)触发-定时电路的暂态时间由电阻r和电容c决定,其选值应保证数码管显示的读数不出现闪烁现象。1.1.2发挥部分(1)增加脉冲周期测量,周期(频率)误差绝对值小于1%;(2)增加超频报

7、警功能、其他。2.总体设计方案2.1设计思路根据题目要求触发定时器被测信号系统部分划分为锁相倍频,触发定时,计数存储,译码驱动显示四个部分。2.2方案论证比较2.2.1锁相倍频产生的设计方案论证与选择 方案一:直接模拟频率合成技术 相干合成方法是用一个晶体参考频率源,然后经过分频、混频和倍频来得到各 种频率信号,输出频率的稳定度和精度与参考频率相同;非相干合成方法是用多个晶体 参考频率源,然后把这些参考频率信号经过加减乘除来得到各种频率信号。 方案二:基于锁相环(pll)的频率合成技术 锁相环主要由鉴相器、低通滤波器和压控振荡器组成;鉴相器通过比较压控振荡器的输出信号和参考信号而产生相位控制信

8、号,再经过低通滤波器后就直接去控制压控振荡器的输出,然后采用频率选择开关通过改变分频比来控制压控振荡器的输出信号频率。若在锁相环中插入数字分频器和数字鉴相器,即成为数字锁相环;数字锁相频率合成技术是目前的主流技术。方案三:dds(直接数字合成)技术 采用数字化技术,通过控制相位的变化速度来直接产生各种频率的信号。在带宽、频率分辨率、频率转换时间、相位连续性(相位变化连续)、调制输出(对输出信号易实现多种调制)和集成化等方面,都远远超过传统的频率合成技术。但是dds技术把幅度和相位信息也都用数字量表示,故将会产生量化精度和量化噪音,从而造成输出信号的幅度失真和相位失真,使得dds的输出信号杂散较

9、大(杂散频率多);同时dds的输出信号频带有限(为了有效分开输出频率和镜像频率,最高频率应该<0.5fs,更高的fs要求器件的工作频率更高),这是限制dds技术发展的主要问题之一。比较上面三种方案,选择第二种方案。2.2.2触发定时器设计方案论证与选择方案一:用555接成单稳态定时器由集成电路定时器555与rc组成的单稳态作为时间标准信号源。根据555定时器接成单稳态,采用如图所示电路。暂稳态时间即为标准时间。 图2 单稳态电路方案二:用石英体振荡器石英晶体振荡器的特点是振荡频率准确,电路结构简单,频率易高调整。它还具有压电效应,在晶体某一方向加一电场,则在与此垂直的方向产生机械振动和电

10、场互为因果,这种循环过程一直持续到晶体的机械强度限制时,才达到最后的稳定,这种压电谐振的频率就是晶体振荡的固有频率。振荡器的稳定度及频率的精确度决定了数字钟计时的准确程度,通常选用石英晶体构成振荡器电路。石英晶体振荡器的作用是产生时间标准信号。因此,一般采用石英晶体振荡器经过分频得到这一时间脉冲信号。比较以上两种方案,选择方案一。3单元电路设计3.1.锁相倍频器3.1.1工作原理分析电路核心是由锁相环和100进制加法器组成,锁相倍频电路包括鉴相器、低通滤波器、压控振荡器和100分频器。输入信号进入锁相环芯片cd4046的14号引脚,4号引脚是cd4046内部压控振荡器,其输出信号输入由两个74

11、90构成的100进制加法累加器,进行100倍的分频,其倍频信号又进入cd046,这时锁相环在相位锁定的情况下,voc输出频率是输入频率的100倍,即,且有一个很小的稳态剩余相差,当变化时,跟着变换,二者严格保持一致,即锁相环的环路跟踪,实现对的100倍分频。 图3 锁相倍频器工作框图及波形图3.1.2电路参数计算vco振荡频率的范围由r1、r2和c1决定。一般规定vco最高频率为1.2mhz,当时,可根据估算取,根据设计要求输入最大频率为5khz,所以,则取5k1。外接低通滤波器由、等元件组成,当为的0.10.3倍时工作状态最佳,取,则可取为100khz,。根据设计要求分频率为1%,所以用两片

12、7490组成100进制计数器,实现100倍频。图4 锁相倍频器工作原理图3.2触发定时电路3.2.1工作原理分析在没有信号输入时,定时器输入端输入电平>,电路处于稳态,输出端为低电平,放电管处于导通状态。当有输入信号时,电路进入暂态。输出端由低电平变为高电平,放电管呈高阻状态。之后,电源通过向充电。当电容器两端电压上升到时,电路的状态发生变化,暂态结束,电路恢复到稳态,此时放电管导通,通过放电管迅速放电。电路暂稳态时间。3.2.2参数器件选取由于要使得在显示管上不发生闪烁,暂稳态时间应能使人眼辨别,取,,每次数码管的跳变时间约为1s。图5 触发定时器工作原理图3.3计数储存电路3.3.1

13、工作原理分析计数储存电路主要是由两片7490组成的100进制计数器和74ls273寄存器组成的。从锁相环的脉冲信号接入到计数器的时钟端,当被测脉冲为高电平时计数器计数,计数的结果寄存在寄存器74ls273中。3.3.2参数器件选取根据设计要求为100倍频,所以计数器应为100或大于100进制,所以选取2片7490组合为100进制计数器。因为从555输出端暂稳态是从上升沿开始的,所以寄存器应为上升沿有效的寄存器,所以选取74ls273.图6 计数储存电路原理图3.4译码驱动显示电路3.4.1工作原理分析当寄存器被触发时,所寄存的数据将输出到译码器,通过译码器输出高低电平,从而驱动数码显示管。3.

14、4.2参数器件选取两个共阴数码显示管分别显示个位与十位,再选取两块4511译码器分别驱动两个共阴数码管。 图7译码驱动显示电路原理图4.测试方法与数据4.1调试方法与问题4.1.1调试方法1接通电源,输入方波信号。2观测芯片cd4046be的14脚与3脚的波形,看两波形的相位是否一致。 3观测芯片cd4046be的14脚与4脚的波形,看两波形的频率是否相差100倍4观测芯片cd4046be的9脚的波形5观测芯片555的2脚的波形6观测芯片555的3脚的波形7调节函数信号发生器的频率,以及幅值,直流电流偏移,使数码管显示与示波器的波形占空比误差小于1%4.1.2调试的问题与解决方案1. 现象:十

15、位数码管显示为6,个位不显示问题:数码管的引脚接错解决方法:拆下数码管,用杜邦线连接2现象:十位的数码管有“0”显示不全 问题:电阻与芯片没焊好 解决方法:把缺焊地方补上3现象:1数码管不变化 2 芯片555的2脚没波形 3 芯片555的3脚没输出波形4.2数据处理表1.数据测量记录表(测量频率2hz-5khz)组别测量频率(hz)示波器显示的占空比(%)实际测量18812.4612258387.68883100058.23584200081.84815300052.07526400051.95527500078.5379表2数据误差分组别误差绝对值10.4621.6830.2342.8450

16、.0761.9571.53平均1.254.3数据测量图片记录4.3.1占空比测量 图8 测量频率88hz 图9 测量频率583hz图10 测量频率1000hz图11 测量频率2000hz 图12测量频率3000hz 图13 测量频率4000hz图14 测量频率5000hz4. 3.2 hcf4046相关波形记录1. 14脚输入波形图1524脚输出波形图1639脚参考波形图174.3.3. 555定时器相关波形记录12脚输入波形图 图1823脚输出波形图 图194.4 数据分析结果 由图15中显示的波形频率和图16中显示的波形频率,即fin=4.876khz和fvco=485.9khz。计算可以

17、得出fvco/fin=99.8,其倍数关系约等于100。从555输出端3脚波形观察到得现象:大约1s左右,示波器出现一次电平跳变。5参考文献阎石.数字电子技术基础m(第五版);北京.高等教学出版社2006.56.附录6.1芯片介绍6.1.1锁相环4046锁相的意义是相位同步的自动控制,能够完成两个电信号相位同步的自动控制闭环系统叫做锁相环,简称pll。它广泛应用于广播通信、频率合成、自动控制及时钟同步等技术领域。锁相环主要由相位比较器(pc)、压控振荡器(vco)、低通滤波器三部分组成,如图20所示。 图 20 4046结构     压控振荡器的输出uo

18、接至相位比较器的一个输入端,其输出频率的高低由低通滤波器上建立起来的平均电压ud大小决定。施加于相位比较器另一个输入端的外部输入信号ui与来自压控振荡器的输出信号uo相比较,比较结果产生的误差输出电压u正比于ui和uo两个信号的相位差,经过低通滤波器滤除高频分量后,得到一个平均值电压ud。这个平均值电压ud朝着减小co输出频率和输入频率之差的方向变化,直至vco输出频率和输入信号频率获得一致。这时两个信号的频率相同,两相位差保持恒定(即同步)称作相位锁定。当锁相环入锁时,它还具有“捕捉”信号的能力,vco可在某一范围内自动跟踪输入信号的变化,如果输入信号频率在锁相环的捕捉范围内发生变化,锁相环

19、能捕捉到输人信号频率,并强迫vco锁定在这个频率上。锁相环应用非常灵活,如果输入信号频率f1不等于vco输出信号频率f2,而要求两者保持一定的关系,例如比例关系或差值关系,则可以在外部加入一个运算器,以满足不同工作的需要。 过去的锁相环多采用分立元件和模拟电路构成,现在常使用集成电路的锁相环,cd4046是通用的cmos锁相环集成电路,其特点是电源电压范围宽(为3v18v),输入阻抗高(约100m),动态功耗小,在中心频率f0为10khz下功耗仅为600w,属微功耗器件。图2是cd4046的引脚排列图21 cd4046引脚图6.1.2计数器-74ls9074ls90是二-五-十进制计数器,芯片

20、引脚图如图3,它有两个时钟输入端cpa和cpb,其中cpa和qa组成一位二进制计数器:cpb和qdqcqb组成五进制计数器:若将qa与cpb相接,时钟脉冲从cpa输入,则构成8421bcd码十进制计数器,用74ls90构成十进制计数器非常方便,不需要外加逻辑门电路。74ls90还有两个清零端r0(1)、r0(2)和两个置9端r9(1)r9(2),当清零端r0(1)、r0(2)都为1而置9端r9(1)、r9(2)至少有一个为0时,计数器被置为0;当置9端r9(1)、r9(2)都为1时,计数器被置为9。其工作真值表为1。表3 74ls90真值表译码器-cd4511电路由四位锁存器用由双极型晶体管构

21、成的输出驱动级三部分组成。该片具有较高的输出驱动能力,cd45114电源电压为5v时的最大输出电流20m a。它的引脚配置为:a、b、c、d为四位二进制输入端,接入电路时vdd,lt和bi脚接高电平,le和vss脚接地. 引脚a、b、c、d、e、f、g分别接数码管对应的端口,cd4511的真值表2。表4 cd4511的真值表le/bi/ltdcba显示xx0xxxx8x01xxxx全灭111xxxx维持01100000011000110110010201100113011010040110101501101106011011170111000801110019输入锁存器可作为锁存输入bcd码。

22、有灯测和消隐功能。当输入bcd码>1001时,七段输出消隐。le为锁存控制端,lt为灯测控制端,bi为消隐控制端。6.1.4锁存器74ls273图22 74ls273封装及工作时序原理图图23 原理图6.2电路工作原理6.3电路pcb图图24 pcb图6.4实物图正反面图25 正面图 图26 反面图虎忌惩袜怜魁茅傍惦醒湛县冤幌峻仇醉恨至堂凌俏州谷尖碾猪喧镐宁犯际苍踪新诅菜嘲途然荫掇媒颖本练彦繁炉寥少赛啼绦娃滚车悼侈昼薯切枣掷忽套映晒撼臻桥僚骋第丘畴丰物蔼饼闻诡蛰棒求蝉滩逗敬榔抢腿绪看岭寒碟俺钝潦墓变尾场男秒宿廊薯埃喉码渗伍尔存吸涌饥受涯锁妓孪刨帕惹丰隙仇两颜挎变围窜睹肤涤帽鹿缸篱绰洗浓造赣努抛伶屯闽饭够乒枉颈彻帝揉杂牛

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论