
下载本文档
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、lcd和相机总线方案中的功率转折点当今手机的一个共同进展趋势是和相机的串行化,这是为了降低柔性 成本,节约 pcb 空间,以及削减 emi 组件。然而,在串行计划设计方面,人们可能认为:这些串行化计划会增强额外的功耗,缘由是增强了器件。本文将阐明若能降低基带驱动输出,使其协作串化器输入的较低驱动需求,那么串行化计划能够降低链路功耗。设计人员如能了解 lcd 或相机总线的这一 “功率转折” 点,就能降低设计功耗。串行化趋势:随着手机需要实现的功能越来越多,且形状越来越复杂,人们开头采纳串行化技术来达到手机的设计目标。采纳串行化技术就可用法较窄的柔性pcb (fpcb),削减pcb空间,省去一些不
2、须要的 emi 组件,通过用法较小的来提高牢靠性。采纳串行化技术,设计人员可以大幅削减通过 fpcb 发送的信号线数量,从而实现更小巧、更复杂的衔接设计。但即便有这些益处,人们还是心存疑虑:增强额外的器件来实现串行化计划,会不会导致系统功耗增强。鉴于手机设计有严格的功耗限制,因此,本文将研究采纳串行化技术降低功耗的真切性。并行实现计划:图1所示为一个典型的并行计划。图1:典型的并行计划。在这个架构中,基带处理器 (baseband processor, bp) 驱动的负载包括主pcb的走线、fpcb、fpcb衔接器,以及翻盖pcb上的走线和终于的负载。bp驱动电路必需能够挺直采纳 lv 信令来
3、驱动该负载。采纳rgb接口的显示器可能需要高达24位的数据,而这对wqvga显示来说就需要8mhz或更高的带宽,详细要视显示屏辨别率而定。显示屏辨别率越高,显示器接口所需的信号带宽就越大。串行计划:在串行显示计划中,在主pcb和翻盖pcb的数据通道上放置了一对器件。串化器位于主pcb上,将并行显示数据转换成串行数据流,并通过fpcb传送到解串器。按照所采纳的串行化架构而定,可以把数个串行数据信号缩减为一对差分信号。解串器将串行数据流转换成驱动显示器接口的并行数据流 (参见图2)。图2:串行实现计划。并行计划和串行计划有着重要的差别,而正是这些差别使得串行计划得以削减链路功耗。在主pcb上用法一
4、个串化器后,bp 输出驱动电路的要求就大大降低,这是由于串化器输入的驱动负载比并行显示器通道所需的低得多。采纳串行接口后,bp还可降低输出,并允许串化器处理到显示器驱动电路的电平转换。例如,显示器工作电压为2.7v,bp可将输出到串化器的电压降至1.8v。然后,解串器将产生显示器所需的2.7v信号。此外,大多数串行计划采纳差分信令协议,类似于低压差分信号 (lvds)。这种信号能大幅降低通过fpcb传送数据所需的电压振幅,还可减小信号链路的emi。通过减小信号振幅,并因串行流中emi减小而取消双重屏蔽fpcb,串行计划就可以降低功耗。功率转折点:对于给定的应用,采纳串行计划开头比采纳并行计划节
5、约功耗的改变点在于功率转折点。就我们的例子而言,用法系统参数的阅历估算数值,通过比较手机中串行与并行数据路径的显示链路功耗,就可以近似得到功率转折点。可从以下方程得到动态功耗:在这一方程中:c = 被驱动链路的有效负载v = 显示信号的电压幅度fclk = 显示数据通道带宽afactor = 显示信号的有效活动因子 (数据位电平转换的平均速率)nbits = 显示通道数据位宽图3:动态功率计算在这些参数中,除c和afactor之外大多数已在本文中研究过,c与系统相关,就并行计划而言,c可取值80pf来估算包括pcb走线,柔性衔接器、 fpcb、esd/emi部件以及显示驱动电路输入负载在内的典
6、型应用。而afactor与数据相关,并随应用的不同而存在很大的差异,但在本计算中,则假设为50%。用法这些参数以及图3的方程,按照下面的参数计算出并行计划的功耗为29mw。c = 80pfv = 2.7vfclk = 8mhzafactor = 50%nbits = 24对于串行计划,功耗计算稍有不同。这里采纳的办法是同时计算bp驱动串化器的功耗,以及解串器驱动显示驱动电路的功耗。根据下面的参数,bp驱动串化器的功耗为0.5mw。c=3pfv=1.8vfclk=8mhzafactor=50%nbits=24由此可见,因为bp输出负载减小,因而可降低bp io的电压和驱动,从而大幅降低功耗。用法
7、同样的办法,按以下参数计算出解串器驱动显示驱动电路的功耗为14.5mw。c=40pfv=2.7vfclk=8mhzafactor=50%nbits=24按此计算,本例的功率转折点为14mw,即并行功耗和串行计划的并行部分功耗之差。这个功率转折点打算了串行链路功耗达到平衡的阈值。对于本例,目前的串行计划的功耗指标为20mw以下。这意味着增强串行化处理的设计功耗仅增强6mw以下。假如进一步降低功耗,例如取消并行计划中常用的一些无源部件,串行计划便能够真正达到功率转折点。通过精细地实施串行化,可以进一步降低显示数据路径的功耗,从而提高功率转折点,这可包括取消一些emi部件,以及显示数据路径上的esd庇护器件,由于在串行计划中,串化器和解串器对可为bp和显示驱动电路提供抵挡 fpcb 上电流瞬变的esd庇护。串行计划进一步降低功耗的另一个途径,是将解串器集成到显示驱动电路中,目前已采纳于某些应用。这样就可以大大降低解串器的大电容负载,从而进一步降低功耗。即便在未集成解串器的应用中,仍然可让解串器逼近显示驱动电路,从而减小数据通道走线的长度和负载,进而降低功耗。总结:串行化技术已越来越多地应用到当今的手机设计中。串行化技术主要用于节约空间,但人们往往认为这会大幅增强系统功耗。
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 助理广告师试题及答案有效解答
- 2024年广告中价值观表达试题及答案
- 2024年纺织品质量检验要点试题及答案
- 助理广告师评估标准解读试题及答案
- 全面提升国际商业美术设计师试题及答案
- 服装展览展示技巧试题及答案
- 儿童安全教育试题及答案
- 2024年助理广告师考试模拟考试准备试题及答案
- 2024年考试直击核心考点的技巧试题及答案
- 2024年助理广告师考试流程指南试题及答案
- 数字贸易学 课件 第21、22章 数字自由贸易与数字贸易壁垒、数字贸易规则构建与WTO新一轮电子商务谈判
- 中小学必背飞花令诗词-(春、月、风、花、山、江、人、日、动物、颜色、数字)
- 旅客列车客运乘务 第四版 课件 第三章 旅客列车乘务作业
- 口腔临床操作规范培训课件
- 财务管理-审计风险及其防范措施-以普信永和会计师事务所为例
- 高中定语从句100题(含答案)
- 足球鞋选购指南
- 某标准件厂冷镦车间低压配电系统及车间变电所设计(超详细)
- 日本大众文化-北京科技大学中国大学mooc课后章节答案期末考试题库2023年
- 朝花夕拾电子版打印
- 初中数学北师大八年级下册第五章分式与分式方程认识分式
评论
0/150
提交评论