数控 分 频 器_第1页
数控 分 频 器_第2页
数控 分 频 器_第3页
数控 分 频 器_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、EDA实验报告 实验三数控分频器实验目的1. 掌握数控分频器的工作原理并能够用virlog语言编写代码,熟悉EDA6000实验箱的使用方法。2. 进一步熟悉quartusII建立程序编译、仿真及下载的操作流程并学会数控分频器的Verilog硬件设计实验步骤1. 新建Verilog工程,编写代码并保存至与模块名对应的文件夹。注意:项目应存为系统盘以外的盘内,路径中不含中文字符。2. 编译程序,编译无误后,在【tools】里面选择RTL视,观察电路结构。3. 新建波形文件进行仿真。保存时要和源程序存放在同一目录下。设置好输入波形参数后,开始仿真。在仿真后输入输出波形中观察逻辑关系是否正确。4. 将

2、实验箱和PC合理连接起来。打开EDA6000软件,设置好芯片类型为ACEX1K(EP1K30),载入模式95. 根据界面内管脚对应芯片的实际管脚在II里面设定管脚号并检查无误。6. 将程序下载至内,并在软件界面内进行验证测试。程序代码module divf(clk,din,pfull,clkout);input clk;input 7:0 din;output clkout,pfull;reg full,divclk;reg 7:0 count;always (posedge clk)beginif(count=8'HFF)begincount<=din; full<=1;endelse if(count<255)begincount<=count+8'B1;full<=0;endendalways (posedge full)begindivclk<=divclk;endassign clkout=divclk;assign pfull=full;endmod

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论