FIFO的使用方法_第1页
FIFO的使用方法_第2页
FIFO的使用方法_第3页
FIFO的使用方法_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、精选优质文档-倾情为你奉上第一章 FIFO配置全攻略1.1如何配置自己需要的FIFO 配置FIFO的方法有两种:一种是通过QUARTUS II 中TOOLS下的MegaWizard Plug-In Manager 中选择FIFO参数编辑器来搭建自己需要的FIFO,这是自动生成FIFO的方法二通过手动编写HDL来实现需要的FIFO,这里主要第一种方法,因为本人也是菜鸟1.2输出输出端口表一中列出FIFO中各个IO的详细描述端口类型是否必选描述clockinputYes上升沿触发时钟wrclkinputYse上升沿触发时钟,下列信号与之同步:datawrreqwrfullwremptyw

2、rusedwrdclkinputYes上升沿触发时钟,下列信号与之同步:qrdreq rdfull rdempty rdusedw datainputYes当wrreq有效时数据线上的数据通过DATA端口被写入FIFO中wrreqinputYes写请求信号,激发写入操作。1.当full(对于SCFIFO)或wrfull(对于DCFIFO)有效时,不能激活wrreq信号,参数overflow_checking设置为ON,即在full状态下FIFO会自动无视写请求;2.不能再aclr有效期间激活wrreq信号;3.使用Stratix 和Cyclone 系列器件(除了Stratix, Stratix

3、 GX,和Cyclone 系列以外)需要将write_aclr_synch参数选择位ON,确保符合限制条件。rdreqinputYes读请求信号,激发读出操作。1.该信号的作用在正常模式下和在预读模式下的作用有很多不同(详情见后文);2.当empty(对于SCFIFO)或rdempty(对于DCFIFO)有效时,不能激活rdreq信号,参数underflow_checking设置为ON,即在full状态下FIFO会自动无视读请求;sclraclrinputNo清零端口,详情见后文qoutputyes输出由读操作而从FIFO中读出的数据。1.SCFIFO和DCFIFO中,输入输出数据的位宽必须相

4、同;2.DCFIFO_MIXED_WIDTHS型FIFO输入输出位宽可以不同,但是根据使用RAM的类型不同,输入输出位宽比率有不同的限制;fullwrfullrdfulloutputNo当该信号有效时,FIFO会被认为已经装满,此时不能再进行写操作;emptywremptyrdemptyoutputNo当该信号有效时,FIFO会被认为已经读空,此时不能再进行读操作;almost_fulloutputNo准装满信号,当usedw大于参数almost_full_value或相同时,该信号被激活,即是full信号被激活的预示;almost_emptyoutputNo准读空信号,当usedw小于参数almost_empty_value或相同时,该信号被激活,即是empty信号被激活的预示;usedwwrusedwrdusedwoutputNo显示当前FIFO中数据存量表一1.3时序要求1.如果设置了溢出保护电路或设置overflow_checking参数为ON,则在FIFO满时会自动无视wrreq信号,FIFO空时同理;2.如果没有做上述两种措施中的任意一种,则当FIFO在装满时的同一时钟周期内不能对wrreq信号做出相应,即在此期间不能拉

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论