基于JK触发器的四人抢答器_第1页
基于JK触发器的四人抢答器_第2页
基于JK触发器的四人抢答器_第3页
基于JK触发器的四人抢答器_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、数字电路课程设计报告姓名:张士钊学号:2010052122设计项目名称:基于 JK 触发器的四人抢答器 指导老师:卢逢春一 . 电路设计要求:实现的功能:本电路是基于 JK 触发器的四人抢答器,现将其功能 简述如下:主持人将 space 开关由低电平(接地端搬到高电平,将高电平 信号送入四个 JK 触发器的异步清零端(低电平有效 ,电路进入抢答 状态。 A 选手率先按下 A 开关, A 指示灯亮, A 选手获得抢答权。此 后, 其他选手再按下抢答器, 其指示灯也不亮。 之后, 主持人将 space 开关搬到低电平,电路异步清零, A 灯灭,进入下一轮抢答。二.设计说明:开始时, ABCD 四盏

2、指示灯均不亮(低电平 ,即四个 JK 触发器 的 输 出 均 为 低 电 平 。 这 四 个 低 电 平 信 号 进 入 四 路 或 非 门 (4002BD_5V ,输出高电平(或非门全低则高 ,并将此高电平信号 输入四个与非门(U6A,U7B,U8C,U9D, 型号均为 74LS03N 的一个输入 端。然后, 主持人将 space 开关由低电平 (接地端 搬到高电平 (10V 的 Vcc ,此高电平信号进入四个 JK 触发器的异步清零端(低电平有 效 ,电路进入抢答状态。A 选手率先按下开关 A ,将高电平(10V 的 Vcc 接入与非门 U6A 的 一个输入端,这样, U6A 的两个输入端

3、由一高一低变成两个高电平, 输出由高电平(一低则高变为低电平(全高则低 ,此下降沿信号 进入下降沿有效的 JK 触发器 U1A 的时钟输入端。 Q*=JQ +K Q 。而输 入端 J 和 K 均接入高电平,故有 Q*=1Q +0Q=Q , 输出端发生翻转,由低电平变为高电平, A 灯亮, A 选手抢答成功,并将此高电平信号送 入四路或非门(4002BD_5V中,或非门输出低电平(或非门一高则 低 。此低电平信号进入与非门(U6A,U7B,U8C,U9D ,与非门的输出 一低则高,除 A 灯已亮不受影响外,其余的选手再按自己的开关时, 各自的 JK 触发器的时钟输入端均被封锁在高电平,无法抢答。抢答 结束后,主持人将 space 开关接入低电平(接地端 ,将此信号送入 低电平有效地异步清零端, 实现异步清零, A 灯灭, 进入下一轮抢答。电路图及仿真结果:基于 JK 触发器的四人抢答器电路图 仿真结果:1. 当主持人将开关搬到低电平时,异步清零,输出低电平: 2. 主持人将 space 开关搬到高电平后, A 率先抢答, 输出变为高电

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论