第五章_存储器_第1页
第五章_存储器_第2页
第五章_存储器_第3页
第五章_存储器_第4页
第五章_存储器_第5页
已阅读5页,还剩80页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、5.1.1 5.1.1 分级存储器结构分级存储器结构5.1.2 5.1.2 虚拟存储器结构虚拟存储器结构5 5.1 .1 现代高档微机系统的存储器体系结构现代高档微机系统的存储器体系结构5 5.1.1 .1.1 分级存储器结构分级存储器结构分级存储器结构示意图分级存储器结构示意图CPUCPU内内部部寄寄存存器器高速缓冲存高速缓冲存储器储器( (Cache)Cache)内内存存储储器器外外存存储储器器容量增容量增速度、位价格减速度、位价格减高速缓存高速缓存的引入,把的引入,把慢速的内存当高速内慢速的内存当高速内存来使用。存来使用。 虚拟存储器技术虚拟存储器技术是在内存是在内存与外存之间引入相应的

2、硬件与外存之间引入相应的硬件和软件,把大容量的外存当和软件,把大容量的外存当大容量的内存来使用。大容量的内存来使用。 1 CPU内部寄存器内部寄存器 第一级存储器,由高速逻辑电路构成,第一级存储器,由高速逻辑电路构成,速度最高的一级,读写通常只需一个时钟速度最高的一级,读写通常只需一个时钟周期。数量较少,十几个到几十个。周期。数量较少,十几个到几十个。 2 高速缓冲存储器(高速缓冲存储器(Cache) 第二级存储器,由存取速度较高第二级存储器,由存取速度较高(存取时存取时间小于间小于20ns)的的SRAM存储芯片构成。早期存储芯片构成。早期Cache只有几百至几千字节,目前已达兆字节。只有几百

3、至几千字节,目前已达兆字节。 3 内存储器内存储器 第三级存储器,由存取速度较慢(存取第三级存储器,由存取速度较慢(存取时间时间60ns100ns)的)的DRAM存储芯片构成。内存储芯片构成。内存容量一般在几百兆字节以上,甚至几个到几存容量一般在几百兆字节以上,甚至几个到几十个吉字节。十个吉字节。 4 外存储器外存储器 第四级存储器,由磁带、软盘、硬盘、光第四级存储器,由磁带、软盘、硬盘、光盘及其驱动器等组成。存取速度比内存慢很多,盘及其驱动器等组成。存取速度比内存慢很多,但容量大,达几百到几千吉字节。但容量大,达几百到几千吉字节。5.1.2 虚拟存储器结构虚拟存储器结构 虚拟存储器技术是在内

4、存与外存之间引入相应虚拟存储器技术是在内存与外存之间引入相应的硬件(存储管理部件)和软件的硬件(存储管理部件)和软件(操作系统操作系统),把大容,把大容量的外存当大容量的内存来使用。量的外存当大容量的内存来使用。 存储管理部件的作用是将虚地址转换为物理地存储管理部件的作用是将虚地址转换为物理地址。址。 操作系统负责将程序或数据由外存调入内存操作系统负责将程序或数据由外存调入内存(同时,可能将一部分程序或数据由内存调入外(同时,可能将一部分程序或数据由内存调入外存。)存。) 5-105-11 ROM的类型的类型 RAM的类型的类型掩模掩模ROM PROM EPROM E2PROMFlash RO

5、MSRAM DRAMIRAMNVRAM半导体存储半导体存储器从器从功能和功能和应用应用角度主角度主要有两大类要有两大类: :Flash Memory的特点的特点:兼具有兼具有EEPROM、SRAM和和DRAM的优点:的优点: 速度高、密度大;非易失;速度高、密度大;非易失; 内含命令、状态寄存器,可在线编程;内含命令、状态寄存器,可在线编程; 可整片可整片/ /按扇区按扇区/ /按页面按页面/ /按字节擦写;按字节擦写; 有数据保护、保密能力。有数据保护、保密能力。Flash Memory应用:应用: 主板、显卡主板、显卡BIOSBIOS 移动存储器移动存储器 MP3MP3播放器播放器 数码相

6、机、摄像机存储卡数码相机、摄像机存储卡 嵌入式、便携式系统电子盘嵌入式、便携式系统电子盘基本存储电基本存储电路按照规则路按照规则排列成的存排列成的存储阵列储阵列译码方式:译码方式:单译码和双单译码和双译码译码存储信息流存储信息流动的通道动的通道控制整个芯控制整个芯片是否被选片是否被选通和控制存通和控制存储信息流动储信息流动的方向的方向单译码双译码1.1.各类存储器芯片的通用引脚各类存储器芯片的通用引脚 从与从与CPUCPU接口的特性看,各类存储器芯片除电源线和地接口的特性看,各类存储器芯片除电源线和地线外,一般都有以下四类外部引脚信号线:线外,一般都有以下四类外部引脚信号线: 用于选择存储用于

7、选择存储器存储单元器存储单元 用于向存用于向存储器芯片写入储器芯片写入或从存储器芯或从存储器芯片读出数据片读出数据用于选择存用于选择存储器芯片储器芯片用于控制存储用于控制存储器芯片中数据器芯片中数据的读出或写入的读出或写入 存储器芯片的通用引脚存储器芯片的通用引脚A A0 0A A1 1A An nD D0 0D D1 1D Dm m地址线地址线 OE OE WEWE数数据据线线读允许读允许片选片选写允许写允许 CSCSA0A23BHE80286D0D15地址地址锁存器锁存器A1A23A0BHE地址总线地址总线D0D7D8D15数据总线数据总线偶数存储体偶数存储体奇数存储体奇数存储体Penti

8、um A3A31D0D63地址地址锁存器锁存器存储体0存储体1存储体2存储体7数据收数据收/ /发驱动器发驱动器A3A31D0D7D16D23D56D63D8D15D0D63BE7BE2BE1BE01.1. ROM与与RAM的选用的选用3.3. ROM类型的选用类型的选用4.4. 芯片型号的选用芯片型号的选用掩模掩模ROMPROMEPROM E2PROMFlash ROM4 4个层面个层面2.2. RAM类型的选用类型的选用SRAMDRAM 内存条内存条 单片存储器芯片的容量有限或数据宽度不单片存储器芯片的容量有限或数据宽度不足,不符合实际存储系统的要求,需要用多片足,不符合实际存储系统的要求

9、,需要用多片组配在一起,以满足存储系统容量和数据宽度组配在一起,以满足存储系统容量和数据宽度的要求。的要求。 存储器芯片的选配包括芯片的选择和组配存储器芯片的选配包括芯片的选择和组配两方面。其中,存储器芯片的组配又包括:两方面。其中,存储器芯片的组配又包括:芯片不足芯片不足8 8位,通过位扩展,满足(位,通过位扩展,满足(8 8位)字长要位)字长要求。求。例如,用例如,用1K1位芯片组成位芯片组成1KB存储器存储器的的位扩展设计如下:位扩展设计如下:地地址址总总线线A0A91K1位位76543210DDDD7D6D5DDDD4D3D2D1D0DDA0A9CSWE数数据据总总线线 地址、片选、读

10、地址、片选、读/ /写控制线并连写控制线并连 数据线分连数据线分连等效的等效的1 1K K8 8位位芯片芯片 位位 扩扩 展展 字字 扩扩 展展 字位扩展字位扩展 n例例5.1 用用1K4b的的SRAM芯片芯片Intel2114组成组成1KB的存储器。的存储器。 解:解: 1KB的存储器其容量为的存储器其容量为1K,字长为,字长为8位。位。而而1片片Intel2114的容量为的容量为1K,容量满足要求,但容量满足要求,但数据宽度只有数据宽度只有4位,需进行位扩展。用位,需进行位扩展。用2片即可片即可组成组成8位存储器,且容量恰好为位存储器,且容量恰好为1K。 示意图:示意图:地址范围确定:综合

11、考虑片内地址线(地址范围确定:综合考虑片内地址线(A9 A0 )和片选线和片选线A10以及其他高位地址线(假设全以及其他高位地址线(假设全0) 位位 扩扩 展展 字字 扩扩 展展 字位扩展字位扩展 芯片为芯片为8 8位,但容量不足,通过字扩展,满足字位,但容量不足,通过字扩展,满足字数(地址单元数)要求。数(地址单元数)要求。 例如例如,用,用1 1K K8 8位的芯片(或芯片组)构成的位的芯片(或芯片组)构成的4 4KBKB存储器的字扩展设计如下:存储器的字扩展设计如下: 字扩展方法:字扩展方法: 地址线、数据线、读地址线、数据线、读/ /写等控制线并连写等控制线并连 片选线分连片选线分连C

12、S Y0 Y1 Y2 Y3译码器译码器 WE D07810A09A10A114K8位芯片位芯片D07 WE A09 CS 1K8位位(3#)D07 WE A09 CS 1K8位位(2#)D07 WE A09 CS 1K8位位(1#)D07 WE A09 CS 1K8位位(0#) 位位 扩扩 展展 字字 扩扩 展展 字位扩展字位扩展 当存储芯片的字长和存储单元数均不当存储芯片的字长和存储单元数均不能满足存储器系统的要求时,就需要进行能满足存储器系统的要求时,就需要进行字位全扩展。字位全扩展。包括两方面设计:包括两方面设计: 位扩展设计位扩展设计 字扩展设计字扩展设计n例例5.3 用用1K4b的的

13、RAM芯片芯片2114设计容量为设计容量为2KB的的8位单体存储器。位单体存储器。 实际上就是要解决存储器同实际上就是要解决存储器同CPUCPU三大总线的正三大总线的正确连接与时序匹配问题。而重点又是在地址分配确连接与时序匹配问题。而重点又是在地址分配的基础上实现地址译码。的基础上实现地址译码。1.1.存储器片选控制方法存储器片选控制方法2.2.存储器接口设计举例存储器接口设计举例 线选法线选法 局局 部部 译码法译码法 全全 局局 译码法译码法 低位地址线直接接片内地址,将余下的高位低位地址线直接接片内地址,将余下的高位地址线分别作为芯片的片选信号。地址线分别作为芯片的片选信号。1.1.存储

14、器存储器片选控制片选控制方法方法A0A10 2KB(0)11A0A10A11A0A10 2KB(1)A0A10 2KB(3)A0A10 2KB(2)A12A13A14CSCSCSCSA15 用于片选的地址线用于片选的地址线( (A A1414A A1111) )在每次寻址时在每次寻址时只能有一位有效,不允许同时有多位有效,因只能有一位有效,不允许同时有多位有效,因此,存储空间的利用率低。此,存储空间的利用率低。 存储空间利用率的举例说明存储空间利用率的举例说明 假设有假设有2片存储芯片,片内地址线有片存储芯片,片内地址线有3位位A2 A1 A0,用用A3选第选第1片,片, A4选第选第2片。有

15、效和无效地址如下:片。有效和无效地址如下:译译码码器器A0A10 2KB(0)11A0A10A0A10 2KB(1)A0A10 2KB(7)A11A15中任中任三根三根CSCSCS 部分高端地址线未参与译码,也存在地址重部分高端地址线未参与译码,也存在地址重叠和地址不连续问题,一般在线选法不够用,而叠和地址不连续问题,一般在线选法不够用,而又不需要全部地址空间时使用,以简化译码电路。又不需要全部地址空间时使用,以简化译码电路。 对余下高位地址总线中的一部分进行译码,对余下高位地址总线中的一部分进行译码,译码输出作为各存储器芯片的片选控制信号。译码输出作为各存储器芯片的片选控制信号。 线选法线选

16、法 局局 部部 译码法译码法 全全 局局 译码法译码法1.1.存储器存储器片选控制片选控制方法方法5 5. .3 3.3 .3 存储器接口设存储器接口设计计 关于地址重叠和地址不连续问题关于地址重叠和地址不连续问题 有效地址见下表(有效地址见下表( A13 A12 A11译码后作片选译码后作片选 ) 假设还有两位高位地址线假设还有两位高位地址线A15 A14,则,则0000H、4000H、 8000H、 C000H都能访问都能访问1#芯片的芯片的0号单元,这是地号单元,这是地址重叠。址重叠。 如果用如果用A15 A13 A11 译码后片选,则存在地址不译码后片选,则存在地址不连续的问题,空间利

17、用率就下降。连续的问题,空间利用率就下降。 与前两种译码方法相比,存储空间利用率最高且译出的与前两种译码方法相比,存储空间利用率最高且译出的地址连续,不存在地址重叠问题,但译码电路最复杂。地址连续,不存在地址重叠问题,但译码电路最复杂。 对余下高位地址总线全部译码,译码输出作为对余下高位地址总线全部译码,译码输出作为各存储器芯片的片选控制信号。各存储器芯片的片选控制信号。 线选法线选法 局局 部部 译码法译码法 全全 局局 译码法译码法 无论是局部译码还是全译码,译码方案既可采用无论是局部译码还是全译码,译码方案既可采用门电门电路路译码、译码、译码器芯片译码器芯片译码,还可采用译码,还可采用P

18、ROMPROM芯片芯片译码等。译码等。1.1.存储器存储器片选控制片选控制方法方法5 5. .3 3.3 .3 存储器接口设计存储器接口设计译译码码器器A0A12 8KB(0)13A0A12A0A12 8KB(1)A0A12 8KB(3)A13A15CSCSCSY0Y1Y3Y4Y7 例例5 5.1 .1 试用试用27322732EPROMEPROM芯片为某芯片为某8 8位微机系统位微机系统( (地址总线宽度为地址总线宽度为2020位位) )构建一个构建一个3232KBKB的程序存储的程序存储器,要求存储器地址范围为器,要求存储器地址范围为F8000HF8000H至至FFFFFHFFFFFH。

19、分析:分析:27322732为为4 4K K8 8位的位的EPROMEPROM芯片。此例不必芯片。此例不必进行位扩展,但要进行字扩展进行位扩展,但要进行字扩展, ,即用即用8 8片片27322732芯片将芯片将存储器字数扩展到存储器字数扩展到3232K K个。个。 关键是在地址分配的基础上确定译码方案关键是在地址分配的基础上确定译码方案习题举例习题举例解:(解:(1 1)根据要求列出存储器地址分配表)根据要求列出存储器地址分配表外译码外译码( (选片选片) )译码译码允许允许译码译码输入输入内译码内译码( (选单元选单元) )A19 A18 A17 A16 A15 A19 A18 A17 A1

20、6 A15 A14 A13 A12A14 A13 A12ROM(1)ROM(1)ROM(2)ROM(2)ROM(3)ROM(3)ROM(4)ROM(4)000000FFFFFFA11 A10 A9 A8 A7 A6 A5 A4 A3 A2 A1 A0A11 A10 A9 A8 A7 A6 A5 A4 A3 A2 A1 A0ROM(5)ROM(5)ROM(6)ROM(6)ROM(7)ROM(7)ROM(8)ROM(8)000000FFFFFF000000FFFFFF000000FFFFFF000000FFFFFF000000FFFFFF000000FFFFFF000000FFFFFF( (全全0

21、 0到全到全1)1)0 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 11 1 1 1 11 1 1 1 11 1 1 1 11 1 1 1 11 1 1 1 11 1 1 1 11 1 1 1 11 1 1 1 1(2 2)根据要求列出存储器地址分配表)根据要求列出存储器地址分配表(3) (3) 确定译码电路确定译码电路片选译码电路片选译码电路1A12A12A13A13A14A14A15A15A16A16A17A17A18A18A19A191K1K+5V+5VC CB BG G2A2AG G1 1A AY0Y0Y1Y1Y2Y2Y3Y3Y4Y4Y5Y5Y6Y6Y7Y

22、7F8000F8000F8FFFHF8FFFHF8000F8000F8FFFHF8FFFHFA000FA000FAFFFHFAFFFHFB000FB000FBFFFHFBFFFHFC000FC000FCFFFHFCFFFHFD000FD000FDFFFHFDFFFHFE000FE000FEFFFHFEFFFHFF000FF000FFFFFHFFFFFH7474LS138LS138&G G2B2BIO/MIO/M(4) (4) 存储器电路存储器电路1A12A12A13A13A14A14A16A16A15A15WAITIO/MIO/MA17A17A18A18A19A191kY0Y0Y1Y1

23、Y2Y2Y3Y3Y4Y4Y5Y5Y6Y6Y7Y7A AB BC CG2AG2AG2BG2BG1G17474LS138LS138+5+5V VA0A1127323232K K8bit8bitD0D7CSCSCSCSOEOECSCSRDCSCSCSCSCSCSCSCSCSCS& 解:解:该例该例SRAMSRAM芯片字长不足芯片字长不足8 8位位, ,需用需用2 2个芯片为一组个芯片为一组进行位扩展后,再进行字扩展。进行位扩展后,再进行字扩展。 例例5 5.2.2 试用试用8 8K K4 4位的位的SRAMSRAM芯片为某芯片为某80888088微机系统构微机系统构成一个成一个1616KBK

24、B的的RAMRAM存储器,存储器,RAMRAM的起始地址为的起始地址为9000090000H H。(1)(1)列出各芯片组的地址范围和存储器地址位分配列出各芯片组的地址范围和存储器地址位分配 (2 2)用门电路译码来产生)用门电路译码来产生2 2个芯片组的片选信号。字位个芯片组的片选信号。字位扩展设计如下:扩展设计如下: 用用8K4位芯片构成的位芯片构成的16KB存储器存储器 A0A12 CS D0D3 WE8K4位位(1#) A0A12 CS D0D3 WE8K4位位(2#) A0A12 CS D0D3 WE8K4位位(0#)&WRD4D7413A0A12A19A18A17A16A1

25、5A14 A0A12 CS D0D3 WE 8K4位位(3#)D0D3411A13M/IO 例例5 5.3 .3 试用试用1616K K8 8位的位的SRAMSRAM芯片为某芯片为某80868086微机系统设计微机系统设计一个一个256256KBKB的的RAMRAM存储器系统,存储器系统,RAMRAM的起始地址为的起始地址为0000000000H H 。 解:解:此例要采用双体结构此例要采用双体结构( (80868086的外部数据总线为的外部数据总线为1616位位) )。这时,两个存储体中各存储芯片的地址位分配如下表所示。这时,两个存储体中各存储芯片的地址位分配如下表所示。译码方案选择:译码方

26、案选择: 独立的地址译码独立的地址译码 统一的地址译码统一的地址译码 各存储体使用相同的读各存储体使用相同的读/ /写控制信号,而用写控制信号,而用字节选择信号(字节选择信号(A0A0和和BHEBHE)作译码器的使能控作译码器的使能控制信号。制信号。 用字节选择信号(用字节选择信号(A0A0和和BHEBHE)与与CPUCPU的读的读/ /写信号组合产生各存储体的读写信号组合产生各存储体的读/ /写信号。写信号。奇数存储体奇数存储体CSD0D7D8D15A1A14A18A19A15A16A17M/ IOBHE BLE(A0)A0A13A0A1316K816K8偶数存储体偶数存储体128K8128

27、K8RD8814D0D7D0D7CSCSCSCSCSCSCSWEOEWEOECSWRG2AG2BG2AG2BY0Y7Y0Y71ABCG1ABCG1用用1616K K8 8位的位的SRAMSRAM芯片实现的芯片实现的80868086存储器存储器独立的地址译码方案独立的地址译码方案内存条标注标注符号符号符号含义符号含义典型数据举例典型数据举例a a表示标准工作频率,用表示标准工作频率,用MHZMHZ表示表示如如66MHZ66MHZ、100MHZ100MHZ、133MHZ133MHZ等等b b表示最小的表示最小的CL(CL(即即CASCAS纵列存取等待时间纵列存取等待时间) ) 用时钟周期数表示,一

28、般为用时钟周期数表示,一般为2 2或或3 3;c c表示最少的表示最少的 Trcd(RASTrcd(RAS相对相对CASCAS的延时的延时) ) 用时钟周期数表示,一般为用时钟周期数表示,一般为2 2;d d表示表示TRP(RASTRP(RAS的预充电时间的预充电时间) )用时钟周期数表示,一般为用时钟周期数表示,一般为2 2;e/eee/ee 表示最大的表示最大的tACtAC( (相对于时钟下沿的数据读相对于时钟下沿的数据读取时间取时间) ) 表达时不带小数点,如表达时不带小数点,如5454代代表表5.4ns5.4nsf/fff/ff 表示表示SPDSPD版本号,版本号, 如如1212代表代

29、表SPDSPD版本为版本为1.21.2;g g代表修订版本;代表修订版本;如如2 2代表修订版本为代表修订版本为1.21.2;h h代表模块类型;代表模块类型;R R代表代表DIMMDIMM已注册,已注册, 外存储器是指需要通过设备接口与微机相外存储器是指需要通过设备接口与微机相连的存储器,也称辅存。主要用作微机系统的后连的存储器,也称辅存。主要用作微机系统的后备存储器,用以存放计算机工作所需要的系统文备存储器,用以存放计算机工作所需要的系统文件、应用程序、用户程序、文档和数据等,也用件、应用程序、用户程序、文档和数据等,也用作虚拟存储器的硬件支持。作虚拟存储器的硬件支持。 5.5.5 5.1

30、 .1 硬硬 盘盘5.5.5 5.2 .2 光光 盘盘5.5.5 5.3 .3 U U 盘盘 硬盘是微机系统中最主要的外存储器,主要硬盘是微机系统中最主要的外存储器,主要用作大容量的后备存储器和虚拟存储器的硬件支用作大容量的后备存储器和虚拟存储器的硬件支持。持。 5.5.5 5.1 .1 硬硬 盘盘 5.5.5 5.1 .1 硬硬 盘盘 磁表面存储器记录信息原理图磁表面存储器记录信息原理图磁记录介质磁记录介质载磁体载磁体读电路读电路写电路写电路写数据写数据读数据读数据写线圈写线圈I I读线圈读线圈铁芯铁芯磁化间隙磁化间隙磁头磁头磁盘运动方向磁盘运动方向完成完成“电电- -磁磁”转换转换完成完成

31、“磁磁- -电电”转换转换5.5.5 5.1 .1 硬硬 盘盘 主抽主抽组件组件磁磁盘盘片片传动抽传动抽传动传动手臂手臂读写读写磁头磁头前置控前置控制电路制电路主主机机硬硬盘盘控控制制器器硬硬盘盘驱驱动动器器盘盘片片硬盘存储器的基本结构硬盘存储器的基本结构硬硬盘盘机机 硬盘存储器由硬盘驱动器、硬盘控制器和盘片几大部硬盘存储器由硬盘驱动器、硬盘控制器和盘片几大部分组成分组成: : 温彻斯温彻斯特磁盘特磁盘 是主机与硬盘驱是主机与硬盘驱动器之间的接口动器之间的接口 。0 0道道n n道道扇区扇区m m扇区扇区2 2扇区扇区1 1磁盘的磁道和扇区格式示意图磁盘的磁道和扇区格式示意图不同记录面不同记录

32、面上的同一磁上的同一磁道被叫做一道被叫做一个柱面个柱面 扇区的一个扇区的一个磁道通常是磁道通常是磁盘进行读磁盘进行读写的最小信写的最小信息单位息单位 磁盘片是磁存储器的信息记录载体,它的上下两面磁盘片是磁存储器的信息记录载体,它的上下两面都可用于记录信息。硬盘一般采用多片结构的磁盘组。都可用于记录信息。硬盘一般采用多片结构的磁盘组。 硬盘的有关概念及图解硬盘的有关概念及图解n硬盘由多片磁盘片组成。硬盘由多片磁盘片组成。n一个磁盘片有上下两个记录面(磁面),都可用于一个磁盘片有上下两个记录面(磁面),都可用于记录信息。记录信息。n一个记录面需要一个磁头读写信息,硬盘的磁头数一个记录面需要一个磁头

33、读写信息,硬盘的磁头数=硬盘的记录面数硬盘的记录面数=2*磁盘片数。磁盘片数。n一个记录面有多个同心圆,每个同心圆为一个磁道。一个记录面有多个同心圆,每个同心圆为一个磁道。磁道有编号,最外一个同心圆叫磁道有编号,最外一个同心圆叫0磁道,最里面一个磁道,最里面一个同心圆叫同心圆叫n磁道。磁道。n不同记录面上编号相同的磁道构成一个柱面,柱面不同记录面上编号相同的磁道构成一个柱面,柱面有编号,同磁道编号。有编号,同磁道编号。n每个磁道(同心圆)等分为若干固定大小的弧段,每个磁道(同心圆)等分为若干固定大小的弧段,叫扇区。叫扇区。n扇区的编号从扇区的编号从0磁道开始,起始扇区为磁道开始,起始扇区为1扇

34、区,其后扇区,其后为为2扇区、扇区、3扇区扇区,0磁道的扇区编号结束后,磁道的扇区编号结束后,1磁道的起始扇区累计编号,直到最后一个磁道的最磁道的起始扇区累计编号,直到最后一个磁道的最后一个扇区(后一个扇区(n扇区)。例如,某个硬盘有扇区)。例如,某个硬盘有1024个个磁道,每个磁道划分为磁道,每个磁道划分为63个扇区,则个扇区,则0磁道的扇区磁道的扇区号为号为163,1磁道的起始扇区号为磁道的起始扇区号为64最后一个磁道最后一个磁道的最后一个扇区号为的最后一个扇区号为64512。 n一个扇区一般存储一个扇区一般存储512字节的二进制信息。字节的二进制信息。n由于每个磁道的扇区数相等、不同编号

35、的磁道的半由于每个磁道的扇区数相等、不同编号的磁道的半径大小不一,所以外道的记录密度要低于内道。径大小不一,所以外道的记录密度要低于内道。n硬盘存储容量磁头数硬盘存储容量磁头数磁道(柱面)数磁道(柱面)数每道扇每道扇区数区数每扇区字节数每扇区字节数 。 硬硬盘盘一一般般采采用用多多片片结结构构的的磁磁盘盘组组盘片、磁面(记录面)、磁道、柱面图解扇区:磁盘上的每个磁道被等分为若干个弧段,这些弧段便是磁盘的扇区 磁道和扇区图解硬盘数据的读写硬盘数据的读写n硬盘数据的读写是按柱面进行,即磁头读写数据时硬盘数据的读写是按柱面进行,即磁头读写数据时首先在同一柱面内从首先在同一柱面内从0磁头开始进行操作,依次向下磁头开始进行操作,依次向下在同一柱面的不同盘面在同一柱面的不同盘面(即磁头上即磁头上)进行操作,只有进行操作,只有在同一柱面所有的磁头全部读写完毕后磁头才转移在同一柱面所有的磁头全部读写完毕后磁头才转移到下一柱

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论