第10章并行和串行接口电路_第1页
第10章并行和串行接口电路_第2页
第10章并行和串行接口电路_第3页
第10章并行和串行接口电路_第4页
第10章并行和串行接口电路_第5页
已阅读5页,还剩163页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、第10章 并行和串行接口电路第10章 并行和串行接口电路10.1 概述概述 10.2 可编程并行接口电路可编程并行接口电路Intel 8255A 10.3 可编程串行接口电路可编程串行接口电路Intel 8251A 习题习题10 第10章 并行和串行接口电路10.1 概述概述10.1.1 并行通信并行通信 1. 并行接口并行接口 并行通信由并行接口来完成的,在并行数据传输中并行接口连接CPU与并行外设的通道,并行接口中各位数据都是并行传输的,它以字节(或字)为单位与I/O设备或被控对象进行数据交换。并行通信以同步方式传输,其特点是:传输速度快;硬件开销大;只适合近距离传输。一个并行接口中包括状

2、态信息、控制信息和数据信息。第10章 并行和串行接口电路 状态信息 状态信息表示外设当前所处的工作状态。例如,准备好信号表示输入设备已经准备好信息,可以和CPU交换数据;忙信号(BUSY)表示输出设备正在输出信息,即在“忙”着,同时也等于指示CPU要处于等待状态。 控制信息 控制信息是由CPU发出的,用于控制外设接口的工作方式以及外设的启动和停机信息等。第10章 并行和串行接口电路 数据信息 CPU与并行外设数据交换的内容。 状态信息、控制信息和数据信息,通常都是通过数据总线传送,这些信息在外设接口中分别存取在不同的口中。所谓口是指可以由CPU读、写的寄存器,这些口分别是状态口、控制口和数据口

3、,它们分别用来存放状态信息、控制信息和数据信息。对于一个外设接口,常常需要几个口才能满足和协调外部设备的工作与要求,图10.1是一个典型的并行接口与CPU、外设的连接图。第10章 并行和串行接口电路图10.1 并行接口与CPU、外设的连接控制寄存器状态寄存器输入缓冲寄存器输出缓冲寄存器CPU总线系统输入设备输出设备数据总线输出数据准备好输入数据准备好中断请求地 址译码器复位地址总线AENCSA0A1IORIOW输入数据输入数据准备好输入应答输出数据输出数据准备好输出应答第10章 并行和串行接口电路 2. 并行接口的组成并行接口的组成 状态寄存器 状态寄存器用来存放外设的信息,CPU通过访问这个

4、寄存器来了解某个外设的状态,进而控制外设的工作,以便与外设进行数据交换。 控制寄存器 并行接口中有一个控制寄存器,CPU对外设的操作命令都寄存在控制寄存器中。第10章 并行和串行接口电路 数据缓冲寄存器 在并行接口中还设置了输入缓冲寄存器和输出缓冲寄存器,缓冲器是用来暂存数据。因为外设与CPU交换数据,CPU的速度远远高于外设的速度。例如,打印机的打印速度与CPU的速度相差的远不止是一个数量级,在并行接口中设置缓冲器,把要传送的数据先放入缓冲器中,打印机按照安排好的打印队列进行打印,这样可以保证输入,输出数据的可靠性。第10章 并行和串行接口电路 3. 数据输入过程数据输入过程 数据输入过程,

5、指的是外设向CPU输入数据。 当外设将数据通过数据输入线送给接口时,先使状态线“输入数据准备好”为高电平。然后通过接口把数据接收到输入缓冲寄存器中,同时把“输入回答”信号置成高电平“1”,并发给外设。 外设接到回答信号后,将撤消“输入数据准备好”的信号。当接口收到数据后,会在状态寄存器中设置“准备好输入”状态位,以便CPU对其进行查询。第10章 并行和串行接口电路 接口向CPU发出一个中断请求信号,这样CPU可以用软件查询方式,也可以用中断的方式将接口中的数据输入到CPU中。 CPU在接收到数据后,将“准备好输入”的状态位自动清除,并使数据总线处于高阻状态。准备外设向CPU输入下一个数据。第1

6、0章 并行和串行接口电路 4. 数据输出过程数据输出过程 数据输出过程,指的是CPU向外设输出数据。 当外设从接口接收到一个数据后,接口的输出缓冲寄存器“空”,使状态寄存的“输出数据准备好”状态位置成高电平“1”,这表示CPU可以向外设接口输出数据,这个状态位可供CPU查询。 此时接口也可向CPU发出一个中断请求信号,同上面的输入过程相同,CPU可以用软件查询方式,也可以用中断的方式将CPU中的数据通过接口输出到外设中。当输出数据送到接口的输出缓冲寄存器后,再输出到外设。第10章 并行和串行接口电路 与此同时,接口向外设发送一个启动信号,启动外设接收数据。外设接收到数据后,向接口回送一个“输出

7、回答”信号。 接口电路收到该信号后,自动将接口状态寄存器中的“准备好输出”状态位重新置为高电平“1”,通知CPU可以向外设输出下一个数据。第10章 并行和串行接口电路10.1.2 串行通信串行通信 串行通信是微机和外部设备交换信息的方式之一。所谓串行通信是通过一位一位地进行数据传输来实现通信。与并行通信相比,串行通信具有传输线少,成本低等优点,适合远距离传送。缺点是速度慢,若并行传送n位数据需时间T,则串行传送的时间最少为nT。在实际传输中,是通过一对导线传送信息。在传输中每一位数据都占据一个固定的时间长度。 1. 串行接口的组成串行接口的组成 串行接口是通过系统总线和CPU相连,串行接口部件

8、的典型结构如图10.2所示。主要由控制寄存器、状态寄存器、数据输入寄存器和数据输出寄存器4部分组成。第10章 并行和串行接口电路图10.2 串行接口与CPU、外设的连接控制寄存器状态寄存器数据输入寄存器数据输出寄存器CPU总线系统数据总线RxRDY地 址译码器复位地址总线AENIORIOW串行数据输入TxRDY串入并出并入串出CSDC/接收时钟串行数据输出发送时钟MODEM控制第10章 并行和串行接口电路 控制寄存器 控制寄存器用来保存决定接口工作方式的控制信息。 状态寄存器 状态寄存器中的每一个状态位都可以用来标识传输过程中某一种错误或当前传输状态。 第10章 并行和串行接口电路 数据寄存器

9、 数据输入寄存器:在输入过程中,串行数据一位一位地从传输线进入串行接口的移位寄存器,经过串入并出(串行输入并行输出)电路的转换,当接收完一个字符之后,数据就从移位寄存器传送到数据输入寄存器,等待CPU读取。第10章 并行和串行接口电路 数据输出寄存器:在输出过程中,当CPU输出一个数据时,先送到数据输出缓冲寄存器,然后,数据由输出寄存器传到移位寄存器,经过并入串出(并行输入串行输出)电路的转换一位一位地通过输出传输线送到对方。 串行接口中的数据输入移位寄存器和数据输出移位寄存器是为了和数据输入缓冲寄存器和数据输出缓冲寄存器配对使用的。 在学习串行通信方式时,很有必要了解一下有关串行通信中的一些

10、基本概念,这里仅做简单介绍。第10章 并行和串行接口电路 2. 串行通信中使用的术语串行通信中使用的术语 发送时钟和接收时钟 把二进制数据序列称为比特组,由发送器发送到传输线上,再由接收器从传输线上接收。二进制数据序列在传输线上是以数字信号形式出现,即用高电平表示二进制数1,低电平表示二进制数0。而且每一位持续的时间是固定的,在发送时是以发送时钟作为数据位的划分界限,在接收时是以接收时钟作为数据位的检测。 第10章 并行和串行接口电路 发送时钟:串行数据的发送由发送时钟控制,数据发送过程是:把并行的数据序列送入移位寄存器,然后通过移位寄存器由发送时钟触发进行移位输出,数据位的时间间隔可由发送时

11、钟周期来划分。 接收时钟:串行数据的接收是由接收时钟来检测,数据接收过程是:传输线上送来的串行数据序列由接收时钟作为移位寄存器的触发脉冲,逐位打入移位寄存器。第10章 并行和串行接口电路 DTE和DCE 数据终端设备(data terminal equipment,DTE):是对属于用户所有联网设备和工作站的统称,它们是数据的源或目的或者即是源又是目的。例如:数据输入/输出设备,通信处理机或各种大、中、小型计算机等。DTE可以根据协议来控制通信的功能。第10章 并行和串行接口电路 数据电路终端设备或数据通信设备(data circuit-terminating equipment或data c

12、ommunication equipment,DCE):前者为CCITT标准所用,后者为EIA标准所用。DCE是对网络设备的统称,该设备为用户设备提供入网的连接点。自动呼叫/应答设备、调制解调器Modem和其他一些中间设备均属DCE。 信道 信道是传输信息所经过的通道,是连接2个DTE的线路,它包括传输介质和有关的中间设备。 第10章 并行和串行接口电路 3. 串行通信中的工作方式串行通信中的工作方式 串行通信中的工作方式分为:单工通信方式、半双工通信方式和全双工通信方式 单工工作方式 在这种方式下,传输的线路用一根线连接,通信的一端连接发送器,另一端连接接收器,即形成单向连接,只允许数据按照

13、一个固定的方向传送,如图10.3(a)所示。即数据只能从A站点传送到B站点,而不能由B站点传送到A站点。单工通信类似无线电广播,电台发送信号,收音机接收信号。收音机永远不能发送信号。第10章 并行和串行接口电路 半双工工作方式 如果在传输的过程中依然用一根线连接,这样在某一个时刻,只能进行发送,或只能进行接收。由于是一根线连接,发送和接收不可能同时进行,这种传输方式称为半双工工作方式,如图10.3(b)所示。半双工通信工方式类似对讲机,某时刻A方发送B方接收,另一时刻B方发送A方接收,双方不能同时进行发送和接收。第10章 并行和串行接口电路图10.3 串行通信工作方式发送器接收器单工方式A站点

14、B站点发送器接收器A站点发送器接收器B站点发送器接收器A站点接收器发送器B站点(a)(b)(c)第10章 并行和串行接口电路 全双工工作方式 对于相互通信的双方,都可以是接收器也都可以是发送器。分别用2根独立的传输线(一般是双绞线,或同轴电缆)来连接发送信号和接收信号,这样发送方和接收方可同时进行工作,称为全双工的工作方式,如图10.3(c)所示。全双工通信工方式类似电话机,双方可以同时进行发送和接收。第10章 并行和串行接口电路 4. 同步通信和异步通信方式同步通信和异步通信方式 串行通信分为2种类型:一种是同步通信方式,另一种是异步通信方式。 同步通信方式 同步通信方式的特点是:由一个统一

15、的时钟控制发送方和接收方,若干字符组成一个信息组,字符要一个接着一个传送;没有字符时,也要发送专用的“空闲”字符或者是同步字符,因为同步传输时,要求必须连续传送字符,每个字符的位数要相同,中间不允许有间隔。同步传输的特征是:在每组信息的开始(常称为帧头)要加上l一2个同步字符,后面跟着8位的字符数据。同步通信的数据格式如图10.4所示。第10章 并行和串行接口电路图10.4 同步通信字符格式 传送时每个字符的后面是否要奇、偶校验,由初始化时设同步方式字决定。01111110011111108位数据8位数据8位数据8位数据01111110同步字符1同步字符2数据结束标志第10章 并行和串行接口电

16、路 异步通信方式 异步通信的特点是:字符是一帧一帧的传送,每一帧字符的传送靠起始位来同步。在数据传输过程中,传输线上允许有空字符。所谓异步通信,是指通信中两个字符的时间间隔是不固定的,而在同一字符中的两个相邻代码间的时间间隔是固定的通信。异步通信中发送方和接收方的时钟频率也不要求完全一样,但不能超过一定的允许范围,异步传输时的数据格式如图10.5所示。第10章 并行和串行接口电路图10.5 异步通信字符格式0/1 0/1 0/10/1 0/1 0/1 0/1 0/1 0/1 0/1 0/11011100/1 0/1 0/1 7位数据奇偶校验停止位起始位7位数据奇偶校验停止位空闲 n位 起始位7

17、位数据第n1个字符第n个字符第n1个字符数据低位数据高位下降沿指示下一个字符开始第10章 并行和串行接口电路 字符的前面是一位起始位(低电平),之后跟着58位的数据位,低位在前、高位在后。数据位后是奇、偶校验位,最后是停止位(高电平)。是否要奇、偶校验位,以及停止位设定的位数是1,1.5位或2位都由初始化时设置异步方式字来决定。第10章 并行和串行接口电路 5. 通信中必须遵循的规定通信中必须遵循的规定 字符格式的规定 通信中,传输字符的格式要按规定写,图10.5是异步通信的字符格式。在异步传输方式每个字符在传送时,前面必须加一个起始位,后面必须加停止位来结束,停止位可以为1位,1.5位,2位

18、。奇、偶校验位可以加也可以不加。第10章 并行和串行接口电路 比特率、波特率(baudrate) 比特率:比特率作为串行传输中数据传输速度的测量单位,用每秒传输的二进制数的位数bit/s(位/秒)来表示。 波特率:波特率是用来描述每秒钟内发生二进制信号的事件数,用来表示一个二进制数据位的持续时间。 第10章 并行和串行接口电路 有关在远距离传输时,数字信号送到传输介质之前要调制为模拟信号,再用比特率来测量传输速度就不那么方便直观了。因此引入波特率作为速率测量单位即:波特率1/二进制位的持续时间比特率可以大于或等于波特率,假定用正脉冲表示“1”,负脉冲表示“0”,这时比特率就等于波特率。假如每秒

19、钟要传输10个数据位,则其速率为l0波特,若发送到传输介质时,把每位数据用10个脉冲来调制,则比特率就为100b/s,即比特率大于波特率。第10章 并行和串行接口电路 发送时钟与波特率的关系是:时钟频率72波特率(n可以是l,16,32,64。,2为波特率因子,是传输一位二进制数时所用的时钟周期数。不同芯片的n由手册中给出)。 波特率是表明传输速度的标准,国际上规定的一个标准的波特率系列是:110,300,600,1200,1800,2400,4800,9600,19200。大多数CRT显示终端能在1109600波特率下工作,异步通信允许发送方和接收方的时钟误差或波特率误差在45。第10章 并

20、行和串行接口电路 6.信号的调制与解调信号的调制与解调 计算机对数字信号的通信,要求传输线的频带很宽,但在实际的长距离传输中,通常是利用电话线来传输,电话线的频带一般都比较窄。为保证信息传输的正确,都普遍采用调制解调器(modem)来实现远距离的信息传输,现在还有很多家庭上网仍使用modem连接。第10章 并行和串行接口电路 调制解调器,顾名思义主要是完成调制和解调的功能。经过调制器(modulator)可把数字信号转换为模拟信号,经过解调器(demodulator)把模拟信号转换为数字信号。使用modem实现了对通信双方信号的转换过程,如图10.6所示。现在modem的数据传输速率理论值可达

21、72Kb/s,而实际速率仅为33.6Kb/s。第10章 并行和串行接口电路图10.6 调制与解调过程计算机AMODEMAMODEMB计算机B0 111100000 111100001010数字信号模拟信号数字信号电话线第10章 并行和串行接口电路10.2 可编程并行接口电路可编程并行接口电路Intel 8255A 并行接口电路,在早期的微机中与串行口、软盘接口、硬盘接口等都放在一块多功能接口卡上,插在微机的扩展槽上使用。现在这部分电路已在微机的主板上由与CPU配套的芯片组北桥来实现其功能。如果要在其他的场合实现并行数据传送,在电路设计时采用专用的接口芯片最为方便。可编程的接口芯片8255A是完

22、成并行通信的集成电路芯片。第10章 并行和串行接口电路10.2.1 8255A的主要性能和内部结构的主要性能和内部结构 8255A是为Intel公司的80系列微机配套的通用可编程并行接口芯片,具有三个可编程的端口(A端口、B端口和C端口),每个端口8条线,共有24条I/O引脚,也可分为2组工作,每组12条线,并有三种工作方式。 可编程是指可通过软件设置芯片的工作方式,因此这个芯片在与外部设备相连接时,通常不需要附加太多的外部逻辑电路,这给用户的使用带来很大方便。第10章 并行和串行接口电路 芯片的主要技术性能如下: (1) 输入、输出电平与TTL电平完全兼容。 (2) 时序特性好。 (3) 部

23、分位可以直接置“1”/置“0”,便于实现控制接口使用。 (4) 单一的+5 V电源。 8255A的内部结构框图如图10.7(a)所示,图10.7(b)为8255A的外引脚图。从图中可以看到,8255A主要由4部分组成。第10章 并行和串行接口电路图10.7 8255内部结构和引脚图(a) 8255A内部结构;(b) 8255A外引脚图数 据总 线缓 冲 器读 写控 制逻 辑B组控 制端 口B(8)端 口 C下 半 部(4)端 口 C上 半 部(4)端 口A(8)A组控 制DBRDWRA0A1RESETCSCPU接 口内 部 逻 辑外 部 接 口PA7 PA0PC7 PC4PC3 PC0PB7

24、PB08255A12345678910111213141516171819204039383736353433323130292827262524232221PA3PA2PA1PA0RDCSGNDA0A1PC7PC6PC5PC4PC0PC1PC2PC3PB0PB1PB2PA4PA5PA6PA7WRRESETD0D1D2D3D4D5D6D7VCCPB7PB6PB5PB4PB3(a)(b)8位内 部数 据 总 线第10章 并行和串行接口电路 1. 三个独立的数据口三个独立的数据口 8255A的三个数据口分别是A端口、B端口、C端口,它们彼此独立,都是8位的数据口,用来完成和外设之间的信息交换。三个

25、口在使用上有所不同。 1) A端口 A端口对应一个8位的数据输入锁存器和一个8位的数据输出锁存器和缓冲器。因此A端口适合用在双向的数据传输场合,用A端口传送数据,不管是输入还是输出,都可以锁存。第10章 并行和串行接口电路 2) B端口和C端口 这两个口分别是由一个8位的数据输入缓冲器和一个8位的数据输出锁存器和缓冲器组成。因此用B端口和C端口传送数据作输出端口时,数据信息可以实现锁存功能;而用作输入口时,则不能对数据实现锁存,这一点在使用中要注意。在实际应用中,A端口和B端口通常作为独立的输入口和输出口,而C端口常用来配合A端口和B端口的工作使用。C端口分成两个4位的端口,这两个4位的端口分

26、别作为A端口和B端口的控制信号和输入状态信号使用。第10章 并行和串行接口电路 2. A组控制电路和组控制电路和B组控制电路组控制电路 控制电路分成A组控制和B组控制两组,A组控制电路控制A端口和C端口的高4位(PC4PC7)。B组控制电路控制B端口和C端口的低4位(PC0PC3)。这两组控制电路的作用是:由它们内部的控制寄存器接收CPU输出的方式控制命令字,还接收来自读/写控制逻辑电路的读/写命令,根据控制命令决定A组和B组的工作方式和读/写操作。第10章 并行和串行接口电路 3. 读写控制逻辑电路读写控制逻辑电路 这部分电路是用来完成对8255A内部三个数据口的译码工作,由CPU的地址总线

27、A1、A0和8255A的片选信号CS和WR、RD信号组合后产生控制命令,并将产生的控制命令传送给A组和B组的控制电路,从而完成对数据信息的传输控制。8255A的控制信号与执行的操作之间的对应关系如表10-1所示。第10章 并行和串行接口电路表表10-1 8255A的控制信号与执行的操作之间的对应关系的控制信号与执行的操作之间的对应关系CSRDWRA1A0执行的操作000000000010101011101x1010100011x0 00 00 10 11 01 01 11 11 1x xx x读A端口(A端口数据数据总线)写A端口(A端口数据总线数据)读B端口(B端口数据数据总线)写B端口(B

28、端口数据总线数据)读C端口(C端口数据数据总线)写C端口(C端口数据总线数据)当D71时,对8255A写入控制字当D70时,对C端口置位/复位非法的信号组合数据线D7D0进入高阻状态未选择第10章 并行和串行接口电路 4. 数据总线缓冲器数据总线缓冲器 这是一个双向、三态的8位数据总线缓冲器,是8255A和系统总线相连接的通道,用来传送输入/输出的数据、CPU发出的控制字以及外设的状态信息。总之,8255A与CPU之间的所有信息传输都要经过数据总线缓冲器。第10章 并行和串行接口电路10.2.2 8255A的外部特性的外部特性 8255A是40条引脚的双列直插式芯片,引脚排列如图10.7(b)

29、所示。单一的+5 V电源,使用时要注意它的+5V电源引脚是第26脚,地线引脚是第7脚,它不像大多数TTL芯片电源和地线在右上角和左下角的位置,除了电源和地线之外,其他引脚的信号按连接的功能可分为两大组。第10章 并行和串行接口电路 1. 与与CPU相连的引脚相连的引脚 RESET(35PIN):芯片的复位信号,高电平时有效。复位后把8255A内部的所有寄存器都清0,并将三个数据口自动设置为输入口。 CS(6PIN):片选信号,低电平时有效。只有当CS=0时,芯片被选中,才能对8255A进行读、写操作。 RD(5PIN):读信号,低电平有效。只有当CS=0,RD=0,才允许从8255A的三个端口

30、中读取数据。 WR(36PIN):写信号,低电平有效。只有当CS=0,WR=0,才允许从8255A的三个端口写入数据或者是写入控制字。第10章 并行和串行接口电路 A1、A0(8,9PIN):端口译码信号。用来选择8255A内部的三个数据端口和一个控制端口的地址。其中对控制口只能进行写操作。 (1) 当A1A0=00时,选中A端口。 (2) 当A1A0=01时,选中B端口。 (3) 当A1A0=10时,选中C端口。 (4) 当A1A0=11时,选中控制端口。 A1、A0与读、写信号组合对各端口所执行的操作如表10-1所示。 D7D0(2734PIN):双向三态8位数据线,与系统的数据总线相连接

31、。第10章 并行和串行接口电路 8255A的数据线为8条,这样8位的接口芯片在与8086外部数据线为16条的CPU相连接时,应考虑接口芯片本身对地址的要求。由于在8086这样的16位外部总线系统中,CPU在进行数据传输时,低8位对应一个偶地址,高8位对应一个奇地址。如果将8255A的数据线D7D0与8086CPU的数据总线的低8位相连的话,从CPU这边看来,要求8255A的4个端口地址都应为偶地址,这样才能保证对8255A的端口的读/写能在一个总线周期内完成,但又要满足8255A本身对4个端口规定的地址要求是00,01,10,11。因此将8255A的A1和A0分别与8086系统总线的A2和A1

32、相连,而将最低位A0总设置为0。第10章 并行和串行接口电路2. 和外设端相连的引脚和外设端相连的引脚PA7PA0(3740 PIN,l4PIN):A端口的输入/输出引脚PB7PB0(2518 PIN):B端口的输入/输出引脚PC7PC0(1013,1714 PIN):C端口的输入/输出引脚第10章 并行和串行接口电路10.2.3 8255A的控制字和编程的控制字和编程 由CPU执行输出指令,向8255A的端口输出不同的控制字来决定它的工作方式。控制字分为两种,分别称为方式选择控制字和端口C置1/置0控制字。根据控制寄存器的D7位的状态决定是哪一种控制字。 1. 方式选择控制字方式选择控制字

33、方式选择控制字用来决定8255A三个数据端口各自的工作方式,它的格式如图10.8所示。它由一个8位的寄存器组成。第10章 并行和串行接口电路图10.8 8255A的方式选择控制字D7D6D5D4D3D2D1D0PC3PC01:输入0:输出00:方式 001:方式 11x:方式 2A端口1:输入0:输出PC7PC41:输入0:输出B组方式0:方式01:方式1B端口1:输入0:输出B组控制A组控制方式选择控制字识别位,为1选中第10章 并行和串行接口电路 D7位为“1”时,为方式选择控制字的标识位。 D6、D5位决定A端口的工作方式,D6D5位为00、01、1x时分别表示A端口工作在方式0、方式1

34、和方式2下。 D4位决定A端口工作在输入还是输出方式。D4位为0时,A端口工作在输出方式;D4位为1时,A端口工作在输入方式。 D3位决定用于A端口的C端口高4位PC7PC4是作为输入端口,还是作为输出端口。D3位为0时,PC7PC4作输出;D3位为1时,PC7PC4作输入。 D2位用来选择B端口的工作方式。D2位为0时,B端口工作在方式0,D2位为1时,B端口工作在方式1。第10章 并行和串行接口电路 D1位决定B端口作为输入还是输出端口。D1位为1时B端口工作在输入方式;D1位为0时B端口工作在输出方式。 D0位决定用于B端口的C端口低4位PC3PC0作为输入,还是输出。D0位为0时,PC

35、3PC0作输出;D0位为1时,PC3PC0作输入。 如果要求8255A的A端口作输入,B端口和C端口作输出,A组工作在方式0,B组工作在方式1,用三条指令可完成对芯片工作方式的选择。第10章 并行和串行接口电路MOV AL,94H;方式选择控制字送ALMOV DX,PortCtr ;控制端口地址PortCtr送DXOUTDX,AL;方式选择控制字输出给8255A的控制端 口,完成方式选择第10章 并行和串行接口电路 2. C端口置端口置1/置置0控制字控制字 8255A在和CPU传输数据的过程中,经常将C端口的某几位作为控制位或状态位来使用,从而配合A端口或B端口的工作。为了方便用户,在825

36、5A芯片初始化时,C端口置1/置0控制字可以单独设置C端口的某一位为0或某一位为1。控制字的D7位为“0”时,是C端口置1/置0控制字中的标识位,具体的格式如图10.9所示。 第10章 并行和串行接口电路图10.9 8255A的C端口置1/置0控制字D7D6D5D4D3D2D1D0C端口置位识别位,为0有效任意值C口位选择000 : PC0001 : PC1010 : PC2011 : PC3100 : PC4101 : PC5110 : PC6111 : PC7选中位置1/置0选择0 : 置01 : 置1第10章 并行和串行接口电路 D6D4位可为任意值,不影响操作。D3D1位用来决定对C端

37、口8位中的哪一位进行操作。D0位用来决定对D3D1所选择的位是置1,还是置0。 例如,要将C端口的PC3置0,PC7置1,可用下列程序段实现。MOVAL,06H;PC3置0控制字送ALMOVDX,PortAdd;控制端口地址PortAdd送DXOUTDX,AL;对PC3完成置0操作MOVAL,0FH;PC7置1控制字送ACOUTDX,AL;完成对PC7置1操作第10章 并行和串行接口电路10.2.4 8255A的工作方式的工作方式 8255A有三种工作方式,分别称为方式0,方式1和方式2。其中A端口可以工作在三种方式中的任一种;B端口只能工作在方式0和方式1;C端口通常作为控制信号使用,配合A

38、端口和B端口的工作。每种工作方式的具体内容如下所述。第10章 并行和串行接口电路 1. 方式方式0:基本的输入:基本的输入/输出方式输出方式 方式0之所以被称为基本的输入/输出方式,是因为在这种方式下,A端口、B端口和C端口(C端口分为2个4位使用)都可提供简单的输入和输出操作,对每个端口不需要固定的应答式联络信号。工作在方式0时,在程序中可直接使用输入指令(IN)和输出(OUT)指令对各端口进行读写。方式0的基本定义是2个8位的端口和2个4位的端口。任何一个端口都可以作为输入或输出,输出的数据可以被锁存,输入的数据不能锁存。 方式0的输入时序如图10.10所示,输出时序如图10.11所示。从

39、输入时序图可以看到,对各信号的要求是:第10章 并行和串行接口电路 (1) 地址信号要领先于RD信号到达,8255A在RD信号有效以后,最长经过250 ns的时间,就可以使数据在数据总线上得到稳定。 (2) 在一般的微处理器系统中都配备了地址锁存器,保证CPU对先发出的地址能够锁存,可以满足地址信号先于RD信号到达,对于从读信号有效到数据稳定的时间,应由输入设备给予满足。在使用时应注意,方式0对输入数据不做锁存。第10章 并行和串行接口电路图10.10 8255A方式0输入时序tRRtIRtARtRDtDFtRAtHR输入数据数据有效数据有效A1、A0D7 D0RDCS第10章 并行和串行接口

40、电路图10.11 8255A方式0输出时序数据有效数据有效A1、A2D7 D0WRCS输出数据tWWtDWtWDtWAtWBtAW第10章 并行和串行接口电路表表10-2 8255方式方式0输入时序各参数说明输入时序各参数说明RD参 数说 明8255A最小时间/ns最大时间/nstRR读脉冲的宽度300 tAR地址稳定领先于读信号的时间0 tIR输入数据领先于的时间0 tHR读信号过后数据继续保持时间0 tRA读信号无效后地址保持时间0 tRD从读信号有效到数据稳定的时间 250tDF读信号撤除后数据保持时间10150第10章 并行和串行接口电路 从输出时序图可以看到,为了将数据能可靠地输出到

41、8255A,对各信号的要求是: (1) 地址信号必须在写信号之前有效,同时要求在信号有效(也就是为低电平时)期间内,地址信号不能发生变化,要保证一直有效,直到在撤消(变高后)后的20 ns时间以后,地址信号才允许发生变化。 (2) 写脉冲 (为低电平时间)的宽度最小要求是400 ns。 (3) 要求数据也必须在写信号之前最少有100 ns时间出现在数据总线上。写信号撤消后,数据的最小保持时间是30 ns。第10章 并行和串行接口电路表表10-3 8255A方式方式0输出时序各参数说明输出时序各参数说明参 数说 明8255A最小时间/ns最大时间/nstAW地址稳定领先于读信号的时间0 tWW写

42、脉冲的宽度400 tDW数据有效时间 100 tWD数据保持时间30 tWA写信号撤消后的地址保持时间20 tWB写信号结束到数据有效的时间350第10章 并行和串行接口电路 满足上述条件,写信号结束后,最长经过350 ns的时间,CPU输出的数据就可以出现在8255A的指定端口。 方式0一般用于无条件传送的场合,不需要应答式联络信号,外设总是处于准备好的状态。也可以用作查询式传送,查询式传送时,需要有应答信号。可以将A端口、B端口作为数据口使用。把C端口分为2部分,其中4位规定为输出,用来输出一些控制信息,另外4位规定为输入,用来读入外设的状态。利用C端口配合A端口和B端口完成查询式的I/O

43、操作。第10章 并行和串行接口电路 2. 方式方式1:选通输入:选通输入/输出方式输出方式 在这种方式下,当A端口和B端口进行输入输出时,必须利用C端口提供的选通和应答信号,而且这些信号与C端口中的某些位之间有着固定的对应关系,这种关系是硬件本身决定的不是软件可以改变的。由于工作在方式l时,要由C端口中的固定位来作为选通和应答等控制信号,因此称方式1为选通的输入/输出方式。方式1的基本定义是,分成2组(A组和B组),每组包含一个8位的数据端口和1个4位的控制/数据端口。8位的数据端口既可以作为输入,也可以作为输出,输入和输出都可以被锁存。4位的控制/数据端口用于传送8位数据端口的控制和状态信息

44、。第10章 并行和串行接口电路 1) 选通的输入方式 方式1在选通输入方式下对应的控制信号如图10.12所示。图10.13是方式1在选通输入方式的工作时序图。选通输入方式的工作过程是: 当外设的数据已送到8255A某个端口的数据线上时,就发出选通输入信号STB,将数据通过A端口或B端口锁存到8255A的数据输入寄存器,STB信号的宽度至少是500 ns。STB信号变低后最多经过300 ns时间,使输入缓冲器满信号IBF变为高电平,如图10.13中表示的箭头。第10章 并行和串行接口电路输入缓冲器满意味着将阻止外设输入新的数据,可供CPU来查询。在选通输入信号结束后,最多经过300 ns时间,向

45、CPU发出中断请求信号(要在中断允许的情况下),如图10.13中表示的箭头,使中断请求信号INTR变高,CPU可以响应中断。当CPU响应中断后才发出读信号RD,将数据读入到CPU中,读信号有效(低电平为有效)后,最多经过400 ns时间,STB就清除中断请求,使中断请求信号变低,如图10.13中表示的箭头。当读信号结束后,才使输入缓冲器满信号IBF变低,如图10.13中表示的箭头。IBF变低表明输入缓冲器已空,通知外设可以输入新的数据。第10章 并行和串行接口电路图10.12 方式1选通输入下对应的控制信号(a) 对A端口;(b) 对B端口1011 I/O1011 I/O 11111D7D6D

46、5D4D3D2D1D0D7D6D5D4D3D2D1D0D7D6D5D4D3D2D1D0A组工作于方式1输入的控制字A组和B组工作于方式1输入的控制字B组工作于方式1输入的控制字方式1B端口为输入PC7、PC61输入0输出PC7、PC61输入0输出A端口为输入方式1STBAIBFAINTRAI/OPC4PC5PC3INTEA&PC7PC6PA7PA02RD8PC2PC1PC0INTEB&PB7PB0RD8INTRBIBFBSTBB(a)(b)第10章 并行和串行接口电路图10.13 8255A方式l输入时序STBIBFINTRRD来自外设的输入数据数据有效数据有效1234tSTt

47、SIBtSITtRITtPHtPStRIB第10章 并行和串行接口电路表表10-4 8255A方式方式1输入时序参数说明输入时序参数说明STBSTBRDRD参 数说 明8255A最小时间/ns最大时间/nstST选通脉冲的宽度500 tSIB选通脉冲有效到IBF有效之间的时间 300tSIT =1到中断请求INTR有效之间的时间 300tPH数据保持时间180 tPS数据有效到 无效之间的时间0 tRIT 有效到中断请求撤除之间的时间 400tRIB 为1到IBF为0之间的时间 300第10章 并行和串行接口电路 当8255A的A端口和B端口工作在选通输入方式时,对应的C端口固定分配,规定是P

48、C3PC5分配给A端口,PC0PC2分配给B端口,C端口剩下的2位PC7、PC6可作为简单的输入/输出线使用。控制字的D3位为“1”时,PC7、PC6作输入;控制字的D3位为“0”时,PC7、PC6作输出。第10章 并行和串行接口电路 在方式1选通输入方式时,各控制信号的意义如下: STB(Strobe):选通输入信号,低电平有效。A组方式控制字中对应PC4;B组方式控制字中对应PC2。当该信号有效时,从外部设备来的8位数据送入到8255A的输入缓冲器中,负脉冲宽度最小是500 ns。第10章 并行和串行接口电路 IBF(Input Buffer Full):输入缓冲器满信号,高电平有效。A组

49、方式控制字中对应PC5;B组方式控制字中对应PC1。这是8255A送给外设的联络信号,当8255A的输入缓冲区已有一个新数据后,输出这个信号供CPU查询。该信号在选通输入信号STB变低后,300 ns时间内即变为有效的高电平。在RD信号撤消后的300 ns时间内IBF信号才撤消,变为无效的低电平,这样保证了数据传输的可靠性。第10章 并行和串行接口电路 INTR(Interrupt Request):中断请求信号,高电平有效。A组方式控制字中对应PC3;B组方式控制字中对应PC0。这是8255A向CPU发出的中断请求信号。当STB信号撤消变为高电平后最多300 ns时间内,并且IBF信号也为高

50、电平,INTR信号产生变为有效的高电平。INTR信号变高后可以请求CPU读取数据。当CPU发出的RD信号有效后,400 ns的时间内INTR信号将撤消,变为低电平。第10章 并行和串行接口电路 INTE(Interrupt Enable):中断允许信号,高电平有效。该信号为高时,允许中断请求,为低时则屏蔽中断请求。INTE的状态是用软件通过由C端口置1/置0控制字来控制的,在A组中,使PC4置“1”后INTEA变高;在B组中,使PC2置“1”后INTEB变高,A端口和B端口才允许中断。如果PC4和PC2都置“0”,与之对应的INTE信号为低,则禁止中断。 对于这种选通的输入方式,如果采用查询式

51、输入时,CPU先查询8255A的输入缓冲器是否满了,也就是IBF是否为高? 如果输入缓冲器满信号IBF为高,则CPU就可以从8255A读入数据。如果采用中断方式传送数据时,应该先用C端口置1/置0的控制字使相应的端口允许中断,也就是要使PC4或PC2置1。第10章 并行和串行接口电路 2) 选通的输出方式 方式1在选通输出情况下对应的控制信号如图10.14所示,图10.15是方式1选通输出情况下的工作时序图。这种方式的工作过程与选通输入的情况相类似。第10章 并行和串行接口电路图10.14 方式l输出时C端口对A、B端口的控制(a) 对A端口;(b) 对B端口1010 I/O1010 I/O

52、10110D7D6D5D4D3D2D1D0D7D6D5D4D3D2D1D0D7D6D5D4D3D2D1D0A组工作于方式1输出的控制字A组和B组工作于方式1输出的控制字B组工作于方式1输出的控制字方式1B端口为输出PC5、PC41输入0输出PC5、PC41输入0输出A端口为输出方式1ACKAOBFAINTRAI/OPC6PC7PC3INTEA&PC5PC4PA7PA02WR8PC2PC1PC0INTEB&PB7PB0WR8INTRBOBFBACKB(a)(b)第10章 并行和串行接口电路图10.15 8255A方式1输出时序WROBFINTRACK送往外设的输出数据数据有效tA

53、OBtWOBtWITtAKtAITtWB2134第10章 并行和串行接口电路 当8255A的A端口和B端口工作在选通输出方式时,对应的C端口也是固定分配,规定是PC3、PC6、PC7分配给A端口;PC2、PC1、PC0分配给B端口,剩下的2位PC4、PC5可作为简单的输入/输出线使用。当控制字的D3位为“1”时,PC4、PC5作输入;当控制字的D3位为“0”时,PC4、PC5作输出。 第10章 并行和串行接口电路 方式1选通输出方式时,各控制信号的意义如下: OBF(Output Buffer Fu11):输出缓冲器满信号,低电平有效。A组方式控制字中对应PC7;B组方式控制字中对应PC1,这

54、是8255A与外设的联络信号。当CPU向8255A的端口中传送了数据以后,由8255A向外设发出低电平的OBF信号,通知外设可以把数据取走。由输出指令产生的写信号WR的上升沿出现后,最多经过650 ns时间,将OBF信号置成有效即变为低电平,如图10.15中表示的箭头。当应答信号ACK变为有效的低电平后350 ns时间,OBF信号撤消变为高电平,如图10.15中表示的箭头。第10章 并行和串行接口电路表表10-5 8255A方式方式1输出时序参数说明输出时序参数说明OBFACKACK参 数说 明8255A最小时间/ns最大时间/nstWIT从写信号有效到中断请求无效的时间 850tWOB从写信

55、号无效到输出缓冲器清的时间 650tAOB 有效到无效的时间 350tAK 脉冲的宽度300 tAIT 为1到发新的中断请求的时间 350tWB写信号撤除到数据有效的时间350ACK第10章 并行和串行接口电路 ACK(Acknowledge):数据接收应答信号,低电平有效。A组方式控制字中对应PC6;B组方式控制字中对应PC2,这是外设的响应信号,当CPU输出给8255A的数据已由外设接收后,外设就向8255A回送一个低电平的应答信号ACK。 INTR:中断请求信号,高电平有效。A组方式控制字中对应PC3;B组方式控制字中对应PC0。当外设已经接受了CPU输出的数据后,由8255A向CPU发

56、出中断请求,要求CPU输出新的数据。当ACK撤消后为高电平,OBF也为高电平,中断允许信号INTE也为高时,INTR中断请求信号被置位为高电平,如图10.19中表示的箭头。作为请求CPU进行下一次数据输出的中断请求信号,是在WR有效的下降沿出现后850 ns时间内使它变为无效的低电平,如图10.19中表示的箭头。第10章 并行和串行接口电路 INTE:中断允许信号,高电平有效。当该信号为“1”时,允许中断,为“0”时,A端口(B端口)处于中断屏蔽状态,即不发出中断请求信号INTR。在使用时,中断允许信号INTE是用软件通过对C端口置1/置0的控制字来设置的。当PC6置1时,A端口允许中断;PC

57、2置1,B端口允许中断。反之,如果A、B端口所对应的PC6、PC2置0时,则处于中断屏蔽状态,即不允许中断。第10章 并行和串行接口电路 当8255A工作在方式l输出选通方式时,一般是采用中断方式与CPU通信。从图10.19方式1输出工作时序图中可以看到,CPU响应中断以后,就向8255A输出数据,写信号出现。当写信号WR撤消,其上升沿一方面撤消中断请求信号INTR,如图10.19中表示的箭头使INTR变低,表示CPU对上一次中断已经响应过。另一方面使OBF信号变为有效的低电平,如图10.19中表示的箭头,以通知外设可以接收下一个数据。第10章 并行和串行接口电路 实际上,CPU在发出写信号后

58、要经过最长350 ns时间,数据才能出现在端口的输出缓冲器中。当外设收到数据后,便发出一个ACK信号,ACK信号有效后使OBF变成无效的高电平,如图10.19中表示的箭头,表示数据已经取走,当前缓冲器空。ACK信号结束时使INTR信号变为有效的高电平,如图10.19中表示的箭头,向CPU发出中断请求信号,从而开始新的数据输出过程。第10章 并行和串行接口电路 3. 方式方式2:带选通的双向传输方式:带选通的双向传输方式 在双向的传输方式中,8255A可以向外设发送数据,同时CPU通过这8位数据线又接收外设的数据,因此称为双向的传输方式。方式2的基本定义是,只能适用于A端口,一个8位的双向端口(

59、A端口)和1个5位的控制端口(C端口)。A端口的输入和输出都可以被锁存。5位的控制端口用于传送8位双向端口的控制和状态信息。当A端口工作在方式2时,由PA7PA0作为8位数据线,因为要由C端口对A端口进行控制,所以称为带选通的双向传输方式。C端口对A端口的控制信号分别如图10.16和图10.17所示。在这种方式下,C端口中有5位PC7PC3作为控制信号和状态信息使用,剩下的3位PC2PC0可作为简单的输入/输出线使用。当控制字的D0位为1时,PC2PC0作输入;当控制字的D0位为0时,PC2PC0作输出。第10章 并行和串行接口电路 STB:选通信号,低电平有效。对应于PC4,由外设提供给82

60、55A。该信号负责把外设送到8255A的数据送入输入锁存器。 IBF:输入缓冲器满信号,高电平有效。对应PC5,是8255A送给CPU的状态信息,供CPU查询用。当该信号有效时,表示当前已经有一个新的数据送到了输入锁存器中,CPU可以取走。 OBF:输出缓冲器满信号,低电平有效。对应PC7,由8255A发给外设的选通信号,当OBF有效时,表明CPU已经将一个数据写入8255A的A端口中,通知外设可以取走数据。第10章 并行和串行接口电路 INTR:中断请求信号,高电平有效。对应PC3,不论A端口工作在输入方式还是工作在输出方式,当一个操作完成,并且要进入下一个操作时,8255A都要向CPU发出中断请求信号。 ACK:数据接收应答信号,低

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论