毕业论文开题报告基于FPGA的DDS数字信号源的设计开题报告_第1页
毕业论文开题报告基于FPGA的DDS数字信号源的设计开题报告_第2页
毕业论文开题报告基于FPGA的DDS数字信号源的设计开题报告_第3页
毕业论文开题报告基于FPGA的DDS数字信号源的设计开题报告_第4页
毕业论文开题报告基于FPGA的DDS数字信号源的设计开题报告_第5页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、四川师范大学毕业设计开题报告姓名 王蕾学号2008070643专业 2008070643题目基于FPGA的DDS数字信号源设计1、选题背景(含国内外相关研究综述及评价)与意义。(1)背景:直接数字频率合成(Direct Digital Synthesizer,简称:DDS)技术是一种新的全数字的频率合成原理,它从相位的角度出发直接合成所需波形。这种技术由美国学者J.Tiercy,M.Rader和B.Gold于1971年首次提出,但限于当时的技术和工艺水平,DDS技术仅仅在理论上进行了一些探讨,而没有应用到实际中去。近30年来,随着超大规模集成(Very Large Scale Integrat

2、ion,简称:VLSI)、复杂可编程逻辑器件(Complex Programmable Logic Device,简称:CPLD)、现场可编程门阵列(Field Programmable Gate Array,简称:FPGA)等技术的出现以及对DDS理论的进一步探讨,使得DDS得到了飞速的发展。由于其具有频率转换快、分辨率高、频率合成范围宽、相位噪声低且相位可控制的优点,因此,DDS技术常用于产生频率快、转换速度快、分辨率高、相位可控的信号,广泛应用于电子测量、调频通信、电子对抗等领域。近年来,已有DDS技术的波形发生器陆续被研制、生产和投入应用。(2)意义:信号源是一种基本的电子设备,广泛应

3、用于通信,雷达,测控,电子对抗以及现代化仪器仪表等领域,是一种为电子测量工作提供符合严格技术要求的电信号设备,和示波器、电压表、频率计等仪器一样是最普遍、最基本也是应用最广泛的的电子仪器之一,几乎所有电参量的测量都要用到信号发生器。综上所述,不论是在生产还是在科研与教学上,信号发生器都是电子工程师信号仿真试验的最佳工具。随着现代电子技术的飞速发展,现代电子测量工作对信号发生器的性能提出了更高的要求,不仅要求能产生正弦信号源、脉冲信号源,还能根据需要产生函数信号源和高频信号源,信号源常有三方面的用途:(1)激励源,作为某些电器设备的激励信号。(2)信号仿真,当要研究一个电气设备在某种实际环境下所

4、受的影响时,需要施加具有与实际环境相同特性的信号,加高频干扰信号,这是旧需要对干扰信号进行仿真。(3)校准源,用于对一般信号源进行校准或对比,有时称为标准源。 而传统信号发生器采用专用芯片,成本高,控制方式不灵活,已经越来越不能满足现代电子测量的需要,正逐步退出历史舞台。可见,为适应现代电子技术的不断发展和市场要求,研究制作高性能的任意波形发生器十分有必要,而且意义重大。基于FPGA的DDS信号发生器,由于可以获得很高的频率稳定度和精确度,同时可以根据需要方便地实现各种比较复杂的调频、调相和调幅功能,因此发展非常迅速,尤其是最近随着现代电子技术的不断发展,其应用更是有了质的飞跃。目前我国已经开

5、始研制信号发生器,并获得了可喜的成果,但总的来说,我国波形发生器还没有形成真正的产业,并且我国目前在波形发生器的的种类和性能都与国外同类产品存在较大的差距,因此加紧对这类产品的研制显得迫在眉睫。2、选题研究的方法与主要内容。研究方法:直接数字式频率合成(DDS)技术是近年来随着数字集成电路和微电子技术的发展而迅速发展起来的一种新的频率合成技术。其基本原理就是将波形数据先存储起来,然后在频率控制字的作用下,通过相位累加器从存储器中读出波形数据,最后经过数/模转换和低通滤波后输出频率合成。这种频率合成方法可以获得高精度频率和相位分辨率、快速频率转换时间和低相位噪声的频率信号,而且结构简单集成度高。

6、下图1为利用FPGA设计DDS信号发生器的结构框图。该系统可实现标准的方波、三角波和正弦波输出。其中相位累加器是一个带有累加功能的加法器,它以设定的频率控制字作为步长来进行加法运算,当其和满时清零,并进行重新运算,相位寄存器它主要作用是接受发送来的相位控制字数据并进行寄存,当下一个时钟到来时,输入寄存的数据,对输出信号的频率和相位进行控制。波形存储器是DDS的关键部分,设计时首先需要对时域信号进行采样,将采样的信号数据储存到波形存储器ROM中,每一个地址对应一个波形点的数值。整个系统各模块实在基准时钟信号CLK的控制下协调工作的。频率字寄存器频率字累加器寻址累加器信号存储器相位字寄存器控制字寄

7、存器基准时钟CLK频率控制字相位控制字波形控制字主要内容: FPGA是一类高集成度的可编程逻辑器件,起源于美国的Xilinx公司,该公司于1985年推出了世界上第一块FPGA芯片。在这二十年的发展过程中,FPGA的硬件体系结构和软件开发工具都在不断的完善,日趋成熟。从最初的1200个可用门,90年代时几十万个可用门,发展到目前数百万门至上千万门的单片FPGA芯片,Xilinx、Altera等世界顶级厂商已经将FPGA器件的集成度提高到一个新的水平。FPGA结合了微电子技术、电路技术、EDA技术,使设计者可以集中精力进行所需逻辑功能的设计,缩短设计周期,提高设计质量。一个完整的FPGA设计流程包

8、括电路设计与输入、功能仿真、综合后仿真、实现、布线后仿真和下板调试等主要步骤,如下图3所示。开 始电 路 设 计 与 输 入功能仿真正确否综合仿真正确否综 合 优 化实 现 过 程时序仿真正确否烧 写 芯 片,在 线 调 试结 束综合优 化问题?布局布线问题?原理问题?YNNYYNNYYYNN3、研究条件和可能存在的问题。研究条件:本次设计要求利用FPGA设计DDS信号发生器,利用Quartus II软件对信号发生器进行电路设计功能仿真,并对仿真结果进行分析。可能存在问题:1、基于FPGA的DDS信号器的实现方法有多种,在选择比较合适的方案时,会遇到困难。解决方法是对各种实现方法的原理进行深入研究,对比选择较好的实现方式。2、使用Quartus II软件编译程序的时候肯定会出现这样或那样的错误,解决方法是通过查找相关书籍或请教老师查找程序中的语法错误并改正错误。3、在使用Quartus II软件仿真的过程中,对某些操作可能不太熟悉,解决方法是查找相关资料,学习软件的使用方法。4、在硬件调试过程中可能不能完全达到技术指标,解决方法是更换些许元器件,需要反复

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论