




版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、控制系统频率特性测试东南大学无线电系东南大学无线电系束海泉束海泉TEL:85121052E-mail: 控制系统的数学描述 微分方程 传递函数 状态方程一个简单机电系统的数学模型222(1) (2)375 ; eMeMdIudtGD dnMdtEMECnMCInC CdnR dnndtL dtLGDIREL将反电势 和转矩 用转速和电流变3753+量表示:可得到以转速 为变量的电动机的二阶微分方程+:电压平衡方程转矩平衡方程22(3)MCuLGDya ybu75 1 y+a系统的外部描述,表现为输入输出之间的微分方程系统,本例为二阶方程.(3)若采用系统的两个变量 电流 和 转速 I, n 来
2、描述,则为二元一阶方程组 (1) (2)上述两个变量为系统的 状态变量111122122)00(,nI,naaaa由两个一阶方程构成的方程组的解由系数矩阵决定:以实现各变量之间的,以方便实现对各个变量的单独控制.(1),(2)解耦通过选择本例中为使对角矩阵成为状态变量实现解耦后系统的状态变量图微分方程的时间解微分方程的时间解系统的 时域分析 测量方法: 冲击响应 阶跃响应 斜坡响应 脉冲响应阶跃响应斜坡 积分 微分 响应 积分 微分随动系统的时间响应一阶 二阶系统时域响应的评价指标 上升时间 峰值时间 超调量 调节时间 稳态误差 阻尼 振荡 频率特性频率特性与稳定性幅值裕度和相位裕度频率特性与
3、传递函数的关系( )( )A()HH sj频率特性可以用仪器测试获得频率特性可以用仪器测试获得电路系统和机电系统电路系统和机电系统频率特性的测试方法频率特性的测试方法-系统外部参数的描述方法系统外部参数的描述方法 瞬态测试法 冲击响应测试分析 稳态测试法 点频,扫频测试频率特性测试频率特性测试东南大学无线电系束海泉Tel:83792479Email: 频率特性测试的知识准备频率特性测试的知识准备制作频率特性测试仪需要准备的知识可分为下述两类:制作频率特性测试仪需要准备的知识可分为下述两类:一,理解网络频率特性的概念,理论,力求了解较多的频率特性测试方一,理解网络频率特性的概念,理论,力求了解较
4、多的频率特性测试方法,各种方法的特点和它们适用的频率范围和适应对象。有关知识可参法,各种方法的特点和它们适用的频率范围和适应对象。有关知识可参考电路分析和信号与系统类的书藉。考电路分析和信号与系统类的书藉。二,从电子工程技术方面,需要了解频率特性测试方法和频率特性测试二,从电子工程技术方面,需要了解频率特性测试方法和频率特性测试仪的有关知识,如频率逐点步进测试和扫频法测试的具体方法步骤,所仪的有关知识,如频率逐点步进测试和扫频法测试的具体方法步骤,所需要的仪器设备,专用的频率特性测试仪,如网络分析仪和扫频仪的功需要的仪器设备,专用的频率特性测试仪,如网络分析仪和扫频仪的功能,种类,特点,方案构
5、成,主要性能指标等。用于不同频率范围的频能,种类,特点,方案构成,主要性能指标等。用于不同频率范围的频率特性测试仪,其实施方案往往大不相同。率特性测试仪,其实施方案往往大不相同。 扫频仪和网络分析仪是专门用于网络频率特性分析的仪器,扫频信扫频仪和网络分析仪是专门用于网络频率特性分析的仪器,扫频信号源和频率合成信号源是其中的关键技术。号源和频率合成信号源是其中的关键技术。频率特性的概念及应用频率特性的概念及应用 电路系统的性能描述 时域 频域 内部状态的描述-电路定律 性能的外部描述-信号与系统理论频率特性的概念 频率特性是以频率为变量描述系统特性的一种图示方法。频率特性测试仪用于系统的频率特性
6、测试。频率特性测试方法是一种获得网络频率特性的实验方法。我们知道,当网络系统的电路结构和电路中的元件参数已知时,可以根据电路分析的方法,求得电路中各个状态变量,获得关于电路系统的完整信息。而在很多情况下,无法知道电路的详细结构,或无法获得电路中各个元件的准确参数,即所要分析的电路系统是属于“黑箱”或“灰箱”问题。 对于单输入单输出的二端口网络系统,可以通过传输特性和反射特性来描述,对于低频电路网络,我们只关心电路系统的传输特性,它可以用传递函数H(s)来描述,系统的传递函数H(s)可以通过输入和零状态响应输出来求得,无需知道网络内部结构和参数等信息。实际上,我们只需考察s沿轴变化时的H(j),
7、这就是系统的频率特性,它是H(s)的一种以频率为变量的图形描述方法,有着明显的物理意义,是实际中应用最多的系统特性的表示形式。 由于采用这种描述时,无须知道网络内部结构和参数等信息,只需知道系统的输入与输出,而系统的输入输出又是可以通过测量来得到的,因而频率特性H(j)有着重要的理论和实用价值,在工程实践和科学实验中都有着广泛的应用。 通过测量网络的输入和输出经计算得到网络的H(j)的方法,就是获得频率特性的实验测试方法。频率特性测试仪即为用于频率特性测试的仪器。 频率特性H(j)又称为频率响应或简称为频响函数,它是个复数,由幅值和相位两部分构成,分别称为幅频特性和相频特性.在很多情况下,只需
8、要测量幅频特性。对于高频网络,有时还要测试它的反射特性。 从频段上分,有高频,低频的分析仪。声和振动以及结构分析等,属低频。 自动控制系统的分析领域属低频。可用低频的频率特性分析仪测试。亦有专门的用于系统特性分析的仪器。如很多电子仪器公司制造的动态分析仪。动态分析仪。外部模型电路系统的频率特性测试-系统性能的外部描述方法-一种测试测量的实验方法 频率特性与其他描述的关系 频率特性的测试方法 时域测量-动态测试法 频域测量-稳态测试法频率特性的两种测试方法 一,沖激响应测试法系统的传递函数H(s)定义为零状态响应函数R(s)与激励函数E(s)之比 H(s)R(s)和E(s)分别是时域中的零状态响
9、应函数r(t) 和激励函数e(t)的拉氏变换式,H(s)是系统特性在复频域中的表述形式。当s= j时,R(j)和E(j)分别是响应和激励的傅立叶变换式,H(j)即是系统特性在频域中的表述形式,即频率特性。实际应用中,经常将H(j)表示为幅频特性和相频特性两个部分H(j)= H(j)e模量H(j)为其幅频特性,相角() 为相频特性。图6。1中,输入激励信号为e(t),输出响应为r(t),可以按下式计算: H(j)=R(j)/E(j)其中,R(j)和E(j)分别为网络输出信号r(t)和输入信号e(t)的傅立叶变换。当输入激励为单位沖激函数(t),输出为系统的单位沖激响应h(t),上式中E(j)1,
10、于是H(j)= ( )j th t edtDDS用于扫频测量直接数字频率合成技术(DDS)东南大学 无线电系束海泉Tel: 83792479比赛中用到的波形发生器 波形是信息和能量的载体,它无处不在. 历来的賽题中,绝大部分都直接和间接地与波形发生器有关.例如:1,要求制作一个信号源如第二届的”实用信号源的设计和制作”,第六届的”射频振荡器制作”,第五届的“波形发生器”等2,賽题中,需要用到信号源如数据采集,无线电接收,元件参数测试仪,频率计,频率特性测试仪等. DDS技术是一种先进的波形产生技术,已经在实际中获得广泛应用,在比赛中也应该优先考虑采用.频率综合技术概述频率可变的振荡源 通过改变
11、R,L,C元件参数改变正弦振荡的频率 通过改变充放电电流改变振荡频率 改变R 改变L 改变C 改变电流压控振荡器VCO 用斜波扫描电压(流)控制产生扫频振荡器 用于频率稳定度和精度仪器不高的场合频率合成技术 间接合成法-锁相环 PLL 直接模拟合成法(早期的直接合成法)-通过模拟电路实现多级的连续混频混频 分频分频,获得很小的频率步进,电路复杂,不易集成 直接数字合成法-DDSVCO-用电压用电压(流流)控制振荡频率控制振荡频率改变改变R改变改变L改变改变C改变电流改变电流频率综合技术概述频率综合技术概述 开环VCO的频率稳定度和频率精度较低 PLL使输出频率的稳定度和精度,接近参考振荡源(通
12、常用晶振)PLL框图如下框图如下:PLL的构成在反馈环路中插入频率运算功能在反馈环路中插入频率运算功能, ,即可即可改变改变PLLPLL的输出的输出频率频率. .有三种频率运算方式有三种频率运算方式: : 倍频倍频 分频分频 混频混频分别进行频率的分别进行频率的 , , , 运算运算上述运算由模拟和数字电路混合实现上述运算由模拟和数字电路混合实现, , 由由数字鉴相器数字鉴相器, ,数字分频器数字分频器, ,压控振荡器压控振荡器和和模拟环路模拟环路滤波器滤波器组成组成. .输出频率分别为参考频率的输出频率分别为参考频率的 N N倍倍, 1/N, , 1/N, F FL LorfNf1orffN
13、12orrfffPLL为了使输出频率有为了使输出频率有更高的分辨率更高的分辨率,常用到多常用到多环频率合成和小数分频等技术环频率合成和小数分频等技术.随着频率分辨率的提高随着频率分辨率的提高,PLL的锁定时间也的锁定时间也越长越长,频率变化越频率变化越慢慢.DDS 1971年,由J.Tierney 和C.M.Tader 等人在 “A Digital Frequency Synthesizer”一文中首次提出了DDS的概念, DDS或DDFS 是 Direct Digital Frequency Synthesis 的简称 通常将此视为通常将此视为第三代第三代频率合成技术频率合成技术. . 它突
14、破了前两种频率合成法的原理它突破了前两种频率合成法的原理, ,从从”相位相位”的概念的概念出发进行频率合成出发进行频率合成. . 这种方法不仅可以产生不同频率的正弦波这种方法不仅可以产生不同频率的正弦波, ,而且可以控而且可以控制波形的制波形的初始相位初始相位. . 还可以用还可以用DDSDDS方法产生方法产生任意波形任意波形(AWG)(AWG)DDS原理工作过程为: 1, 将存于数表中的数字波形,经数模转换器D/A,形成模拟量波形.2, 两种方法可以改变输出信号的频率: (1),改变查表寻址的时钟CLOCK的频率频率, 可以改变输出波形的频率. (2), 改变寻址的步长步长来改变输出信号的频
15、率.DDS即采用此法. 步长即为对数字波形查表的相位增量.由累加器对相位增量进行累加, 累加器的值作为查表地址.3, D/A输出的阶梯形波形,经低通(带通)滤波滤波,成为质量符合需要的模拟波形模拟波形.累加器的工作示意图 设相位累加器的位宽为2N, Sin表的大小为2p,累加器的高P位用于寻址Sin表.时钟Clock的频率为fc, 若累加器按步进为1地累加直至溢出一遍的频率为若以M点为步长,产生的信号频率为M称为频率控制字2coutNMff2Noutcff该DDS系统的核心是相位累加器,它由一个加法器和一个位相位寄存器组成,每来一个时钟,相位寄存器以步长增加,相位寄存器的输出与相位控制字相加,
16、然后输入到正弦查询表地址上。正弦查询表包含一个周期正弦波的数字幅度信息,每个地址对应正弦波中 0360o 范围的一个相位点。查询表把输入的地址相位信息映射成正弦波幅度的数字量信号,驱动DAC,输出模拟量。相位寄存器每经过2N/M 个 fc 时钟后回到初始状态,相应地正弦查询表经过一个循环回到初始位置,整个DDS系统输出一个正弦波。输出正弦波周期为频率为频率控制字与输出信号频率和参考时钟频率之间的关系为:其中N是相位累加器的字长。频率控制字与输出信号频率成正比。由取样定理,所产生的信号频率不能超过时钟频率的一半,在实际运用中,为了保证信号的输出质量,输出频率不要高于时钟频率的33%,以避免混叠或
17、谐波落入有用输出频带内。在图中,相位累加器输出位并不全部加到查询表,而要截断。相位截断减小了查询表长度,但并不影响频率分辨率,对最终输出仅增加一个很小的相位噪声。DAC分辨率一般比查询表长度小24位。 MTTNco2 cNoutffM)2(120NM 2coutNMff通常用频率增量来表示频率合成器的分辨率,DDS的最小分辨率为这个增量也就是最低的合成频率。最高的合成频率受奈奎斯特抽样定理的限制,所以有与PLL不同,DDS的输出频率可以瞬时地改变,即可以实现跳频,这是DDS的一个突出优点,用于扫频测量和数字通讯中,十分方便。2max0cff Ncff2minDDS 这种技术的实现依赖于高速数字
18、电路的产生,目前,这种技术的实现依赖于高速数字电路的产生,目前,其工作其工作速度主要受速度主要受D/A变换器的限制。变换器的限制。利用正弦信号的利用正弦信号的相位与时间呈线性关系的特性,通过查表的方式得到信相位与时间呈线性关系的特性,通过查表的方式得到信号的瞬时幅值,从而实现频率合成。号的瞬时幅值,从而实现频率合成。 DDS具有超宽的相对宽带,超高的捷变速率,超细具有超宽的相对宽带,超高的捷变速率,超细的分辨率以及相位的连续性,可编程全数字化,以及可的分辨率以及相位的连续性,可编程全数字化,以及可方便实现各种调制等优越性能。方便实现各种调制等优越性能。 但存在但存在杂散大杂散大的缺点,限于数字
19、电路的工作速度的缺点,限于数字电路的工作速度,DDS的频率上限目前还只能达到的频率上限目前还只能达到数百兆数百兆,限制了在某些限制了在某些领域的应用领域的应用。AD9830芯片特性芯片特性+5V电压供电50MHz频率片内正弦查询表片内10位数模转换器并行数据接口掉电功能选择250mW功耗48引脚薄方扁封装(TQFP)DDS的信号质量分析的信号质量分析取样系统信号的频谱镜像频率分量为镜像频率分量为60dB,而其他各种杂散分量,而其他各种杂散分量分布在很宽的频带上,其幅值远小于镜像频率分量。分布在很宽的频带上,其幅值远小于镜像频率分量。D/A之后用的低通滤波器可用来滤去镜像频率分量,之后用的低通滤
20、波器可用来滤去镜像频率分量,谐波分量和带外杂散分量。第一个镜像频率分量谐波分量和带外杂散分量。第一个镜像频率分量最靠近信号频率,且幅度最大,实际应用时,最靠近信号频率,且幅度最大,实际应用时,应尽量提高采样时钟频率,使该分量远离低通应尽量提高采样时钟频率,使该分量远离低通滤波器的带宽滤波器的带宽,以减少低通滤波器的制作难度。以减少低通滤波器的制作难度。 DDS的信号质量分析的信号质量分析 DDS信号源的性能指标:1, 频率稳定度频率稳定度,等同于其时鈡信号的稳定度。2, 频率的值的精度频率的值的精度,决定于DDS的相位分辨率。即由DDS的相位累加器的字宽和ROM函数表决定。本题要求频率按10H
21、z步进,频率值的误差应远小于10Hz。DDS可达到很高的频率分辨率。3, 失真与杂波失真与杂波:可用输出频率的正弦波能量与其他各种频率成分的比值来描述。失真与杂波的成分可分为以下几个部分:,采样信号的镜像频率分量,采样信号的镜像频率分量。DDS信号是由正弦波的离散采样值的数字量经D/A转换为阶梯形的模拟波形的,当时钟频率为,输出正弦波的频率为时,存在着以采样频率为折叠频率的一系列镜像频率分量,这些镜像频率值为n它们的幅度沿Sin(x)/x包络滚降。其输出信号的频谱如图6。19所示。 D/A的字宽决定了它的分辨率,它所决定的杂散噪声分量的字宽决定了它的分辨率,它所决定的杂散噪声分量,满量程时,对
22、信号的信噪比影响可表示为 S/D+N =6.02B+1.76 dB其中B为D/A的字宽,对于10位的D/A,信噪比可达到60dB以上。 增加D/A的位数,可以减少波形的幅值离散噪声。另外,采用过采样技术,即大幅度增加每个周期中的样点数(提高时钟频率),也可以降低该类噪声。过采样方法使量化噪声的能量分散到更宽的频带,因而提高了信号频带内的信噪比。 相位累加器截断造成的杂波相位累加器截断造成的杂波。这是由正弦波的ROM表样点数有限而造成的。通过提高时钟频率或采用插值的方法增加每个周期中的点数(过采样),可以减少这些杂波分量。 D/A转换器的各种非线性误差形成的杂散频率分量转换器的各种非线性误差形成
23、的杂散频率分量,其中包括谐波频率分量,它们在N频率处。这些杂波分量的幅度较小。,其他杂散分量,包括时钟泄漏,时钟相位噪声的影响,其他杂散分量,包括时钟泄漏,时钟相位噪声的影响等。 D/A后面的低通滤波器可以滤去镜像频率分量和谐波分量,可以滤去带外的高频杂散分量,但是,无法滤去落在低通带内的杂散分量。DDS的信号质量分析的信号质量分析 最高电压杂散信号fspur出现在频谱f = fc - f0 时,它限制着输出频率范围的上限。最大杂散信号边带与信号功率之比为 满量程时,对信号的信噪比影响可表示为00000sin)(sin)()(fffffffffPfPccccspurdBBNDS76. 102.
24、 6其中最主要的是相位截断误差带来的噪声其中最主要的是相位截断误差带来的噪声三个噪声,都是加性噪声DDS的优点与不足(1)输出频率相对带宽较宽输出频率带宽为50%fs(理论值)。但考虑到低通滤波器的特性和设计难度以及对输出信号杂散的抑制,实际的输出频率带宽仍能达到40%fs。(2)频率转换时间短DDS是一个开环系统,无任何反馈环节,这种结构使得DDS的频率转换时间极短。事实上,在DDS的频率控制字改变之后,需经过一个时钟周期之后按照新的相位增量累加,才能实现频率的转换。因此,频率时间等于频率控制字的传输,也就是一个时钟周期的时间。时钟频率越高,转换时间越短。DDS的频率转换时间可达纳秒数量级,
25、比使用其它的频率合成方法都要短数个数量级。(3)频率分辨率极高若时钟fs的频率不变,DDS的频率分辨率就是则相位累加器的位数N决定。只要增加相位累加器的位数N即可获得任意小的频率分辨率。目前,大多数DDS的分辨率在1Hz数量级,许多小于1mHz甚至更小。(4)相位变化连续改变DDS输出频率,实际上改变的每一个时钟周期的相位增量,相位函数的曲线是连续的,只是在改变频率的瞬间其频率发生了突变,因而保持了信号相位的连续性。(5)输出波形的灵活性只要在DDS内部加上相应控制如调频控制FM、调相控制PM和调幅控制AM,即可以方便灵活地实现调频、调相和调幅功能,产生FSK、PSK、ASK和MSK等信号。另
26、外,只要在DDS的波形存储器存放不同波形数据,就可以实现各种波形输出,如三角波、锯齿波和矩形波甚至是任意的波形。当DDS的波形存储器分别存放正弦和余弦函数表时,既可得到正交的两路输出。优点(6)其他优点由于DDS中几乎所有部件都属于数字电路,易于集成,功耗低、体积小、重量轻、可靠性高,且易于程控,使用相当灵活,因此性价比极高。DDS也有局限性,主要表现在: (1)输出频带范围有限由于DDS内部DAC和波形存储器(ROM)的工作速度限制,使得DDS输出的最高频有限。目前市场上采用CMOS、TTL、ECL工艺制作的DDS工习片,工作频率一般在几十MHz至400MHz左右。采用GaAs工艺的DDS芯
27、片工作频率可达2GHz左右。 (2)输出杂散大由于DDS采用全数字结构,不可避免地引入了杂散。其来源主要有三个:相位累加器相位舍位误差造成的杂散;幅度量化误差(由存储器有限字长引起)造成的杂散和DAC非理想特性造成的杂散。目前DDS芯片的生产公司 Qualcomm公司 单片电路。Q2220、Q2230、Q2334、Q2240、Q2368, 其中Q2368的时钟频率为130MHz,分辨率为0.03Hz,杂散控制为-76dBc,变频时间为0.1s; Sciteg ADS-431, 1.6GHz,分辨率1Hz,杂散-45dB,可正交输出 Stanford Micro Linear公司Micro Li
28、near公司电压事业部生产的几种低频DDS产品ML2035特性:(1)输出频率为直流到25kHz,在时钟输入为12.352MHz野外频率分辨率可达到1.5Hz(-0.75+0.75Hz),输出正弦波信号的峰-峰值为Vcc;(2)高度集成化,无需或仅需极少的外接元件支持,自带312MHz晶体振荡电路;(3)兼容的3线SPI串行输入口,带双缓冲,能方便地配合单片机使用;(4)增益误差和总谐波失真很低。ML2035生成的频率较低(025kHz),一般应用于一些需产生的频率为工频和音频的场合。如用2片ML2035产生多频互控信号,并与AMS3104(多频接收芯片)或ML2031/2032(音频检波器)
29、配合,制作通信系统中的收发电路等。ML2037是新一代低频正弦波DDS单片电路,生成的最高频可达500kHz。AD公司的产品型 号最大工作(MHz)工作电压(V)最大功耗(mw)备 注AD9832253.3/5120小型封装,串行输入,内置D/A转换器。AD9831253.3/5120低电压,经济,内置D/A转换器。AD9833252.55.52010个管脚的uSOIC封装。AD9834502.55.52520个管脚的TSSOP封装并内置比较器。AD9835505200经济,小型封装,串行输入,内置D/A转换器。AD9830505300经济,并行输入,内置D/A转换器。AD98501253.3
30、/5480内置比较器和D/A转换器。AD98531653.3/51150可编程数字QPSK/16-QAM调制器。AD98511803/3.3/550内置比较器、D/A转换器和时钟6倍频器。AD98523003.31200内置12位的D/A转换器、高速比较器、线性调频和可编程参考时钟倍频器。AD98543003.31200内置12位两路正交D/A转换器、高速比较器和可编程参考时钟倍频器。AD985810003.32000内置10位的D/A转换器、150MHz相频检测器、充电汞和2GHz混频器。AD公司的产品AD9859 400 MSPS 10-Bit DAC 1.8 V CMOS Direct
31、Digital SynthesizerAD9951 400 MSPS 14-Bit DAC 1.8 V CMOS Direct Digital SynthesizerAD9952 400 MSPS 14-Bit DAC 1.8 V CMOS Direct Digital Synthesizer with High Speed ComparatorAD9953 400 MSPS 14-Bit DAC 1.8 V CMOS Direct Digital Synthesizer with 1024x32 RAMAD9954 400 MSPS 14-Bit DAC 1.8V CMOS Direct D
32、igital Synthesizer with 1024x32 RAM, Linear Sweep Block, And High Speed Comparator实现实现DDS的几种技术方案的几种技术方案1, 采用高性能DDS单片电路的解决方案2, 采用分立IC电路系统实现,一般有 CPU,RAM,ROM,D/A,CPLD,模拟滤波器等 组成3, CPLD,FPGA实现滤波器的设计的讨论滤波器的设计的讨论 采用低通还是带通? 要不要采用跟踪滤波?用Max+plusII设计DDS系统数字部分最简单的方法是采用原理图输入。相位累加器调用lmp_add_sub加减法器模拟,相位累加器的好坏将直接影
33、响到整个系统的速度,采用流水线技术能大幅度地提升速度。波形存储器(ROM)通过调用lpm_rom元件实现,其LPM_FILE的值*.mif是一个存放波形幅值的文件。波形存储器设计主要考虑的问题是其容量的大小,利用波形幅值的奇、偶对称特性,可以节省3/4的资源,这是非常可观的。为了进一步优化速度的设计,可以选择菜单Assign|Globan Project Logic Synthesis的选项Optimize10(速度),并设定Global Project Logic Synthesis Style为FAST,经寄存器性能分析最高频率达到100MHz以上。用FPGA实现的DDS能工用在如此之高的
34、频率主要依赖于FPGA先进的结构特点。DDS参考设计采用QuartusII是Altera近几年来推出的新一代可编程逻辑器件 Quicklogic提供部分源文件是Quicklogic 专用文件 采用采用FPGA设计成的设计成的DDS数控振荡器数控振荡器NCO(输出为数字波形输出为数字波形,须外加须外加D/A)Verilog设计的代码文件和其他文件include romtab.vinclude claadd8s.vinclude loadfw.vinclude loadpw.vinclude sinlup.vinclude phasea.vinclude phasemod.vinclude png
35、en.v/* * * * * Project Name : DDS * * Author : Daniel J. Morelli * Creation Date : 03/04/96 21:51:00 * Version Number : 1.0 * * Revision History : * * Date Initials Modification * * * Description : * * This is the top level of the Direct Digital Synthesizer * * */ module dds(RESETN,/ global resetPNC
36、LK,/ PN generator clockSYSCLK,/ system clockFREQWORD,/ input frequency word from external pinsFWWRN,/ low asserted frequency word write strobePHASEWORD,/ input phase word from external pinsPWWRN,/ low asserted frequency word write strobeIDATA,/ I axis dataQDATA,/ Q axis dataCOS,/ digital cos outputS
37、IN,/ digital sin outputMCOS,/ modulated digital cos outputMSIN,/ modulated digital sin outputDACCLK,/ DAC clock to signal when to load DDS sin valueDACOUT);/ DAC output of sin wave/ Port typesinput SYSCLK, PNCLK, RESETN, FWWRN, PWWRN;input31:0 FREQWORD;input7:0 PHASEWORD;output DACCLK, COS, SIN, MCO
38、S, MSIN, IDATA, QDATA;output7:0 DACOUT;wire31:0 syncfreq;/synchronous frequency wordwire7:0syncphswd;/synchronous phase wordwire7:0 phase;/ phase output from phase accumulatorwire7:0modphase;/ modulated phase value after phase mod block/ design architectureassign DACCLK = SYSCLK;/-/ this module is n
39、ot part of the NCO/ this module is used to generate random data/ to modulate the NCO output/- pngen U_pngen(RESETN,/ global resetPNCLK,/ PN generator clockIDATA,/ I axis dataQDATA);/ Q axis data/- loadfw U_loadfw(RESETN,/ global resetSYSCLK,/ system clockFREQWORD,/ input frequency word from external
40、 pinsFWWRN,/ low asserted frequency word write strobesyncfreq);/ synchronous frequency word loadpw U_loadpw(RESETN,/ global resetSYSCLK,/ system clockPHASEWORD,/ input phase word from external pinsPWWRN,/ low asserted frequency word write strobesyncphswd);/ synchronous phase word phasea U_phasea(SYS
41、CLK,/ system clock inputRESETN,/ global resetsyncfreq,/ synchronous frequency wordCOS,/ digital cos outputSIN,/ digital sin outputphase);/ 8 bit quantized phase output phasemod U_phasemod (SYSCLK,/ system clock inputRESETN,/ global resetsyncphswd,/ synchronous phase wordphase,/ 8 bit quantized phase
42、 valueMCOS,/ modulated digital cos outputMSIN,/ modulated digital sin outputmodphase);/ modulated phase output sinlup U_sinlup (SYSCLK,/ system clock inputRESETN,/ global resetmodphase,/ modulated phase outputDACOUT);/ DAC output of sin waveendmodule关于DDS集成电路芯片高速实时信号生成目前高速实时信号生成的热点问题是直接数字信号生成(DDS),其基本结构可以分为相位累加型DDS和数据存储型DDS。(1)数据存储型DDS这种DDS芯片把要产生的信号波形存储于数据存储器,之后以一定的时钟速率将数据读出后送DAC芯片,经低通滤波产生所需的信号波形。其最大的优点是信号产生灵活,可以产生任意波形。问题是波形时间长度受存储量限制。(2)相位累加型DDS(如图4)这种DDS芯片采用相位累加器和正弦查找表的方法,可以通过数字控制生成正弦信号、线性调频信号、相位编码信号等多种信号形式,信号时间长度不受限制,因此是目前DDS芯片中的常用类型。其主要问题是只能产生某些特定类型的信号,不能产生
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 关注行业发展热点的2025年市场营销理论考试试题及答案
- 2025年医学专业执业考试试卷及答案
- 2025年心理测量与评估方法综合考核试题及答案
- 2025年现代艺术与文化创新的考试试题及答案
- 2025年心理咨询师资格考试试卷及答案
- 2025年水资源管理与保护课程考试卷及答案
- 2025年人工智能与机器学习基础试卷及答案
- 北师大版(2024)七年级下册英语期末复习:Unit1~6语法练习100题(含答案)
- 2025年建筑设计基础知识测试卷及答案
- 2025年建筑经济与管理综合能力考试试卷及答案
- 2024年湖北武汉市法院系统雇员制审判辅助人员招聘245人历年高频考题难、易错点模拟试题(共500题)附带答案详解
- 2024年安徽省农业信贷融资担保有限公司招聘笔试参考题库附带答案详解
- 浙教版 人教版 培智生活语文四年级下册 部分教案
- 《新能源汽车动力电池及管理系统检修》 课件 模块1 新能源汽车动力电池及管理系统认知
- 地方病防治课件
- 住院医师规范化培训急诊科出科理论考核A卷
- 供应商稽核查检表
- 免疫检验 免疫应答之 非特异性免疫
- GB/T 20490-2023钢管无损检测无缝和焊接钢管分层缺欠的自动超声检测
- 生活中的化学知识课件
- 利用“智慧教育平台”激活农村学校教育智慧
评论
0/150
提交评论