求职面试模板_第1页
求职面试模板_第2页
求职面试模板_第3页
求职面试模板_第4页
求职面试模板_第5页
已阅读5页,还剩15页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、北京理工雷科2015校园招聘终面(刘梦婷)学 校: 西安电子科技大学籍 贯: 陕西省渭南市专 业: 电子与通信工程方 向: FPGA工程师北京理工雷科北京理工雷科2015校园招聘终面校园招聘终面时 间院 校专 业学 历成 绩2009.072013.07西安邮电大学电子科学与技术本科Top 3%2013.092016.01西安电子科技大学电子与通信工程硕士Top 10%学习经历获奖情况 20132014、20142015学年:获“西安电子科技大学一等奖助金”2次。 20102011、20112012学年:获“国家励志奖学金”2次。 20122013学年:获“校一等奖学金”。 20102011、2

2、0112012学年:获“校优秀团员称号”2次、“校三好学生”1次。 2011学年:获“挑战杯”大学生课外学术科技作品竞赛科技发明制作类陕西省二等奖。 2010学年:获“陕西省第八次大学生高等数学竞赛三等奖”。Company Logo1234熟悉嵌入式产品开发流程,有基于FPGA平台的开发调试经验熟悉AD、TI、Altera等公司的部分器件使用以及调试熟悉JESD204B、SPI、VPX等串行总线设计熟悉AltiumDesigner、Cadence、ISE、Modelsim等EDA工具熟悉Verilog、VHDL语言,熟练使用示波器、频谱仪等测试仪器5北京理工雷科北京理工雷科2015校园招聘终面

3、校园招聘终面 熟悉嵌入式产品开发流程,有基于熟悉嵌入式产品开发流程,有基于FPGA平台的开发调试经验平台的开发调试经验熟悉熟悉AD、TI、Altera等公司的部分器件使用以及调试等公司的部分器件使用以及调试熟悉熟悉JESD204B、SPI、VPX等串行总线设计等串行总线设计熟悉熟悉AltiumDesigner、Cadence、ISE、Modelsim等等EDA工具工具熟悉熟悉Verilog、VHDL语言,熟练使用示波器、频谱仪等测试仪器语言,熟练使用示波器、频谱仪等测试仪器专业技能专业技能北京理工雷科北京理工雷科2015校园招聘终面校园招聘终面Company Logo基本信息奖励情况专业技能

4、项目经历职业规划北京理工雷科北京理工雷科2015校园招聘终面校园招聘终面项目经历 雷达目标模拟、采集雷达目标模拟、采集/回放系统设计回放系统设计 该系统基于Windows操作平台设计,可实现多种调制波形的点目标模拟,多通道光纤数据和模拟数据的高速采集、存储和回放,并提供USB、千兆以太网上传转存方式,便于数据回放和脱机数据分析。个人贡献:个人贡献:1. 负责系统设计、元器件选型、原理图绘制;2. 负责单板代码编写,包括A/D、D/A、DDC、NCO、SPI、时钟等模块的配置或功能实现;3. 负责单板调试以及板间联调。北京理工雷科北京理工雷科2015校园招聘终面校园招聘终面项目经历 系统组成框图

5、系统组成框图北京理工雷科北京理工雷科2015校园招聘终面校园招聘终面项目经历 硬件设计框图硬件设计框图雷达目标模拟单板与雷达信号采集/回放单板采用一板两制方案。北京理工雷科北京理工雷科2015校园招聘终面校园招聘终面项目经历雷达信号采集雷达信号采集/回放处理框图回放处理框图:北京理工雷科北京理工雷科2015校园招聘终面校园招聘终面项目经历雷达目标模拟信号处理框图雷达目标模拟信号处理框图:北京理工雷科北京理工雷科2015校园招聘终面校园招聘终面项目经历 信号信号采集处理系统设计采集处理系统设计该系统采用FPGA+DSP架构,应用于对宽带信号的采集以及处理,以便对压缩感知等相关理论知识的验证。FP

6、GA负责数据器件的配置以及信号采集压缩,DSP负责数据的计算及打包,上位机通过网络接口实现数据的上传,以便实现后续数据分析。个人贡献:个人贡献:1. 负责FPGA内部代码编写以及单板调试;2. 负责压缩感知算法的仿真与验证;3. 负责相关报告的撰写,包括测试大纲和测试报告。北京理工雷科北京理工雷科2015校园招聘终面校园招聘终面项目经历信号采集处理板硬件框图信号采集处理板硬件框图:Company Logo信号采集处理信号采集处理板板FPGA内部信号处理框图内部信号处理框图北京理工雷科北京理工雷科2015校园招聘终面校园招聘终面项目经历北京理工雷科北京理工雷科2015校园招聘终面校园招聘终面项目

7、经历 基于基于FPGA的的eMMC阵列存储系统设计阵列存储系统设计通过研究eMMC存储芯片的工作原理,利用其通用性强、操作接口方便、能高速读写的优点,设计了基于FPGA的eMMC控制器,以实现对高速大数据的存取控制和管理。该系统采用FPGA的GTX高速数据接口发送和接收数据,通过FPGA内部逻辑控制实现对8片eMMC芯片的高速读写控制和管理。个人贡献:个人贡献:1. 负责eMMC阵列存储系统的整体方案设计以及原理图绘制; 2. 负责FPGA内部逻辑编写,包括GTX硬核定制、eMMC控制器读写数据逻辑;Company LogoeMMC控制器框图控制器框图项目经历北京理工雷科北京理工雷科2015校园招聘终面校园招聘终面项目经历eMMC数据写

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论