计数器的VHDL设计与实现_第1页
计数器的VHDL设计与实现_第2页
计数器的VHDL设计与实现_第3页
计数器的VHDL设计与实现_第4页
计数器的VHDL设计与实现_第5页
已阅读5页,还剩9页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、 期刊论文 EDA课程设计 题 目:计数器的VHDL设计与实现学生姓名:李雷学生学号:09 专业班级:计算机科学与技术0902班指导老师:方恺晴计数器的VHDL设计与实现摘要:介绍了各种基本计数器的组成及其工作原理,重点研究了可变模计数器的设计与实现, 在对现有的可变模计数器的研究基础上,在Quartus 开发环境中,用VHDL语言设计一种功能更加强大的可变模计数器,它具有清零、置数、使能控制、可逆计数和可变模等功能,并且对传统的可变模计数器的计数失控问题进行研究,最终设计出一种没有计数失控缺陷的可变模计数器,并通过波形仿真和EPF10K20TI144-4系列实验箱,验证了其各项设计功能。结果

2、表明该设计正确功能完整。运行稳定。关键词:VHDL;计数器;可变模计数;可逆计数VHDL Design and Realization of CounterAbstract:This paper analyzes all kinds of basic counter and its working principle, focus on the counter variable mode of design and implementation. In the environment of Quartus based on research of the existing modulealte

3、rable counter,a modulealterable counter with more functions,such as clear,set,enable control,reversible count,modulealterable count and so on,which is designedwith VHDLBy researching the problem of losing control existed in traditional modulealterable counter.A modulealterablecounter with no fault d

4、esignedAnd through the waveform simulation and EPF10K20TI144-4 series experiment box,all of the functions are verified.The resuit indicates that the counter is designed correctly,and has integral functions and stable operationKeywords:VHDL;counter;divided frequency impIement;reversible引 言随着电子技术、计算机技

5、术和EDA技术的不断发展,数字系统规模越来越大,传统的电路设计已难以适应复杂电子系统的设计要求。从而使得电子设计自动化(EDA)技术迅速发展,成为硬件电子电路设计领域中的主要设计手段。利用FPGACPLD进行数字系统的开发已被广泛应用于通信、航天、医疗电子、工业控制等领域。与传统电路设计方法相比,FPGACPLD具有功能强大,开发周期短,投资少,便于追踪市场变化及时修改产品设计,以及开发工具智能化等特点。近年来,FPGACPLD发展迅速,随着集成电路制造工艺的不断进步,高性价比的FPGACPLD器件推陈出新,使FPGACPLD成为当今硬件设计的重要途径。在FPGACPLD的应用设计开发中,VH

6、DL语言作为一种主流的硬件描述语言,具有很强的电路描述和建模能力,能从多个层次对数字系统进行建模和描述,从而大大简化了硬件设计任务,提高了设计效率和可靠性,并在语言易读性和层次化、结构化设计方面,表现出了强大的生命力和应用潜力。Quartus是Ahera公司在21世纪初推出的FPGACPLD集成开发环境,是Ahera公司前一代FPGACPLD集成开发环境Max+Plus 11的更新换代产品,其界面友好,使用便捷,功能强大,为设计者提供了一种与结构无关的设计环境,使设计者能方便地进行设计输入、快速处理和器件编程。计数器是数字系统中使用最多的时序电路之一,不仅能用于对时钟脉冲计数,还可以用于分频、

7、定时、产生节拍脉冲和脉冲序列以及进行数字运算等。可变模计数器由于计数容量可以根据需要进行变化,为其广泛使用创造了便利。这里在Quartus 1I开发环境下,用VHDL语言设计了一种具有清零、置数、使能控制、可逆计数和可变模功能的计数器。1基本模10计数器的设计VHDL设计代码如下:library ieee;use ieee.std_logic_1164.all;use ieee.std_logic_unsigned.all;entity counter10 isport(clk,clrn:in std_logic;cq:out std_logic_vector(3 downto 0);cout

8、:out std_logic);end counter10;architecture bhv of counter10 issignal cqi:std_logic_vector(3 downto 0);begin process(clk,cqi)begin if clrn='0' then cqi<="0000"elsif clk'event and clk='1' then if cqi<9 then cqi<=cqi+1;elsecqi<="0000"end if;end if;if

9、cqi=9 then cout<='1'else cout<='0'end if;cq<=cqi;end process;2基本可变模计数器设计可变模计数器是指计数模值可根据需要进行变化的计数器。电路符号如图1所示,clk为时钟脉冲输入端,clr为清零端,m为模值输入端,q为计数输出端。基本可变模计数器的VHDL代码如下所示:LIBRARY IEEE;USE ieeeStd_logic_l 164AIL;USE ieeeStd_logic_unsignedALL;USE ieeeStd_logic_arithAll;ENTITY mchcoun

10、ter ISPORT(elk,elr:IN std_logic;m:in integer range 0 tO 99;q:buffer integer range 0 tO 99);END mchcounter;ARCHITECTURE one 0F mchcounter IS-定义计数最大值m_tempsignal m_temp:integer range 0 tO 99;BEGINPROCESS(elk,clr,m)BEGINm_temp<=m-1;if elr=1then q<=0;一一以时钟信号的上升沿为计数触发条件elsif clkevent and clk=1 then

11、if q=m_temp then q<=0;else q<=q+1;end if;end if;-清零功能-加法计数END PROCESS;END ARCHITECTURE one;说明:上述代码设计采用了常用的if语句结构,即“if条件句then顺序语句elsif条件句then顺序语句else顺序语句end if”结构,实现模值小于99的可变模计数。从上述的代码可以看出,基本的可变模计数器的功能单一。仿真验证则表明在进行模值变换时,基本的可变模计数器存在一些功能上的缺陷:计数器若是由较小的模值变化为较大的模值时,能正常的进行变模计数;但当其由较大的模值变化为较小的模值,则可能出现

12、计数失控,如图2所示,图中显示了当模值由12变换为7时,即发生了计数失控。失控的原因是大于当模值由12变换为7时,计数输出为q为11,大于当前模值7的计数最大值6。由此产生了计数失控。3.改进的多功能可变模计数器为了克服上述基本可变模计数器的缺陷,并增加更多的控制功能,在此设计了一种改进的多功能可变模计数器,具有清零、置数、使能控制、可逆计数和可变模功能。其电路符号如图3所示,elk为时钟脉冲输入端, ITI为模值输入端,clr为清零控制端,8为置数控制端, d为置数输入端,en为使能控制端,updn为计数方向控制端,q为计数输出端,CO为进位输出端。这里所设计的多功能可变模计数器的VHDL代

13、码如下所示:LIBRARY IEEE:USE ieeestd_logic_1164ALL;USE ieeestd_logic_unsignedALL;USE ieeestd_logie_arithALL;ENTlTY counter ISPoRT(clk,clr,S,en,updn:in stdlogic;d:in integer range 0 to 99;m:in integer range 0 to 99;co:OUT std_logic;q:buffer integer range 0 to 99);END counter:ARCHITECTURE one of counter IS-

14、定义计数最大值m_tempsignal m_temp:integer range 0 to 99;BEGINPRoCESS(elk,clr,m)BEGINm_temp<=m-1;-清零功能if clr=1 then q<=0;co<=0;-以时钟信号的上升沿为计数触发条件elsif elkevent and clk=1then-置数功能if s=1 then q<=d;-防止计数失控elsif q>m_temp then q<=m_temp;-计数使能控制功能elsif en=1thenif updn=1then -加法计数if q=m_temp then

15、q<=O;co<=1;else q<=q+1;co<=0 ;end if;elsif updn=0then-减法计数if q=O then q<=m_temp;co<=1 ;else q<=q-1;co<=0;end if;end if;end if;end if;END PROCESS;END ARCH ITECTURE one;值得注意的是,这里所设计的多功能可变模计数器具有如下特点:(1)该设计的多功能可变模计数器具有多个功能控制端。因此各个控制端的优先权顺序就成为设计的关键,经过理论分析和仿真调试,最终确认的优先权顺序为:clr(清零)一

16、clk(时钟触发)一s(置数)一en(使能)-updn(计数方向)。这个优先权顺序可以有效地保证各个功能的完整实现,以及技术器的稳定运行。(2)为了防止出现计数失控,大多数计数器采用给计数器增加一个复位控制端的办法,当发现计数输出q发生了计数失控时,通过复位控制端将计数器复位来排除计数失控。这种方法虽然有效,但是每次出现计数失控都要手动控制复位,给实际使用带来了不便。该设计的多功能可变模计数器中,将当前的计数输出q与当前的计数最大值rntemp进行比较,如果q比mtemp大,则强制将mtemp赋给q,这样就可以自动避免计数失控,不必再增加手动的复位控制端。4.仿真结果分析该多功能可变模计数器在

17、Quartus 11开发环境下。进行了仿真验证,功能仿真波形如图4所示,时序仿真波形如图5所示。仿真结果分析如下:(1)clk为时钟信号,由时钟信号的上升沿触发计数;(2)m为模值输入端,当其变化时,计数容量相应发生变化;(3)clr为清零控制端,当其为高电平时清零;(4)s为置数控制端,当其为高电平时将置数输入端d的数据加载到输出端q;(5)en为使能控制端,当其为高电平时正常计数,当其为低电平时暂停计数;(6)updn为计数方向控制端。当其为高电平时计数器加法计数,当其为低电平时计数器减法计数。5.结语在EDA实验课程的综合设计中,我完成的是一个4路抢答计分器的设计,在抢答器的设计中,多次用到了计数器这一基本数字电路元件,于是我想到对计数器做更加深入的研究,针对基本可变模计数器可能出现计数失控这一功能缺陷,对可变模计数器进行了改进。这里所设计的多功能可变模计数器在Quartus开发环境下进行了仿真验证后,下载到EPF10K20TI144-4型实验箱中进行了硬件验证。实验证明设计正确,功能完整,运行稳定。另外,该设计的多

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论