版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、项目八 触发器主讲:主讲:XXXXXXXXXX项目目标项目目标1.1.了解触发器的特点。了解触发器的特点。2.2.了解基本了解基本RSRS触发器的电路组成,掌握其逻辑功能。触发器的电路组成,掌握其逻辑功能。3.3.了解同步了解同步RSRS触发器的电路组成,掌握其逻辑功能。触发器的电路组成,掌握其逻辑功能。4.4.了解了解JKJK触发器的电路组成和边沿触发方式,掌握其触发器的电路组成和边沿触发方式,掌握其逻辑功能。逻辑功能。5.5.熟悉寄存器的功能、基本构成和常见的类型。熟悉寄存器的功能、基本构成和常见的类型。6.6.了解计数器的功能及计数器的类型。了解计数器的功能及计数器的类型。7.7.集成电
2、路能正确安装。集成电路能正确安装。8.8.会根据电路原理图连接实物图。会根据电路原理图连接实物图。9.9.会验证触发器的逻辑功能。会验证触发器的逻辑功能。安全操作安全操作本电路采用低压供电,只本电路采用低压供电,只能用能用5v直流电源,未经老师允直流电源,未经老师允许不得随意接入实验台其他插许不得随意接入实验台其他插孔电源,通电前必须先检查,孔电源,通电前必须先检查,确认无误后方可通电。确认无误后方可通电。检查导线、设备,确检查导线、设备,确保绝缘良好。保绝缘良好。项目导入项目导入 在电视上我们经常看到很多节目中使用到抢答器,那在电视上我们经常看到很多节目中使用到抢答器,那么抢答器是如何完成抢
3、答工作的,就涉及到了我们本项目的么抢答器是如何完成抢答工作的,就涉及到了我们本项目的时序逻辑电路。时序逻辑电路简称时序电路,它是由逻辑门时序逻辑电路。时序逻辑电路简称时序电路,它是由逻辑门电路和触发器组合而成的。时序电路的特点是:具有记忆功电路和触发器组合而成的。时序电路的特点是:具有记忆功能(这是与组合电路最本质的区别),输出不仅取决于当时能(这是与组合电路最本质的区别),输出不仅取决于当时的输入值,而且还与电路过去的状态有关。它类似于含储能的输入值,而且还与电路过去的状态有关。它类似于含储能元件的电感或电容的电路,如触发器、寄存器、计数器等电元件的电感或电容的电路,如触发器、寄存器、计数器
4、等电路都是时序电路的典型器件。路都是时序电路的典型器件。任务一任务一 基本基本RSRS触发器逻辑功能的验证触发器逻辑功能的验证我国电子触发器市场发展迅速,产品产出持续扩张,国我国电子触发器市场发展迅速,产品产出持续扩张,国家产业政策鼓励电子触发器产业向高技术产品方向发展,国家产业政策鼓励电子触发器产业向高技术产品方向发展,国内企业新增投资项目投资逐渐增多。投资者对电子触发器市内企业新增投资项目投资逐渐增多。投资者对电子触发器市场的关注越来越密切,这使得电子触发器市场越来越受到各场的关注越来越密切,这使得电子触发器市场越来越受到各方的关注。而基本方的关注。而基本RSRS触发器就是最基本的触发器。
5、触发器就是最基本的触发器。学习目标学习目标了解基本了解基本RSRS 触发器的电路结构,掌握逻辑功能触发器的电路结构,掌握逻辑功能;了解同步了解同步RS RS 触发器的电路结构,掌握逻辑功能;触发器的电路结构,掌握逻辑功能;会列真值表;会列真值表;会画同步会画同步RS RS 触发器的波形。触发器的波形。任务描述任务描述了解触发器的构成及特点,独立完成基本了解触发器的构成及特点,独立完成基本RSRS触发器电路的连接,并验证。触发器电路的连接,并验证。任务资料任务资料触发器的特点触发器的特点:在数字电路中,常需要具有记忆功能和存储功能的逻辑部件,在数字电路中,常需要具有记忆功能和存储功能的逻辑部件,
6、触发器就是组成这类逻辑部件的基本单元。触发器就是组成这类逻辑部件的基本单元。任务资料任务资料触发器的特点触发器的特点:在数字电路中,常需要具有记忆功能和存储功能的逻辑部件,在数字电路中,常需要具有记忆功能和存储功能的逻辑部件,触发器就是组成这类逻辑部件的基本单元。触发器就是组成这类逻辑部件的基本单元。任务资料任务资料触发器和门电路的区别:触发器和门电路的区别:一、基本一、基本RSRS触发器触发器1 1、电路结构和逻辑符号电路结构和逻辑符号将两个与非门输入、输出端交叉将两个与非门输入、输出端交叉连接,即构成一个如图如示的基本连接,即构成一个如图如示的基本RSRS触发器,它有两个输入端触发器,它有
7、两个输入端 、 ,字母上面的非号表示低电平有效,即字母上面的非号表示低电平有效,即低电平时表示有输入信号、高电平时低电平时表示有输入信号、高电平时表示没有输入信号;表示没有输入信号; SR 、 是一对互补输出是一对互补输出端,当一个输出端为高电平端,当一个输出端为高电平时,另一个输出端则输出低时,另一个输出端则输出低电平,反之亦然。电平,反之亦然。QQ一、基本一、基本RSRS触发器触发器1 1、电路结构和逻辑符号电路结构和逻辑符号如图所示的如图所示的RSRS触发器的逻辑符触发器的逻辑符号号中中,RSRS端框外的小圆表示输入端框外的小圆表示输入信号只在低电平时对触发器有作用,即低电平有效。信号只
8、在低电平时对触发器有作用,即低电平有效。一、基本一、基本RSRS触发器触发器2 2、逻辑功能、逻辑功能基本基本RSRS触发器的逻辑电路如触发器的逻辑电路如图所示,真值表如图所示。图所示,真值表如图所示。一、基本一、基本RSRS触发器触发器2 2、逻辑功能、逻辑功能1RQ当当 = = 0 0, =1 =1时,具有置时,具有置0 0功能功能由于由于 =0 =0,无论触发器现态为,无论触发器现态为0 0态还是态还是1 1态,态,与非门输出为与非门输出为1 1,使,使Q Q=1=1;而;而G G1 1门的两个输入端均为门的两个输入端均为1 1, G G1 1与非门输出为与非门输出为0 0,使,使Q Q
9、=0=0,即触发器完成置,即触发器完成置0 0功能。功能。 端称为触发器的置端称为触发器的置0 0端或复位端。端或复位端。RR一、基本一、基本RSRS触发器触发器2 2、逻辑功能、逻辑功能2当当R R= = 0 0,S S=1=1时,具有置时,具有置1 1功能功能由于由于 =0=0,无论触发器现态为,无论触发器现态为0 0态还是态还是1 1态,态,G G1 1与非门输出为与非门输出为1 1,使,使Q=1Q=1;而;而G G2 2门的两个输入端均为门的两个输入端均为1 1,G G2 2与非门输出为与非门输出为0 0,使,使 =0=0,即触发器完成置,即触发器完成置1 1。 端称为触发器的置端称为
10、触发器的置1 1端或置位端。端或置位端。QSS一、基本一、基本RSRS触发器触发器2 2、逻辑功能、逻辑功能3当当 = =1 1, = =1 1时,具有时,具有保持保持功能功能RS若触发器原为若触发器原为0 0态态,即即Q=0Q=0、 =1=1,G G1 1门的两个门的两个输入均为输入均为1 1,因此输出,因此输出Q Q为为0 0,即触发器保持,即触发器保持0 0状态不状态不变。若触发器原为变。若触发器原为1 1态态,即即Q=1Q=1、 =0=0,G G1 1门的两个门的两个输入输入 =1=1, =0=0,因此输出,因此输出Q=1Q=1,即触发器保持,即触发器保持1 1状态不变。状态不变。QQ
11、SQ一、基本一、基本RSRS触发器触发器2 2、逻辑功能、逻辑功能4当当 = =0 0, = =1 1时,时,触发器状态不确定触发器状态不确定RS当当 和和 全为全为0 0时,与非门被封时,与非门被封锁,锁, 迫使迫使=1=1,在逻辑上是不允许,在逻辑上是不允许的。这种情况应禁止,否则会出现逻辑的。这种情况应禁止,否则会出现逻辑混乱或错误。混乱或错误。RQQ S一、基本一、基本RSRS触发器触发器2 2、逻辑功能、逻辑功能任务实施任务实施1.1.准备元件准备元件电路原理图见图电路原理图见图8.1.28.1.2,请根据电路图准,请根据电路图准备相关元件,集成电路选用备相关元件,集成电路选用74l
12、s0074ls00、逻辑电平、逻辑电平开关及显示元件盒。开关及显示元件盒。任务实施任务实施2.2.连接基本连接基本RSRS触发器电路原理图触发器电路原理图(1 1) 、 接任意两只逻辑电平开关接任意两只逻辑电平开关(2 2)Q Q和和 接任意两只逻辑电平显示发光管(发光二极管)。接任意两只逻辑电平显示发光管(发光二极管)。(3 3)将集成电路的)将集成电路的2 2脚和脚和6 6脚连接,脚连接,3 3脚和脚和4 4脚连接。脚连接。(4 4)给集成电路通上)给集成电路通上5v5v电源。电源。SRQ任务实施任务实施3.3.验证基本验证基本RSRS触发器逻辑功能触发器逻辑功能检查电路图排除故障后根据下
13、表输入信号,观察显示发光管的状态并检查电路图排除故障后根据下表输入信号,观察显示发光管的状态并将结果填入下表。将结果填入下表。任务实施任务实施3.3.验证基本验证基本RSRS触发器逻辑功能触发器逻辑功能试根据实验结果总结出基本试根据实验结果总结出基本RS触发器的逻辑功能。触发器的逻辑功能。图图8.1.3 8.1.3 基本基本RSRS触发器电路图触发器电路图任务二任务二 同步同步RSRS触发器逻辑功能的验证触发器逻辑功能的验证 基本基本RSRS触发器电路简单,是构成各种功能触发器的基触发器电路简单,是构成各种功能触发器的基本单元。由于基本本单元。由于基本RSRS触发器输出状态的改变直接受输入信号
14、触发器输出状态的改变直接受输入信号的控制,使之应用受到限制。在一个数字系统中,通常采用的控制,使之应用受到限制。在一个数字系统中,通常采用多个触发器,为了使系统协调工作,必须由一个同步信号控多个触发器,为了使系统协调工作,必须由一个同步信号控制,要求各触发器只有在同步信号到来时,才能通过输入信制,要求各触发器只有在同步信号到来时,才能通过输入信号改变触发器的状态。这样的触发器称为同步号改变触发器的状态。这样的触发器称为同步RSRS触发器,这触发器,这个同步信号称时钟脉冲或个同步信号称时钟脉冲或CPCP脉冲。脉冲。任务目标任务目标1了解同步了解同步RSRS触发器的电路组成,掌握其逻辑功能。触发器
15、的电路组成,掌握其逻辑功能。2了解了解JKJK触发器的电路组成和边沿触发方触发器的电路组成和边沿触发方式,掌握其逻辑功能。式,掌握其逻辑功能。3连接同步连接同步RSRS触发器的电路并验触发器的电路并验证逻辑功能。证逻辑功能。任务描述任务描述熟悉同步熟悉同步RSRS触发器的构成和特点,独立完成触发器的构成和特点,独立完成同步同步RSRS触发器的连接并验证其逻辑功能。触发器的连接并验证其逻辑功能。二、同步二、同步RS RS 触发器触发器1 1、电路结构和逻辑符号电路结构和逻辑符号同步同步RSRS 触发器是在基本触发器是在基本 RSRS 触发器的基础上,增加了两个与触发器的基础上,增加了两个与非门非
16、门G G3 3、G G4 4和和一个时钟脉冲端一个时钟脉冲端CPCP。如图所示:如图所示:二、同步二、同步RS RS 触发器触发器2 2、逻辑功能、逻辑功能在在CP=1CP=1期间,期间,G G3 3、G G4 4控制门开门,触发器输出状态由控制门开门,触发器输出状态由输入端输入端R R、S S信号决定,信号决定,R R、S S输入高电平有效。触发器输入高电平有效。触发器具有置具有置0 0、置、置1 1、保持的逻辑功能。、保持的逻辑功能。在在CP=0CP=0期间,期间,G G3 3、G G4 4与非门被与非门被CPCP端的低电平关闭,使基端的低电平关闭,使基本本RSRS触发器的触发器的 = =
17、1 1,触发器保持原来的状态不变。触发器保持原来的状态不变。RS 如如图图二、同步二、同步RS RS 触发器触发器2 2、逻辑功能、逻辑功能真值表如下表所示真值表如下表所示任务二任务二 JKJK触发器触发器主讲:主讲:XXXXXXXXXX学习目标学习目标了解了解JKJK触发器的电路组成,熟悉触发器的电路组成,熟悉JKJK触发器的触发器的电路图形符号电路图形符号;掌握掌握JKJK触发器的逻辑功能,能根据输入波形正触发器的逻辑功能,能根据输入波形正确画出输出波形确画出输出波形;能识读集成能识读集成JKJK触发器的引脚,会使用触发器的引脚,会使用JKJK触发器。触发器。一、一、JKJK触发器的电路组
18、成和逻辑功能触发器的电路组成和逻辑功能1 1、电路结构和逻辑符号、电路结构和逻辑符号JKJK触发器是在同步触发器是在同步RSRS触发器的基础上引触发器的基础上引入两条反馈线,这样当入两条反馈线,这样当CP=1CP=1、R=S=1R=S=1时,时,使使 ,可以从根,可以从根本上解决本上解决R=S=1R=S=1时,时,触发器输出不确定状态的触发器输出不确定状态的现象。现象。QRQS、一、一、JKJK触发器的电路组成和逻辑功能触发器的电路组成和逻辑功能1 1、电路结构和逻辑符号、电路结构和逻辑符号并将并将S S、R R改成改成J J、K K输入端,即为输入端,即为JKJK触发器。触发器。如图所示:如
19、图所示:一、一、JKJK触发器的电路组成和逻辑功能触发器的电路组成和逻辑功能2 2、逻辑功能、逻辑功能在在CP=0CP=0期间,期间,G G3 3、G G4 4与非门被与非门被CPCP端的低电端的低电平关闭,使输入信号不起作用,平关闭,使输入信号不起作用, ,基,基本本RSRS触发器保持原来状态不变。触发器保持原来状态不变。1 RS一、一、JKJK触发器的电路组成和逻辑功能触发器的电路组成和逻辑功能2 2、逻辑功能、逻辑功能在在CP=1CP=1期间:期间:0101保保持持功功能能 当当J=K=0J=K=0时,时, 与非门的输出与非门的输出 ,触发器保持原来状态不,触发器保持原来状态不变,变,
20、。43GG 、11RS,nnQQ1一、一、JKJK触发器的电路组成和逻辑功能触发器的电路组成和逻辑功能2 2、逻辑功能、逻辑功能在在CP=1CP=1期间:期间:0202置置0 0功功能能 当当 时,时, 与非门的输出与非门的输出 门门的,输出的,输出 。若触发器原状态为。若触发器原状态为0,触发器输出,触发器输出保持原来状态,即输出为保持原来状态,即输出为0;若触发器原状态为;若触发器原状态为1,则,则 ,触发器输出置,触发器输出置0。10KJ、3G41GS、QR 0R一、一、JKJK触发器的电路组成和逻辑功能触发器的电路组成和逻辑功能2 2、逻辑功能、逻辑功能在在CP=1CP=1期间:期间:
21、0303置置1 1功功能能当当 时,时, 与非门的输出与非门的输出 门的输出门的输出 。若触发器原状态为。若触发器原状态为0,则,则 ,触发器输出置触发器输出置1;若触发器原状态为;若触发器原状态为1,则,则 ,触,触发器输出保持原来状态,输出为发器输出保持原来状态,输出为1。4GQS、01KJ、3G1R0S1S一、一、JKJK触发器的电路组成和逻辑功能触发器的电路组成和逻辑功能2 2、逻辑功能、逻辑功能在在CP=1CP=1期间:期间:0404翻翻转转功功能能当当 时,时, 与非门的输出与非门的输出 门的输出门的输出 。若触发器原。若触发器原状态为状态为0 0,则,则 ,触发器输出置,触发器输
22、出置1 1;若触发器原状态为若触发器原状态为1 1,则,则 ,触发,触发器输出置器输出置0 0。即。即 。4GQS、11KJ、3GSR 10RS、01RS、nnQQ1一、一、JKJK触发器的电路组成和逻辑功能触发器的电路组成和逻辑功能2 2、逻辑功能、逻辑功能在在CP=1CP=1期间:期间:二、集成边沿二、集成边沿JKJK触发器触发器1 1、边沿触发方式、边沿触发方式利用利用CPCP脉冲上升沿触脉冲上升沿触发的称为上升沿触发器,发的称为上升沿触发器,利用利用CPCP脉冲下降沿触发的脉冲下降沿触发的称为下降沿触发器。称为下降沿触发器。逻辑符号中下降沿触发逻辑符号中下降沿触发器除了用器除了用“”符
23、号外,还符号外,还在在CPCP引脚标注小圆圈。如引脚标注小圆圈。如图所示。图所示。二、集成边沿二、集成边沿JKJK触发器触发器上升沿触发器:上升沿触发器:只在时钟脉冲上升沿时刻,根据输入信号输出信号发只在时钟脉冲上升沿时刻,根据输入信号输出信号发生变化,一个生变化,一个CPCP周期内只动作一次周期内只动作一次 ,工作波形和相对应的逻辑符号如下,工作波形和相对应的逻辑符号如下图所示。图所示。图图8.2.3 8.2.3 上升沿触发器工作波形与逻辑符号上升沿触发器工作波形与逻辑符号1 1、边沿触发方式、边沿触发方式二、集成边沿二、集成边沿JKJK触发器触发器下降沿触发器:下降沿触发器:只在只在CPC
24、P时钟脉冲下降沿时刻,根据输入信号输出信号时钟脉冲下降沿时刻,根据输入信号输出信号发生变化,在一个发生变化,在一个CPCP周期内只动作一次,工作波形和相对应的逻辑符号如周期内只动作一次,工作波形和相对应的逻辑符号如下图所示。下图所示。1 1、边沿触发方式、边沿触发方式图图8.2.4 8.2.4 下降沿触发器工作波形和逻辑符号下降沿触发器工作波形和逻辑符号任务实施任务实施1.1.准备元件准备元件让学生根据电路原理图让学生根据电路原理图8.1.28.1.2准备相关元件,集成电准备相关元件,集成电路选用路选用74ls0074ls00、逻辑电平开关、逻辑电平开关及显示元件盒。及显示元件盒。任务实施任务
25、实施2.2.连接电路原理图连接电路原理图QS S、R R接任意两只逻接任意两只逻辑电平开关。辑电平开关。Q Q和和 接任意两只逻接任意两只逻辑电平显示发光管(发辑电平显示发光管(发光二极管)。光二极管)。将集成电路的将集成电路的2 2脚和脚和5 5脚连脚连接,再与接,再与CPCP连接。连接。将集成电路的将集成电路的3 3脚和脚和1313脚连接、脚连接、6 6脚和脚和1010脚连接、脚连接、9 9脚和脚和1111脚连接、脚连接、1212脚和脚和8 8脚连接。脚连接。给集成电路通上给集成电路通上+5v+5v电源。电源。 ( ( 注:分清注:分清S S、R R所对应的开关以及所对应的开关以及Q Q和
26、和 对应的发光管的位置。对应的发光管的位置。) )任务实施任务实施3.3.验证同步验证同步RSRS触发器逻辑功能触发器逻辑功能按图插装和焊接,检查元按图插装和焊接,检查元器件安装正确无误后,才可以器件安装正确无误后,才可以接通电源(电源由外接稳压电接通电源(电源由外接稳压电源提供)。调试时,观察电路源提供)。调试时,观察电路有否异常现象,若有应该立即有否异常现象,若有应该立即切断电源,排故后再通电。切断电源,排故后再通电。 根据下表输入信号,根据下表输入信号,观察显示发光管的状态将观察显示发光管的状态将结果填入下表。结果填入下表。任务实施任务实施3.3.验证同步验证同步RSRS触发器逻辑功能触
27、发器逻辑功能试根据实验结果总结出同步试根据实验结果总结出同步RSRS触发器的逻辑功能。触发器的逻辑功能。本章总结本章总结触触发器是数字电路中应用十分广泛的基本单元电路。发器是数字电路中应用十分广泛的基本单元电路。在输入信号触发下,触在输入信号触发下,触发发 器可以处于器可以处于0 0或或1 1两种稳态两种稳态之一,即使输入信号消失后该之一,即使输入信号消失后该状态也将保持不变状态也将保持不变,直到再次直到再次输入信号,状态才可能改变。输入信号,状态才可能改变。因此因此触发器具有存放触发器具有存放储记忆信息的功能储记忆信息的功能,可作为二可作为二 进制存储单进制存储单元来使用。元来使用。本章总结
28、本章总结从逻辑功能上分,触发器可分为从逻辑功能上分,触发器可分为RSRS駐发器、駐发器、JKJK触发触发器、器、D D发器等。其中发器等。其中JK JK 舷发器功能最齐全,通用性舷发器功能最齐全,通用性强,应用最为广泛。强,应用最为广泛。RS触发器具有置触发器具有置0、置、置1和保持的逻辑功能。和保持的逻辑功能。JK触发器具有置触发器具有置0、置、置I、保持和计数的逻辑功能。、保持和计数的逻辑功能。D舷发器具有置舷发器具有置()、置、置1的逻辑功能。的逻辑功能。本章总结本章总结基本基本RSRS舷发器是构成各种触发器的基砝,它不受时舷发器是构成各种触发器的基砝,它不受时钟脉冲钟脉冲CPCP的控制
29、。的控制。在线咨询在线求助求助信息管理按按CPCP时时 钟脉冲的触发方式分,触发器可分钟脉冲的触发方式分,触发器可分为同步触发器和边沿触发器等,边沿触发器能确为同步触发器和边沿触发器等,边沿触发器能确保保 在一个在一个CPCP脉冲期间,触发器只动作一次。脉冲期间,触发器只动作一次。任务三任务三 寄存器和计数器的应用寄存器和计数器的应用主讲:主讲:XXXXXXXXXX任务三任务三 寄存器和计数器的应用寄存器和计数器的应用触发器是构成寄存器和计数器最基本的元件。寄存器被广触发器是构成寄存器和计数器最基本的元件。寄存器被广泛应用于数字系统和计算机中,它由触发器组成,是一种用来泛应用于数字系统和计算机
30、中,它由触发器组成,是一种用来暂时存放二进制数码的逻辑部件。寄存器是暂时存放二进制数码的逻辑部件。寄存器是CPUCPU内部的元件,它内部的元件,它拥有非常高的读写速度,在寄存器之间的数据传送非常快,因拥有非常高的读写速度,在寄存器之间的数据传送非常快,因此应用到我们生活中也很普遍。计数器是一个用以实现计数功此应用到我们生活中也很普遍。计数器是一个用以实现计数功能的时序部件,它不仅可用来及脉冲数,还常用作数子系统的能的时序部件,它不仅可用来及脉冲数,还常用作数子系统的定时、分频和执行数字运算以及其它特定的逻辑功能。定时、分频和执行数字运算以及其它特定的逻辑功能。任务目标任务目标1熟悉寄存器的功能
31、、基本构成和常见的类型。熟悉寄存器的功能、基本构成和常见的类型。2了解计数器的功能及计数器的类型。了解计数器的功能及计数器的类型。3掌握计数器和寄存器的应用。掌握计数器和寄存器的应用。任务描述任务描述熟悉寄存器和计数器的功能和构成,掌握寄熟悉寄存器和计数器的功能和构成,掌握寄存器和计数器的应用。存器和计数器的应用。任务资料任务资料1. 1. 寄存器寄存器构成构成定义定义分类分类具有记忆功能的触具有记忆功能的触发器和门电路构成。发器和门电路构成。N N个触发器可以构成个触发器可以构成N N位位二进制的数码寄存器。二进制的数码寄存器。在数字电路中能够在数字电路中能够暂时存放二进制数据的暂时存放二进
32、制数据的电路称为寄存器。电路称为寄存器。按功能可以分为按功能可以分为基本数码寄存器和移基本数码寄存器和移位寄存器。位寄存器。任务资料任务资料1. 1. 寄存器寄存器 (1 1)数码寄存器:(图)数码寄存器:(图8.3.18.3.1)功能:功能:具有接收、存储和清除原来数据的功能。具有接收、存储和清除原来数据的功能。 如图如图8.1.78.1.7所示为四位二进制数码寄存器。所示为四位二进制数码寄存器。图图8.3.1 8.3.1 数码寄存器的结构数码寄存器的结构任务资料任务资料1. 1. 寄存器寄存器 (1 1)数码寄存器:(图)数码寄存器:(图8.3.18.3.1) 图中图中控制端控制端输入端输
33、入端清零端清零端4 4个触发器的时钟脉冲个触发器的时钟脉冲输入端连接在一起,作输入端连接在一起,作为接收数码的控制端。为接收数码的控制端。D D0 0D D3 3是寄存器的数码输出端:是寄存器的数码输出端:Q Q0 0Q Q3 3是寄存器的数据输出端。是寄存器的数据输出端。各触发器的复位端连接在各触发器的复位端连接在一起,作为寄存器的总清一起,作为寄存器的总清零端,低电平有效。零端,低电平有效。任务资料任务资料1. 1. 寄存器寄存器 (1 1)数码寄存器:(图)数码寄存器:(图8.3.18.3.1)工作过程:工作过程:送数:高电平送数:高电平CPCP脉冲到来,脉冲到来,与非门与非门G3G2G
34、1G0G3G2G1G0接收数码接收数码D3D2D1D0D3D2D1D0,然后将运算的结果送,然后将运算的结果送至基本至基本RSRS触发器,最后由触发器,最后由 Q3Q2Q1Q0Q3Q2Q1Q0输出寄存的数据。输出寄存的数据。CR清零:令清零:令 =0=0,Q Q0 0Q Q3 3输出输出均为均为0 0态,待清零脉冲恢复高电态,待清零脉冲恢复高电平后,开始接收数据。平后,开始接收数据。任务资料任务资料2. 2. 计数器计数器计数是一种最简单基本的运算,计数器就是实现这种运计数是一种最简单基本的运算,计数器就是实现这种运算的逻辑电路,计数器在数字系统中主要是对脉冲的个数进算的逻辑电路,计数器在数字
35、系统中主要是对脉冲的个数进行计数,以实现测量、计数和控制的功能,同时兼有分频功行计数,以实现测量、计数和控制的功能,同时兼有分频功能,计数器是由基本的计数单元和一些控制门所组成,计数能,计数器是由基本的计数单元和一些控制门所组成,计数单元则由一系列具有存储信息功能的各类触发器构成,这些单元则由一系列具有存储信息功能的各类触发器构成,这些触发器有触发器有RSRS触发器、触发器、T T触发器、触发器、D D触发器及触发器及JKJK触发器等。触发器等。任务资料任务资料2. 2. 计数器计数器定义定义组成组成应用应用种类种类能累计输入脉冲个数的数字电路,称为能累计输入脉冲个数的数字电路,称为计数器。计
36、数器。计数器是由基本的计数单元和一些控计数器是由基本的计数单元和一些控制门所组成。制门所组成。实现测量、计数和控制的功能,同时兼有分实现测量、计数和控制的功能,同时兼有分频功能。频功能。按计数的进位体制不同,可分为二进制、十进制和按计数的进位体制不同,可分为二进制、十进制和N N进制计数器等;按计数器中数值的增、减情况,可分进制计数器等;按计数器中数值的增、减情况,可分为加法计数器、减法计数器、可逆计数器;为加法计数器、减法计数器、可逆计数器;任务资料任务资料2. 2. 计数器计数器按计数器中各触发器状态转换时刻的不同,可分为同步计数器和异步计数器。按计数器中各触发器状态转换时刻的不同,可分为
37、同步计数器和异步计数器。(1 1)二进制计数器)二进制计数器在计数脉冲作用下,各触在计数脉冲作用下,各触发器状态的转换按二进制数的发器状态的转换按二进制数的编码规律进行计数的数字电路编码规律进行计数的数字电路称为二进制计数器。称为二进制计数器。构成计数器电路的核心构成计数器电路的核心器件是具有翻转功能的器件是具有翻转功能的JKJK触触发器,可将发器,可将JKJK触发器接成计触发器接成计数状态,这样在数状态,这样在CPCP脉冲作用脉冲作用下,触发器的状态按下,触发器的状态按010010的规律翻转。的规律翻转。任务资料任务资料2. 2. 计数器计数器按计数器中各触发器状态转换时刻的不同,可分为同步
38、计数器和异步计数器。按计数器中各触发器状态转换时刻的不同,可分为同步计数器和异步计数器。(1 1)二进制计数器)二进制计数器图图8.3.2 8.3.2 二进制计数器二进制计数器 (a) (b)图图8.3.28.3.2(a a)所示电路是用三个)所示电路是用三个JKJK触发器连成的异步触发器连成的异步3 3位二进制加法计数器。位二进制加法计数器。各触发器的各触发器的R R 端连接在一起作为计数器端连接在一起作为计数器的清零信号,计数脉冲加到最低位触发的清零信号,计数脉冲加到最低位触发器器FF0FF0的的C1 C1 端,其他触发器的端,其他触发器的 C1C1端依次端依次受低位触发器受低位触发器 Q
39、 Q端的控制。各触发器接端的控制。各触发器接收到收到CPCP下降沿时状态就发生翻转,下降沿时状态就发生翻转, 波形波形如图如图8.3.28.3.2(b b)所示。)所示。任务资料任务资料2. 2. 计数器计数器按计数器中各触发器状态转换时刻的不同,可分为同步计数器和异步计数器。按计数器中各触发器状态转换时刻的不同,可分为同步计数器和异步计数器。(1 1)二进制计数器)二进制计数器1 1)清零)清零计数前,在清零端计数前,在清零端 先输入一负脉冲,使先输入一负脉冲,使 Q2Q1Q0 = 000 Q2Q1Q0 = 000 ,这一过程称为清,这一过程称为清0 0,清,清0 0后,后, 变为高电平变为
40、高电平1 1时时 ,进行计数。,进行计数。任务资料任务资料2. 2. 计数器计数器按计数器中各触发器状态转换时刻的不同,可分为同步计数器和异步计数器。按计数器中各触发器状态转换时刻的不同,可分为同步计数器和异步计数器。(1 1)二进制计数器)二进制计数器2 2)计数)计数当第一个计数脉冲当第一个计数脉冲CPCP下降下降沿作用后,该触发器沿作用后,该触发器FFFF0 0的的Q Q0 0由由0 0态转为态转为1 1态,其他两个触发态,其他两个触发器因没有器因没有CPCP下降沿的作用,仍下降沿的作用,仍保持保持0 0态,所以当第一个作用态,所以当第一个作用后,计数器状态为后,计数器状态为 Q Q2
41、2Q Q1 1Q Q0 0=001=001。当第二个计数脉冲当第二个计数脉冲CPCP下降沿下降沿作用后,该触发器作用后,该触发器FFFF0 0的的Q Q0 0由由1 1态态转为转为0 0态,态,FFFF1 1的的Q Q1 1由由0 0态转为态转为1 1态,态,FFFF2 2因没有因没有CPCP下降沿的作用,仍下降沿的作用,仍保持保持0 0态,所以当第二个态,所以当第二个 CPCP下降下降沿作用后,计数器状态为沿作用后,计数器状态为 Q Q2 2Q Q1 1Q Q0 0=010 =010 。任务资料任务资料2. 2. 计数器计数器按计数器中各触发器状态转换时刻的不同,可分为同步计数器和异步计数器
42、。按计数器中各触发器状态转换时刻的不同,可分为同步计数器和异步计数器。(1 1)二进制计数器)二进制计数器2 2)计数)计数当第七个当第七个CP作用后计数器状态为作用后计数器状态为111,当第,当第八个八个 CP 作用后计数器又回到作用后计数器又回到000状态,完状态,完成一次计数循环。成一次计数循环。 依此依此类推类推任务资料任务资料2. 2. 计数器计数器按计数器中各触发器状态转换时刻的不同,可分为同步计数器和异步计数器。按计数器中各触发器状态转换时刻的不同,可分为同步计数器和异步计数器。 2. 2.十进制计数器十进制计数器是在计数脉冲作用下各触发器状态的转换是在计数脉冲作用下各触发器状态
43、的转换按十进制数的编码规律进行计数的数字电路。按十进制数的编码规律进行计数的数字电路。由由4 4位二进制计数器和一个用于计数器清位二进制计数器和一个用于计数器清0 0的门的门电路组成;与二进制加法计数器的主要差异是电路组成;与二进制加法计数器的主要差异是跳过了二进制数码跳过了二进制数码1010101011111111的的6 6个状态。个状态。十进制十进制计数器计数器任务资料任务资料2. 2. 计数器计数器按计数器中各触发器状态转换时刻的不同,可分为同步计数器和异步计数器。按计数器中各触发器状态转换时刻的不同,可分为同步计数器和异步计数器。 3. 3.集成计数器集成计数器74LSl6174LSl61下面以下面以74LSl6174LSl61为例介绍集为例介绍集成二进制同步计数器的逻辑功成二进制同步计数器的逻辑功能及应用。能及应用。集成计数器是将触发器及有关集成计数器是将触发器及有关门电路集成在一块芯片上,常见的门电路集成在一块芯片上,常见的4 4位十进制同步计数器有位十进制同步计数器有74LSl6074LSl60、74LSl6274LSl62、74LS19674LS196、CC40192CC40192等;等;4 4位二进制同步计数器有位二进制同步计数器有74LSl6174LSl61、74LSl6374LSl63、74LSl6974LSl69、74LSl9174LSl91等。
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 2026年高考物理考前20天冲刺讲义(三)(解析版)
- 刍议民间工艺美术的传承
- 2026 学龄前自闭症思维力技能提升课件
- 企业税务争议传播预案
- 健康教育学校工作计划
- 保护地球建议书
- 2026届山东省邹平县达标名校十校联考最后英语试题含答案
- 2026 自闭症融合教育支持课件
- 2026 学龄前自闭症教师干预认知课件
- 忠实履行义务环境污染图片
- 2026广东广州南方投资集团有限公司社会招聘49人备考题库附答案详解(研优卷)
- 2026年度职业病防治宣传周培训课件
- 内蒙古自治区存量房买卖合同示范文本
- NDA保密协议中英文对照7篇
- 培养时空观念,提升历史思维
- 大连海事大学3300航海英语题库词结归纳
- 巨人通力电梯-GFS25培训资料-电气部分 -V3.1
- DB34T∕ 3048-2017 高速公路乳化沥青厂拌冷再生基层施工技术指南
- DZ∕T 0213-2020 矿产地质勘查规范 石灰岩、水泥配料类(正式版)
- 《欣赏建筑之美》参考课件
- 潘重规敦煌词语敦煌曲子词课件
评论
0/150
提交评论