数字电子线路基础:第五章 锁存器和触发器_第1页
数字电子线路基础:第五章 锁存器和触发器_第2页
数字电子线路基础:第五章 锁存器和触发器_第3页
数字电子线路基础:第五章 锁存器和触发器_第4页
数字电子线路基础:第五章 锁存器和触发器_第5页
已阅读5页,还剩50页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、5 锁存器和触发器5.1 双稳态存储单元电路5.2 锁存器5.3 触发器的电路结构和工作原理5.4 触发器的逻辑功能教学基本要求1、掌握锁存器、触发器的电路结构和工作原理2、熟练掌握SR触发器、JK触发器、D触发器及T 触发器的逻辑功能3、正确理解锁存器、触发器的动态特性1、时序逻辑电路与锁存器、触发器: 时序逻辑电路:概述锁存器和触发器是构成时序逻辑电路的基本逻辑单元 。 结构特征:由组合逻辑电路和存储电路组成,电路中存在反馈。工作特征:时序逻辑电路的工作特点是任意时刻的输出状态不仅与该当前的输入信号有关,而且与此前电路的状态有关。 5.1 双稳态存储单元电路5.1.1 双稳态的概念5.1.

2、2 双稳态存储单元电路2、锁存器与触发器共同点:具有0 和1两个稳定状态,一旦状态被确定,就能自行保持。一个锁存器或触发器能存储一位二进制码。 不同点:锁存器-对脉冲电平敏感的存储电路,在特定输入脉冲电平作用下改变状态。触发器-对脉冲边沿敏感的存储电路,在时钟脉冲的上升沿或下降沿的变化瞬间改变状态。 E E CP CP 5.1 双稳态存储单元电路5.1.1 双稳态的概念 稳稳态态稳稳态态介介稳稳态态 1 Q Q 1 G1 G2 1 Q Q 1 G1 G2 反馈5.1.2 双稳态存储单元电路 Q端的状态定义为电路输出状态。电路有两个互补的输出端1. 电路结构 2、数字逻辑分析电路具有记忆1位二进

3、制数据的功能。 如 Q = 1如 Q = 0 1 1 Q Q G1 G2 VO1 VO2 VI1 VI2 10011 1 1 Q Q G1 G2 VO1 VO2 VI1 VI2 011003. 模拟特性分析 1 1 Q Q G1 G2 VO1 VO2 VI1 VI2 I1 = O2 O1 = I2 0 稳稳态态点点(Q=1) 稳稳态态点点( (Q Q= =0 0) ) 介介稳稳态态点点 I1(=O2) O1(=I2) a b c d e G1 G2 图中两个非门的传输特性5.2.1 SR 锁存器5.2 锁存器5.2.1 D 锁存器5.2.1 SR 锁存器5.2 锁存器 1 1 Q Q R G1

4、 G2 1 1 S +VDD T4 T2 T6 T5 T1 T3 Q Q S R 或或非非门门 G1 或或非非门门 G2 1. 基本SR锁存器初态:R、S信号作用前Q端的状态,初态用Q n表示。次态:R、S信号作用后Q端的状态次态用Q n+1表示。1) 工作原理R=0、S=0状态不变00若初态 Q n = 1101 1 1 Q Q R G1 G2 1 1 S 若初态 Q n = 001000 1 1 Q Q R G1 G2 1 1 S 无论初态初态Q n为0或1,锁存器的次态次态为为1态。 信号消失后新的状态将被记忆下来。 S 1 Q Q 1 R G1 G2 01若初态 Q n = 1101

5、S 1 Q Q 1 R G1 G2 若初态 Q n = 0010010R=0、S=1置1无论初态Q n为0或1,锁存器的次态为0态。 信号消失后新的状态将被记忆下来。 S 1 Q Q 1 R G1 G2 10若初态 Q n = 1110若初态 Q n = 0 S 1 Q Q 1 R G1 G2 100101R=1 、 S=0置0 S 1 Q Q 1 R G1 G2 1100S=1 、 R=1无论初态Q n为0或1,触发器的次态 、 都为0 。nQnQ状态不确定约束条件: SR = 0当S、R 同时回到0时,由于两个与非门的延迟时间无法确定,使得触发器最终稳定状态也不能确定。触发器的输出既不是0

6、态,也不是1态3)工作波形 S R Q Q 置置 1 置置 0 1 1 Q Q R S 4)用与非门构成的基本SR锁存器、 S Q Q R R S c.国标逻辑符号a.电路图b.功能表 RSQ不定10010100101不变11不变Q约束条件: S +R = 0 例 运用基本SR锁存器消除机械开关触点抖动引起的脉冲输出。 R vO t0 t1 vO t0 t1 t +5V +5V 100k A B Q 1 2 74HCT00 R S 100k S +5V +5V R S Q 2. 逻辑门控SR锁存器 R E S & & 1 1 1 1 G3 G1 G2 G4 Q4 Q3 Q Q 电路结构 1R

7、E1 1S Q Q E S R 国标逻辑符号简单SR锁存器使能信号控制门电路 R E S & & 1 1 1 1 G3 G1 G2 G4 Q4 Q3 Q Q 2、工作原理 S=0,R=0:Qn+1=Qn S=1,R=0:Qn+1=1 S=0,R=1:Qn+1=0 S=1,R=1:Qn+1= E=1:E=0:状态发生变化。 状态不变Q3 = S Q4 = R E S R Q3 Q4 Q Q 1 2 3 4 的波形。 逻辑门控SR锁存器的E、S、R的波形如下图虚线上边所示,锁存器的原始状态为Q = 0,试画出Q3、Q4、Q和Q R E S & & 1 1 1 1 G3 G1 G2 G4 Q4 Q3

8、 Q Q 5.2.2 D 锁存器1. 逻辑门控D锁存器 1D E1 Q Q E D 国标逻辑符号 R E D & & 1 1 1 1 G3 G1 G2 G4 Q4 Q3 Q Q S 1 1 G5 逻辑电路图 R E D & & 1 1 1 1 G3 G1 G2 G4 Q4 Q3 Q Q S 1 1 G5 =SS =0 R=1D=0Q = 0D=1Q = 1E=0不变E=1= DS =1 R=0D锁存器的功能表置10111置01001保持不变不变0功能QDEQ逻辑功能2. 传输门控D锁存器 1 1 TG2 TG1 1 1 G1 G2 G4 G3 E C Q Q C C C D C C 1 1 G

9、1 TG2 G2 Q Q TG1 D 1 1 G1 TG2 G2 Q Q TG1 D (c) E=0时(b) E=1时(a) 电路结构CTG2导通,TG1断开 TG1导通,TG2断开Q = DQ 不变 1 1 TG TG 1 1 G1 TG2 G2 G4 G3 E C Q Q C C C TG1 D C C (c) 工作波形 D E Q Q 3. D锁存器的动态特性定时图:表示电路动作过程中,对各输入信号的时间要求以及输出对输入信号的响应时间。 D Q tSU tH tW TpLH E TpHL 74HC/HCT373 八D锁存器 LE 1 1 OE 1 E 1 E 1 E Q1 Q7 Q0

10、D1 D7 D0 1D C1 C1 1 1D C1 C1 1D C1 C1 4. 典型集成电路74HC/HCT373的功能表OE工作模式工作模式输输 入入内部锁存器内部锁存器状状 态态输输 出出LEDnQn使能和读锁存使能和读锁存器器(传送模式)(传送模式)LHLLLLHHHH锁存和读锁存锁存和读锁存器器LLL*LLLLH*HH锁存和禁止输锁存和禁止输出出H高阻高阻H高阻高阻L*和H*表示门控电平LE由高变低之前瞬间Dn的逻辑电平。5.3 触发器的电路结构和工作原理5.3.1 主从触发器5.3.2 维持阻塞触发器*5.3.3 利用传输延时的触发器5.3.4 触发器的动态特性 E 5.3 触发器

11、的电路结构和工作原理1. 锁存器与触发器 CP CP 锁存器在E的高(低)电平期间对信号敏感触发器在CP的上升沿(下降沿)对信号敏感在VerilogHDL中对锁存器与触发器的描述语句是不同的不同的 E 5.3 触发器的电路结构和工作原理 1 1 TG TG TG2 Q C C C TG1 D C 主主锁锁存存器器 1 1 TG TG TG4 Q Q C C C TG3 C 从从锁锁存存器器 Q CP 1 C C G1 G4 G3 G2 主锁存器与从锁存器结构相同1. 电路结构5.3.1 主从触发器TG1和TG4的工作状态相同TG2和TG3的工作状态相同2. 由传输门组成的CMOS边沿D触发器

12、工作原理:TG1导通,TG2断开输入信号D 送入主锁存器。TG3断开,TG4导通从锁存器从锁存器维持在原来的状态不变。 (1) CP=0时: 1 1 TG TG TG2 Q C C C TG1 D C 主锁存器主锁存器 1 1 TG TG TG4 Q Q C C C TG3 C 从锁存器从锁存器 Q G1 G4 G3 G2 C =1,C=0,Q跟随D端的状态变化,使Q=D。 CP 1 C C 工作原理:(2) CP由0跳变到1 : 1 1 TG TG TG2 Q C C C TG1 D C 主主锁锁存存器器 1 1 TG TG TG4 Q Q C C C TG3 C 从从锁锁存存器器 Q G1

13、 G4 G3 G2 C =0,C=1, CP 1 C C 触发器的状态仅仅取决于CP信号上升沿上升沿到达前瞬间的D信号 TG3导通,TG4断开从锁存器Q的信号送Q端。TG1断开,TG2导通输入信号D 不能送入主锁存器。主锁存器维持原态不变。 。 1 TG TG TG2 C C C TG1 D C 1 TG TG TG4 Q Q C C C TG3 C 1 G3 1 1 1 G1 1 1 1 1 RD SD CP 1 C C G4 G2 2. 典型集成电路 74HC/HCT74 中D触发器的逻辑图 74HC/HCT74的功能表DSQDSDR1nQLHHHHHLLHHQn+1DCPHHLLHLLH

14、LHHLQDCP输 出输 入DR S C1 1D R S C2 2D R 1SD 1RD 1CP 1D 1Q 1Q 2SD 2RD 2CP 2D 2Q 2Q 国标逻辑符号74HC/HCT74的逻辑符号和功能表具有直接置1、直接置0,正边沿触发的D功能触发器5.3.2 维持阻塞触发器1. 电路结构与工作原理 C置0维持线响应输入D和CP信号根据 确定触发器的状态 RS G1 & CP Q1 & G2 G3 & & & G5 Q2 Q3 S R G4 Q4 D G6 Q Q & 4 CP = 0011DD G1 & C P Q1 & G2 G3 & & & G5 Q2 Q3 S R Q4 D G6

15、 Q Q & 2、工作原理 Qn+1=QnD 信号进入触发器,为状态刷新作好准备Q1 = DQ4= DD信号存于Q44 当CP 由0 跳变为101DD G1 & C P Q1 & G2 G3 & & & G5 Q2 Q3 S R GQ4 D G6 Q Q & 100DDDQn 1在CP脉冲的上升沿,触发器按此前的D信号刷新 当CP =1在CP脉冲的上升沿到来瞬间使触发器的状态变化D信号不影响 、 的状态,Q的状态不变RS G1 & C P Q1 & G2 G3 & & & G5 Q2 Q3 S R GQ4 D GQ Q & 101置1维持线置0 阻塞线11002. 典型集成电路-74LS74

16、& CP & & & & D Q Q & SD RD S C1 1D R SD RD CP D Q Q D Q tSU tH tW tPLH CP tPHL Tcmin Q tPHL tPLH 5.3.4 触发器的动态特性 C1 1D Q Q D C 动态特性反映其触发器对输入信号和时钟信号间的时间要求,以及输出状态对时钟信号响应的延迟时间。 建立时间保持时间脉冲宽度传输延时时间传输延时时间保持时间tH :保证D状态可靠地传送到Q建立时间tSU :保证与D 相关的电路建立起稳定的状态,使触发器状态得到正确的转换。最高触发频率fcmax :触发器内部都要完成一系列动作,需要一定的时间延迟,所以对

17、于CP最高工作频率有一个限制。触发脉冲宽度tW :保证内部各门正确翻转。传输延迟时间tPLH和tPHL :时钟脉冲CP上升沿至输出端新状态稳定建立起来的时间5.4.1 D 触发器 5.4 触发器的逻辑功能5.4.2 JK 触发器 5.4.3 SR 触发器 5.4.4 D 触发器功能的转换 5.4.2 T 触发器 5.4 触发器的逻辑功能不同逻辑功能的触发器国际逻辑符号 1D C1 Q Q D CP D 触发器 1J C1 1K Q Q J CP K JK 触发器 1T C1 Q Q T CP T 触发器 1S C1 1R Q Q S CP R RS 触发器5.4.1 D 触发器 1. 特性表

18、Qn DQn+10000111001112. 特性方程Qn+1 = D D=1 D=0 D=0 D=1 0 1 3. 状态图3.状态转换图 翻 转10011111 置 111010011 置 000011100状态不变01010000 说 明Qn+1QnKJ1.特性表 1nnnQJQKQ2.特性方程 0 1 0 0 1 1 0 1 J 1 KQn 0 00 01 11 10 5.4.2 JK 触发器 J=0 K= J= K=0 J=1 K= J= K=1 0 1 J K 1 2 3 4 5 6 7 CP 例5.4.1 设下降沿触发的JK触发器时钟脉冲和J、K信号的波形如图所示试画出输出端Q的波形。设触发器的初始状态为0。 Q 5.4.3 T触发器 特性方程状态转换图特性表nQ1n Q011101110000TnnnQTQTQ1 T=1 T=1 T=0 T=0 0 1 1T C1 Q Q T CP 逻辑符号 4. T触发器 Q Q CP C 国际逻辑符号 特性方程nnQQ1时钟脉冲每作用一次,触发

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论