原理图输入设计方法ppt课件_第1页
原理图输入设计方法ppt课件_第2页
原理图输入设计方法ppt课件_第3页
原理图输入设计方法ppt课件_第4页
原理图输入设计方法ppt课件_第5页
已阅读5页,还剩35页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、1、支持多层次设计优点:设计者不需具备编程技术、硬件言语,只优点:设计者不需具备编程技术、硬件言语,只需会画原理图即可入门。需会画原理图即可入门。本章经过1位全加器的设计引见:A+B+CY=SOCO方法1:直接列出真值表,用卡诺图化简得到逻辑表达式,从而画出电路图。ABCSOCO0000000110010100110110010101011100111111SO=ABC+ABC+ABC+ABCCO=BC+AB+AC1位半加器电路构成:A+B=SO+CO 输入输出ABSOCO0000011010101101原理图设计步骤原理图设计步骤步骤步骤1:在:在WINDOWS下为本项工程设计下为本项工程设

2、计建立文件夹。如建立文件夹。如E:MY_PRJ留意:留意:文件夹名不能用中文,且不可带空格。文件夹名不能用中文,且不可带空格。此文件夹将被此文件夹将被EDA默以为任务库默以为任务库work library 步骤步骤3:输入设计工程和存盘:输入设计工程和存盘选择原理图编辑器1、新建一个设计文件FILE/NEW在空白处点击鼠标右键在空白处点击鼠标右键,弹出窗口中选择“Enter SymbolPRIM根本硬件库MF宏功能库LPM库选择元件库也可在这里输入元件名,如2输入与门AND2,输出引脚:OUTPUT等库中的元件自动显示将所需元件全部调入原理图编辑窗非门:NOT2输入与门:AND2同或门:XNO

3、R输入引脚:INPUT输出引脚:OUTPUT3、衔接原理图将调进来的元件衔接成半加器连线工具:连线工具: 删除连线删除连线/元件:点击或用箭头或迁延选中,元件:点击或用箭头或迁延选中, 再按再按DELETE键键给给I/O脚改名:双击脚改名:双击PIN NAME/改名改名点击保管留意,要存在本人建立的文件夹中文件名取为:h_adder.gdf步骤步骤4:将设计工程设置成工程文件:将设计工程设置成工程文件PROJECTFILEPROJECT将工程设置成当前的文件假设文件没翻开或不是最顶层,运用NAME留意指向的路径、文件改动了步骤步骤5:选择目的器件并编译:选择目的器件并编译ASSIGNDEVIC

4、E选择器件系列:ACEX1K系列根据实验箱上的元件型号选择,选EP1K30TC144-3留意,要消去Show only Fastest Speed Grades的勾,使所有速度级别的器件都能显示出来步骤步骤6:编译:编译compilerMAX+plus II选择编译器编译窗编译编译START前消去前消去quartus fit项项消去消去Quartus适配操作适配操作Fitter Settings消去这里的勾Processing按编译窗口的按编译窗口的start留意错误报告留意错误报告和信息窗口和信息窗口Message只需只需Timing characteristic可忽略可忽略 1 建立波形文

5、件。为仿真测试新建一建立波形文件。为仿真测试新建一个文件个文件File /New选择波形编辑器文件步骤步骤7:时序仿真:时序仿真信号名取样点的值取样点2 输入信号节点输入信号节点从从SNF文件中输入设计文件的信号节点文件中输入设计文件的信号节点NODEENTER NODE FROM SNF点击点击“LISTSNF文件中文件中的信号节点的信号节点选取选取OK3在在Options菜单中消去网格对齐菜单中消去网格对齐Snap to Grid的选择消去对勾的选择消去对勾 OPTIONSNAP TO GRID4 设定仿真时间。设定仿真时间。FILEEND TIME60us5 编辑输入信号波形编辑输入信号

6、波形用鼠标迁延选定区域,用鼠标迁延选定区域,再用工具条设上下电平再用工具条设上下电平放大放大/减少减少0/1恣意恣意/高阻高阻时钟信号时钟信号6 波形文件存盘。波形文件存盘。7 运转仿真器。运转仿真器。8 察看分析半加器仿真波形。察看分析半加器仿真波形。9 为了准确丈量半加器输入与输出波形为了准确丈量半加器输入与输出波形间的延时量,可翻开时序分析器间的延时量,可翻开时序分析器.I/O延时时间延时时间10 包装元件入库。包装元件入库。 选择菜单“File“Open,在“Open对话框中选择原理图编辑文件选项“Graphic Editor Files,然后选择h_adder.gdf,重新翻开半加器

7、设计文件,然后选择如图4-5中“File菜单的“Create Default Symbol项,将当前文件变成了一个包装好的单一元件Symbol,并被放置在工程途径指定的目录中以备后用。步骤步骤8:引脚锁定:引脚锁定方法方法1:手工输入不好用:手工输入不好用再编译一次,将引脚再编译一次,将引脚信息编译进去信息编译进去 引脚对应情况引脚对应情况半加器信号半加器信号 目的器件目的器件EP1K30TC144引脚号引脚号 a 27b 26co 39so 38步骤步骤9:编程下载:编程下载1 下载方式设定下载方式设定在编程窗翻开在编程窗翻开的情况下选择的情况下选择下载方式设置下载方式设置2 下载下载/编编

8、程程Ain+Bin+Cin=Cout Sout 结果0011前面已引见可用卡诺图化简,直接给出表达式。为阐明顶层元件调用,用半加器实现:Ain+Bin=C1 S1 00 01 10S1+Cin=C2 SoutC1+C2=Cout因不能够同时为1步骤步骤10:设计顶层文件:设计顶层文件1 仿照前面的仿照前面的“步骤步骤2,翻开一个新的原理图,翻开一个新的原理图编辑窗口编辑窗口调出已设计好的半加器元件调出已设计好的半加器元件2 完成全加器原理图设计,并以文件名完成全加器原理图设计,并以文件名f_adder.gdf存在同一目录中。存在同一目录中。3 将当前文件设置成将当前文件设置成Project,并选择目的器件,并选择目的器件为为EPF1K30TC144-3。4 编译此顶层文件编译此顶层文件f_adder.gdf,然后建立波形,然后建立波形仿真文件。仿真文件。5 对应对应f_adder.gdf的波形仿真文件,参考图中的波形仿真文件,参考图中输入信号输入信号cin、bin和和ain输入信号电平的设置,启输入信号电平的设置,启动仿真器动仿真器Simulator,察看输出波形的情况。,察看输出波形的情况。6 锁定引脚、编译并编程下载,硬件实测此锁定引脚、编译并编程下载,硬件实测此全加器的逻辑功能。全加器的逻辑功能。4 资源资源编辑编辑5 引脚

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论