




版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、 实验二 中规模组合逻辑电路的分析和设计(一)指导教师:孔洁1实验二 中规模组合逻辑电路的分析和设计(一)一、实验目的1、熟悉中规模全加器的结构及逻辑功能2、掌握用四位二进制全加器进行逻辑函数的设计3、熟悉中规模集成编码器的种类和逻辑功能二、实验仪器及器材1、数字逻辑实验台2、集成块74LS148、74LS2833、导线若干21. 全加器的工作原理三、实验原理实验二 中规模组合逻辑电路的分析和设计(一) 全加器即把加数 被加数和低位数的进位信号相加,并根据求和结果给出该位的进位信号 2.半加器的功能:用来完成两个一位二进制数求和的逻辑电路.它只考虑本位数的相加,而不考虑低位的进位. 快速进位全
2、加器:74ls283集成器件是采用快速进位的四位二进制全加器.3实验原理进位如:0 0 0 0 11+10101010不考虑低位来的进位半加器实现要考虑低位来的进位全加器实现474LS283管脚图5相加结果读数为 C3S3S2S1S0 4位二进制加数B 输入端 4位二进制加数A 输入端低位片进位输入端本位和输出端向高位片的进位输出A3A2A1A0B3B2B1B0CI COS3S2S1S0S3S2S1S0 74LS283逻辑符号实验原理6所谓编码就是赋予选定的一系列二进制代码以固定的含义。n个二进制代码(n位二进制数)有2n种不同的组合,可以表示2n个信号。二进制编码器,就是将一系列信号状态编制
3、成二进制代码。实验原理2. 编码器的工作原理 优先编码器允许电路同时输入多个信号,而电路只对其中优先级别最高的信号进行编码。73.二进制优先编码器74LS148实验原理8集成3位二进制优先编码器74LS148的功能表输入:逻辑0(低电平)有效输出:反码输出使能输入端, 低电平有效。 使能输出端, EI=0时,EO=1表示有有效信号输入。扩展输出端,GS=0,表示编码器工作;GS=1,表示编码器不工作。9四、实验内容及步骤1. 4位超前进位加法器74ls283的逻辑功能测试实验二 中规模组合逻辑电路的分析和设计(一)A 0010 0111 1011 1101 1110B 1010 0100 00
4、11 0001 1001Ci + 1 + 1 + 0 + 0 + 0SCo10实验内容及步骤2.用74ls283完成8421BCD码和余3码之间的转换 BCD码+0011=余3码3.验证83线编码器74ls148的逻辑功能。(按书142页的功能表)4.用两片74ls148接成164线优先编码器5.选作:用四位超前进位加法器74ls283设计一个加/减运算电路,当M=0时,实现加法,当M=1时实现减法.118421BCD码与余3码之间的关系备注习题二12图3-24 由74LS283构成的代码转换电路8421BCD码0011余3码备注:将8421BCD码转换成余3码。备注习题二13备注:试用两片74LS148接成16线4线优先编码器,将A0A1516个输入信号编为二进制编码Z3Z2Z1Z0=00001111。 其中A15的优先权最高,A0的优先权最低。解:输入信号 需用两片备注习题四14级联问题高优先级低优先级输出信号A15A8A7A0编码10Z31 1 10 0 01 1 10 0 0Z2 Z1 Z001YEX(1)备注习题四1574LS148扩展的16线4线优先编码器备注习题四16备注习题六对于 ,可以表示为补码运算式: , B的反码可以用异或门来实现。这样“A”可以直接输入到一组四位二进制的数,“1”可以直接由最低位进位CI端输入高电平“1”,
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
评论
0/150
提交评论