期末考试数字电子技术试题及答案_第1页
期末考试数字电子技术试题及答案_第2页
期末考试数字电子技术试题及答案_第3页
期末考试数字电子技术试题及答案_第4页
期末考试数字电子技术试题及答案_第5页
已阅读5页,还剩10页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、-PAGE . z.数字电子技术根底试题一 一、填空题 : 每空1分,共10分 1 (30.25) 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 。 3 . 三态门输出的三种状态分别为: 、 和 。 4 . 主从型JK触发器的特性方程 = 。 5 . 用4个触发器可以存储 位二进制数。 6 . 存储容量为4K8位的RAM存储器,其地址线为 条、数据线为 条。 二、选择题: (选择一个正确的答案填入括号,每题3分,共30分 ) 1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是: 图。 图 1 2.以

2、下几种TTL电路中,输出端可实现线与功能的电路是 。 A、或非门 B、与非门 C、异或门 D、OC门 3.对CMOS与非门电路,其多余输入端正确的处理方法是 。 A、通过大电阻接地1.5K B、悬空 C、通过小电阻接地1K D、通过电阻接V CC 4.图2所示电路为由555定时器构成的 。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路 。图2A、计数器 B、存放器C、译码器 D、触发器 6以下几种A/D转换器中,转换速度最快的是 。 图2 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 D、双积分A/D转换器

3、 7*电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为 。 图3 A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8要将方波脉冲的周期扩展10倍,可采用 。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 D、10位D/A转换器 9、逻辑函数 与其相等的函数为 。 A、 B、 C、 D、 10、一个数据选择器的地址输入端有3个时,最多可以有 个数据信号输出。 A、4 B、6 C、8 D、16 三、逻辑函数化简 每题5分,共10分 1、用代数法化简为最简与或式 Y= A + 2、用卡诺图法化简为最简或与式 Y= + C +A D,约束条件:A

4、 C + A CD+AB=0 四、分析以下电路。 每题6分,共12分 1、写出如图4所示电路的真值表及最简逻辑表达式。 图 4 2、写出如图5所示电路的最简逻辑表达式。 图 5 五、判断如图 6所示电路的逻辑功能。假设 u B =-20V,设二极管为理想二极管,试根据 u A 输入波形,画出 u 0 的输出波形 8分 t 图 6 六、用如图 7所示的8选1数据选择器CT74LS151实现以下函数。8分 YA,B,C,D=m(1,5,6,7,9,11,12,13,14) 图 7 七、用 4位二进制计数集成芯片CT74LS161采用两种方法实现模值为10的计数器,要求画出接线图和全状态转换图。CT

5、74LS161如图8所示,其LD端为同步置数端,CR为异步复位端。10分 图 8 八、电路如图 9所示,试写出电路的鼓励方程,状态转移方程,求出Z 1 、Z 2 、Z 3 的输出逻辑表达式,并画出在CP脉冲作用下,Q 0 、Q 1 、Z 1 、Z 2 、Z 3 的输出波形。 设 Q 0 、Q 1 的初态为0。 12分 数字电子技术根底试题一参考答案 一、填空题 : 1 (30.25) 10 = ( 11110.01 ) 2 = ( 1E.4 ) 16 。 2 . 1。 3 . 高电平、低电平和高阻态。 4 . 。 5 . 四。 6 . 12、 8 二、选择题: 1.C 2.D 3.D 4.A

6、5.C 6.A 7.C 8.C 9.D 10.C 三、逻辑函数化简 1、Y=A+B2、用卡诺图圈0的方法可得:Y= +DA+ + 四、 1、 该电路为三变量判一致电路,当三个变量都一样时输出为1,否则输出为0。 2、 B =1, Y = A , B=0 Y 呈高阻态。 五、 u 0 = u A u B ,输出波形 u 0 如图 10所示: 图 10 六、如图 11所示: D 图11 七、接线如图 12所示: 图 12 全状态转换图如图 13 所示: a b 图 13 八、 , , 波形如图 14所示: 数字电子技术根底试题二 一、填空题 : (每空1分,共10分) 1八进制数 (34.2 )

7、8 的等值二进制数为 2 ; 十进制数 98 的 8421BCD 码为 8421BCD 。 2 . TTL 与非门的多余输入端悬空时,相当于输入 电平。 3 .图15所示电路 中 的最简逻辑表达式为 。 图 15 4. 一个 JK 触发器有 个稳态,它可存储 位二进制数。 5. 假设将一个正弦波电压信号转换成同一频率的矩形波,应采用 电路。 6. 常用逻辑门电路的真值表如表1所示,则 F 1 、 F 2 、 F 3 分别属于何种常用逻辑门。 表 1 A B F 1 F 2 F 3 0 0 1 1 0 0 1 0 1 1 1 0 0 1 1 1 1 1 0 1 F 1 ;F 2 ;F 3 。 二

8、、选择题: (选择一个正确答案填入括号,每题3分,共30分 ) 1、 在四变量卡诺图中,逻辑上不相邻的一组最小项为: A、m 1 与m 3 B、m 4 与m 6 C、m 5 与m 13 D、m 2 与m 8 2、 L=AB+C 的对偶式为: A 、 A+BC ; B 、 A+B C ; C 、 A+B+C ; D 、 ABC ; 3、半加器和的输出端与输入端的逻辑关系是 A、 与非 B、或非 C、 与或非 D、异或 4、 TTL 集成电路 74LS138 是 / 线译码器,译码器为输出低电平有效,假设输入为 A 2 A1 A 0 =101 时,输出: 为 。 A . 00100000 B. 1

9、1011111 C.11110111 D. 00000100 5、属于组合逻辑电路的部件是 。 A、编码器 B、存放器 C、触发器 D、计数器 6存储容量为8K8位的ROM存储器,其地址线为 条。 A、8 B、12 C、13 D、14 7、一个八位D/A转换器的最小电压增量为0.01V,当输入代码为10010001时,输出电压为 V。 A、1.28 B、1.54 C、1.45 D、1.56 8、T触发器中,当T=1时,触发器实现 功能。 A、置1 B、置0 C、计数 D、保持 9、指出以下电路中能够把串行数据变成并行数据的电路应该是 。 A、JK触发器 B、3/8线译码器 C、移位存放器 D、

10、十进制计数器 10、只能按地址读出信息,而不能写入信息的存储器为 。 A、 RAM B、ROM C、 PROM D、EPROM 三、将以下函数化简为最简与或表达式此题 10分 1. 代数法 2、 F 2 A,B,C,D=m (0,1,2,4,5,9)+d (7,8,10,11,12,13)卡诺图法 四、分析如图 16所示电路,写出其真值表和最简表达式。10分 五、试设计一个码检验电路,当输入的四位二进制数 A、B、C、D为8421BCD码时,输出Y为1,否则Y为0。要求写出设计步骤并画电路图 10分 六、分析如图17所示电路的功能,写出驱动方程、状态方程,写出状态表或状态转换图,说明电路的类型

11、,并判别是同步还是异步电路? 10分 八、如图19所示的十进制集成计数器; 的为低电平有效的异步复位端,试将计数器用复位法接成八进制计数器,画出电路的全状态转换图。 10分 图 19 数字电子技术根底试题二参考答案 一、填空题 : 11100.01 , 10011000 高 AB 两 , 一 多谐振荡器 同或 , 与非门 , 或门 二、选择题: 1 D 2. B 3. D 4. B 5. A 6. C 7. C 8. C 9. C 10. B 三、 1. 2. 四、 1. 2. , , , 五、 六、同步六进制计数器,状态转换图见图 20。 图 20 八、 八进制计数器电路如图 22所示。 数

12、字电子技术根底试题四一、选择题每题2分,共26分1将代码(10000011)8421转换为二进制数 。A、010000112 B、010100112C、100000112 D、12 2函数的对偶式为 。A、B、;C、D、3有符号位二进制数的原码为11101,则对应的十进制为 。A、-29 B、+29 C、-13 D、+134逻辑函数的最简的与或式 。 A、AC+BD; B、 C、AC+B D、A+BD5逻辑函数的F=的标准与或式为 。A、B、C、D、6逻辑函数YA,B,C=的最简与或非式为 。A、 B、C、D、7逻辑函数YA,B,C,D=其约束条件为AB+AC=0则最简与或式为 。A、B、 ;

13、C、 D、8以下图为TTL逻辑门,其输出Y为 。A、0 B、 1 C、 D、9以下图为OD门组成的线与电路其输出Y为 。A、1 B、0 C、D、10以下图中触发器的次态方程Qn+1为 。A、A B、0 C、Qn D、n11RS触发器要求状态由0 1其输入信号为 。A、RS=01 B、RS=1 C、RS=0 D、RS=1012电源电压为+12V的555定时器、组成施密特触发器,控制端开路,则该触发器的回差电压VT为 。A、4V B、6V C、8V D、12V13为了将三角波换为同频率的矩形波,应选用 。A、施密特触发器 B、单稳态触发器 C、多谐振器 D、计数器二、判断题每题1分,共10分 1O

14、C门的输出端可并联使用。 2当TTL门输出电流IOH=0.4mA, IOL=16mA,IIH=40A,IIL=1mA时N=16。 3N进制计数器可以实现N分频。 4组合逻辑电路在任意时刻的输出不仅与该时刻的输入有关,还与电路原来的状态有关。 5单稳态触发器暂稳态维持时间的长短取决于外界触发脉冲的频率和幅度。 6在逻辑电路中三极管即可工作在放大,饱和、截止状态。 7逻辑函数Y=满足一定条件时存在两处竞争冒险。 8存放器、编码器、译存器、加法器都是组合电路逻辑部件。 9二进制数101110B转换成8421BCD码为0100 01108421。 10逻辑函数YABC=时即:YABC=。三、分析题共2

15、0分1试分析同步时序逻辑电路,要求写出各触发器的驱动方程、状态方程,画出完整的状态转换图按Q3Q2Q1排列。6分2分析以下图由74160构成的计数器为几进制计数器,画出有效状态转换图。4分 Q0 Q3 Q2 Q1 D0 D3 D2 D1 CP C ET EP 74160 1 1 RDLDCP 13分析逻辑电路,要求写出输出逻辑式、列出真值表、说明其逻辑功能。6分4分析如下74LS153数据选择器构成电路的输出逻辑函数式。4分FABYD0 D1 D2 D 3 A1A0四、设计题共26分1用74LS160及少量的与非门组成能显示0048的计数器使用 完成。8分D0 D1 D2 D3 Q0 Q1 Q

16、2 Q3 EP ET CP C 74160 D0 D1 D2 D3 Q0 Q1 Q2 Q3 EP ET CP C 74160 2试用图示3线8线译码器74LS138和必要的门电路产生如下多输出逻辑函数。要求:1写出表达式的转换过程6分;2在给定的逻辑符号图上完成最终电路图。6分3使用74LS161和74LS152设计一个序列信号发生器,产生的8位序列信号为00010111时间顺序自左向右。6分五、画图题共18分1用555定时器及电阻R1、R2和电容C构成一个多谐振荡器电路。画出电路,并写出脉冲周期T的计算公式。8分VCC DISC VCO GND 555 VO TH 2图a中CP的波形如图b所示。要求:1写出触发器次态Qn+1的最简函数表达式和Y1、Y2的输出方程。4分2在图b中画出Q、Y1和Y2的波形设Q n=06分图b图a数字电子技术根底试题答案A卷 一、选择题26

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论