汇编原理 基础知识_第1页
汇编原理 基础知识_第2页
汇编原理 基础知识_第3页
汇编原理 基础知识_第4页
汇编原理 基础知识_第5页
已阅读5页,还剩76页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、汇编原理 基础知识一些基本问题课程内容 组成原理的问题与汇编程序的问题 学习方法 编程、编程、编程 学习目的 理解、融合、贯通 编程环境 IDE与debug辅导与答疑 ? 考核 平时0.1+期中0.2+1期末0.7 第一章 基础知识 计算机由硬件系统和软件系统的协同工作完成相应的功能,计算机是硬件和软件的综合体。计算机系统组成计算机软件计算机系统主存运算器控制器内部寄存器组CPU主机辅存I/O设备外设计算机硬件1.1 基本概念 定义 电子式数字计算机,即通常所说的计算机,是一种把程序以及数据用二进制的形式进行存储,并根据程序的功能自动连续的对数据进行算术运算和逻辑运算的工具。 定义 计算机系统

2、,由计算机硬件(Hardware)系统与软件(Software)系统两部分组成。 定义 硬件系统,即计算机的硬件设备,指计算机系统中各种电子的、机械的、磁性的、光的器件或装置;硬件系统是计算机系统中看得见、摸得着的物理实体,是计算机的“躯体”。 定义 软件系统,指控制、管理计算机硬件以及解决各类应用问题的所有程序的总和;软件系统看不见、摸不着,是计算机的“灵魂”。1.1.1冯诺依曼计算机 根据计算机的特点,计算机要实现的基本功能是:数据处理:可以进行数值处理和非数值处理。数据传送:计算机与外界交换数据。数据存储:存储程序和数据。 1945年,美籍匈牙利数学家John Von Neumann提出

3、冯诺依曼计算机,其特点为: 采用二进制代码表示数据与指令。 采用储存程序工作方式。 运算器、储存器、控制器、I/O设备构成计算机硬件系统。冯诺依曼计算机工作原理核心是存储程序的工作方式。1.2.1计算机的硬件系统 根据冯诺依曼提出的计算机工作原理,计算机硬件的基本组成主要有输入设备、存储器、运算器、控制器、输出设备5大部件,在计算机程序的控制下,完成信息的输入、存储、处理、控制以及输出等功能。组成框图如图1-1所示。 运算器和控制器合称中央处理器,简称cpu;运算器、控制器、内存储器以及输入、输出接口电路合称主机;各种输入、输出设备和外存储器合称计算机外围设备,简称外设。输入设备控制器输出设备

4、 CPU运算器ALU 存储器指令数据结果请求命令状态请求命令命令数据结果地址指令图1-1计算机硬件的基本组成 计算机的硬件系统各个组成部分的功能:1.控制器:是计算机中控制执行指令的部件,其主要功能包括: 正确执行每条指令: 首先是取来一条指令,接着分析这条指令,再按指令格式和功能执行这条指令 保证指令按规定序列自动连续地执行。 对各种异常情况和请求及时响应和处理。 说到底,控制器要向计算机各功能部件提供每一时刻协同运行所需要的控制信号。 计算机的硬件系统各个组成部分的功能:2.运算器:是计算机中进行数据加工的部件,其主要功能包括: 执行数值数据的算术加减乘除等运算,或执行逻辑数据的与或非等逻

5、辑运算,由一个被称为 ALU 的线路完成。 暂时存放参加运算的数据和中间结果,由多个通用寄存器来承担。 运算器通常也是数据传输的通路 。 计算机的硬件系统各个组成部分的功能:3.存储器:由高速缓冲存储器(cache),主存储器(内存),外存储器(硬盘、光盘)所组成的多级(层)存储器系统,是计算机中用于存储程序和数据的系统。这三级存储器各自的功能分工、所用的存储介质的工作原理和特性各不相同。4.输入设备:输入设备是向计算机中送入程序和数据的有一定独立功能的设备,用于人机交互联系,如计算机键盘和鼠标等。5.输出设备:输出设备是计算机中用于送出计算机内部信息的设备,例如打印机、 显示器等。总线 使用

6、总线连接计算机各个组成部件,构成各组成部件之间信息传输通道。定义 总线,是一组能为计算机内部多个部件分时共享的公共信息传送线路。说明共享,一组总线可以挂接多个部件。说明分时,同一时刻,同一组总线只能有一个发送源;不同的时刻,同一组总线可以有不同的发送源。说明分时共享,挂接在同一组总线的部件在不同的时刻使用同一组总线发送与接受信息。1.总线分类 按传输方向单向总线、双向总线。按总线条数单总线、多总线。按传输信息地址总线(address bus,简称ab)、数据总线(data bus,简称db)、控制总线(control bus,简称cb)。2.常用总线结构-单总线结构特点 同一时刻只允许有一个部

7、件拥有对总线的控制权 总线上的主设备:拥有对总线控制权的部件 同一时刻只允许有一个总线的主设备如图1-2所示。图1-2 单总线结构 CPU主存接口1接口nI/O设备I/O设备总线主设备常用总线结构-双总线结构双总线指存储总线、I/O总线方式1以cpu为核心的连接方式,如图1-3所示。CPU主存接口1接口nI/O设备I/O设备I/O总线存储总线图1-3 cpu为核心的双总线结构 方式2以存储器为核心的连接方式,如图1-4所示。主存cpu接口1接口nI/O设备I/O设备I/O总线存储总线图1-4 存储器为核心的双总线结构 常用总线结构-多总线结构如图1-6所示。cpucache高速总线存储管理部件

8、ram次高速总线总线控制器总线控制器低速外部总线高速外部总线图形卡dmac网 卡键 盘软 盘串行接口音频口图1-6 多层总线结构 1.2.2计算机的软件系统 计算机的软件系统可以分为系统软件和应用软件,简单分类如下图1-7所示。软件系统科学计算类程序工程设计类程序数据处理类程序信息管理类程序自动控制类程序情报检索类程序操作系统语言处理程序数据库管理系统各种服务性支撑软件各种标准程序库系统软件应用软件图1-7 计算机软件系统 1.3计算机的层次结构 计算机系统以硬件为基础,通过配置各种软件,形成一个有机组合的系统。对其通常采取一种层次结构观点去进行分析或设计,也就是从不同的角度将计算机系统分成若

9、干级(层次)。硬件逻辑部件微程序控制器用户程序硬核机器语言(指令系统)操作系统语言处理程序(解释、编译)作为软件资源的应用程序数学模型、算法系统分析级用户程序级操作系统级机器语言级微程序级计算机系统逐级生成过程应用计算机系统求解问题过程1: 从组成计算机硬件软件划分的层次结构,如图1-8所示。计算机分为系统分析级、用户程序级、操作系统级、机器语言级和微程序级5个层次。图1-8 计算机硬件软件组成层次结构 2: 从计算机语言级划分的层次结构,如图1-9所示。计算机分为机器语言物理机、汇编语言虚拟机、高级语言虚拟机、专用语言虚拟机4个层次。定义语言级,将计算机的功能描述为能执行某些程序设计语言编写

10、的程序。定义 虚拟机,通过配置软件扩展机器功能后所形成的一台计算机,即采用软件形式表示出来的计算机。专用语言虚拟机高级语言虚拟机汇编语言虚拟机实际机器(机器语言物理机)程序图1-9 计算机语言级层次结构 数字逻辑级级0硬件电路微程序机器级级1微程序机器语言级级2机器语言操作系统机器级级3操作系统汇编语言级级4汇编程序面向问题的语言级级5编译程序面向用户支持高一级语言的编译或解释程序3: 从实际应用划分的层次结构,如图1-10,计算机分为数字逻辑级、微程序机器级、机器语言级、操作系统机器级、汇编语言级、面向问题的语言级6个层次。图1-10 计算机实际应用层次结构 1.4计算机的性能指标定义 位(

11、bit),指计算机能表示的最基本最小的单位。 在计算机中采用二进制表示数据和指令,故:位就是一个二进制位,有两种状态,“0” 和 “1”。定义 字节(byte,简写为b),相邻的任意8位二进制数称为一个字节。1 Byte = 8 bit 计算机中一个字节可以表示为:1100 0011 或者 0101 0111字节单位(k,m,g,t)的换算关系 1K=1024B=1024*8bit;1M=1024K;1G=1024M;1T=1024M定义 字(word,简写为w),是CPU内部进行数据处理的基本单位。定义 字长,每一个字(word)所包含的二进制位数。常与CPU内部的寄存器、 运算装置、总线宽

12、度一致。 字长是衡量cpu工作性能的一个重要参数,不同类型的cpu有不同的字长。如: Intel 4004cpu是4位Intel 8080cpu是8位(一个字节)Intel 8088/8086/80286cpu是16位(两个字节) Intel 80386/80486、Pentiumcpu是32位(双字)一般把一个字定为16位,则1word=2byte,10110011(高8位)10011001(低8位) 高字节 低字节同理一个双字(dword)定为32位,则1dword=2word=4byte 高字 低字定义 位编号,为便于描述,对字节,字和双字中的各位二进制数进行编号。从低位开始,从右到左依

13、次为0、1、2、。若丐位二进制数表示数值,可以使用位编号d0、d1、d2、表示;若该位二进制数表示地址,可以使用位编号a0、a1、a2、表示。 编号7654321010100010d7d6d5d4d3d2d1D0a7a6a5a4a3a2a1a0字节数值data地址addressD0D7D15D8158101010101010101070A0A7A15A8字的编号为15-0双字的编号依此类推,为31-0定义 主频,也叫做时钟频率,用来表示微处理器cpu的运行速度,主频越高表明微处理器运行越快,主频的单位是MHz或GHz。 早期微处理器的主频与外部总线的频率相同,从80486DX2开始,主频=外部

14、总线频率倍频系数,外部总线频率通常简称为外频,它的单位也是MHz。外频越高说明微处理器与系统内存数据交换的速度越快,因而微型计算机的运行速度也越快。倍频系数是微处理器的主频与外频之间相对比例系数。通过提高外频或倍频系数,可以使微处理器工作在比标称主频更高的时钟频率上,这就是所谓的超频。1.5 计算机中的信息表示 数据信息指令信息数值型数据非数值型数据产生控制信号的基本依据带符号数的表示1、真值与机器数机器数:在计算机中使用的连同数符一起数码化的数。真值:正负号加绝对值表示的数值。常用的机器数表示形式有原码、补码和反码。例如:设机器字长为8位,有如下真值的原、补、反码 真值x x 原 x 补 x

15、 反 1101000011010000110100001101 0000000000000000000000000 -0100000000000000011111111 -1101100011011111001111110010 1.5.1 数值型数据的表示 定点数和浮点数是计算机中保存带小数的数值数据的两种编码方式。定义 定点数,在计算机中表示带小数的数值数据时,约定小数点的位置固定在某处不变。根据小数点的位置不同,定点数分为定点整数和定点小数两种。定义 定点整数,小数点位置固定在最低位之后(即最低位的右边),即数值数据为纯整数。根据数值数据是否带符号,定点整数分为带符号的定点整数和不带符号

16、的定点整数。定义 定点小数(纯小数),小数点位置固定在最高数值位之前,符号位之后,即数值数据为带符号的纯小数。 定点数与浮点数定义 浮点数,在计算机中表示带小数的数值数据时,小数点的位置根据需要可以改变。 不管是采用定点数还是浮点数表示带小数的数值数据,小数点都不需要出现在计算机内部的编码中,小数点的位置由编码方式确定。 定点数与浮点数无符号整数定点整数定点小数0000000011111111 025511111111 01111111原原-127127补10000000 01111111补 -1281271.1111111 0.1111111原原-(1-2-7) (1-2-7)1.00000

17、00 0.1111111补补 -1 (1-2-7)1、定点数设机器字长8位,则一些定点数的表示范围如下:E浮点数真值:N = + R M 浮点数机器格式:阶码Ms Es E1 Ek M1 Mn尾数阶符数符R:阶码底,隐含约定,与尾数基数相同。E:阶码,为定点整数,补码或移码表示。 其位数决定数值范围;阶符表示数的大小。M:尾数,为定点小数,原码或补码表示。 其位数决定数的精度;数符表示数的正负。尾数规格化:1/2 M 1最高有效位绝对值为12 、浮点数(1)典型浮点数格式Ms:尾数的符号位,也是整个浮点数的符号位。尾数规格化在浮点数编码格式中,为了充分利用尾数的有效位数,同时使一个浮点数具有确

18、定的表示形式,通常采用浮点数规格化形式,即将尾数的绝对值限定在某个范围之内。如果阶码的底为2(即尾数采用二进制表示),则规格化浮点数的尾数应满座条件:1/2=|M|1(保证小数点后第一位为1),即尾数一般作为定点纯小数,其绝对值应该小于1。一般说来,若采用补码表示尾数,对于正数,规格化尾数最高数位m1 =1;对于负数,规格化尾数最高数位m1 =0。1001110101100101010例 某计算机内部浮点数编码格式位长12,其中阶码采用4位补码表示;尾符1位,尾数7位采用补码表示。写出二进制数(-101.011)规格化浮点数代码:(-101.011)B=(-0.101011)2+3 阶码=+3

19、=0 011尾符=“-”=1,尾数=101011尾数=(1010110)补码=(0101001+1)=0101010(2) 表示范围表示范围:-231 231 (1-2-9)例:某规格化浮点数用补码表示,其中阶码6位,含1位阶符;尾符1位,尾数9位。阶符1位,阶码k位,补码表示,以2为底;数符1位,尾数n位,补码表示,规格化。绝对值最大浮点负数:最大浮点正数:最小浮点正数:阶码为最大数:2 -1k尾数为绝对值最大的负数:-1尾数为最大数:阶码为最大数:2 -1k1-2-n阶码为最小数:-2 k尾数为最小正数:2-1最小绝对值:2-33(3) 实用浮点数格式IEEE754标准的32位浮点数格式为

20、:阶码S 尾数数符31 30 23 22 0阶码:8位以2为底,阶码 = 阶码真值 + 127 。尾数:23位,采用隐含尾数最高位1的表示方法, 实际尾数24位,尾数真值 = 1 + 尾数S:数符,0正1负。这种格式的非0浮点数真值为:(-1) 2 (1 + 尾数)S阶码-127(3) 实用浮点数格式例如:试将-(0.11)用IEEE短实数浮点格式表示出来。阶码S 尾数数符31 30 23 22 0阶码:阶码 = 阶码真值 + 127= -1+127=126=(01111110)尾数:为 0.100 02解:-(0.11) = -(1 + 0.1) 22-1数符:为12该浮点代码为 1,011

21、11110,100 0阶码8位尾数23位 1.5.2 字符的表示 1 ASCII码 美国国家信息交换标准代码,简称ASCII码。09共10个数字字符:30H39H 26个大写英文字母:41H5AH一些通用符号和控制符号 128个ASCII码字符包括 通常一个字符的ASCII码占用主存一个字节单元,字符序列则占用连续的主存单元。 26个小写英文字母:61H7AH 2 UNICODE编码 ASCII码适合英语,但不太适用于其他语言。一些计算机公司形成了一个联盟,称为UNICODE。 UNICODE最基本的思路是将每个字符和符号赋予一个永久、唯一的16位值,即码点。将每个字符长度固定为16位长,使软

22、件的编制简单了许多。 分配了一些码点给变音符(112)、标点符号(112)、上下标字符(48)、方向字符(48)、算术运算符(256)、几何图符(96)和装饰符号(192)。 汉语、日语和朝鲜语所需要的符号。先是1 024个发音符号(如片假名和拼音字母),然后是汉语和日语的象形符号(20 992)和朝鲜语的Hangul音节(11 156)。 分配了6 400个码点供用户进行本地化时使用。 每个符号为16位,UNICODE共有 65 536个码点。整个码点空间被划分为块,每块的码点数为16的倍数。码点分配顺序如下: 主要字母表都有各自连续的空间。例如:拉丁语(336个码点)、希腊语(144个码点

23、)、斯拉夫语(256)。1.5.3 指令信息的表示(不讲) 指令:指示计算机执行某种操作的信息的集合。本节主要讨论:一般指令格式 常用寻址方式 面向用户指令类型2.3.1 指令格式指令基本格式 操作码 地址码1、 指令中的基本信息:操作码,操作数地址,操作结果地址, 下一条指令地址操作数地址和操作结果地址2、 地址结构使用隐地址可以减少指令中的地址数,简化地址结构。(1)三地址指令格式:操作数地址OP A1 A2 A3 结果地址下条指令地址功能:转移时,用转移地址修改PC内容。(A1)OP(A2) A3(PC) + n PC目的地址(2)二地址指令格式:OP A1 A2 源地址功能:(A1)O

24、P(A2) A1(PC) + n PC双操作数:(3)一地址指令格式:OP A隐含约定单操作数:功能:(AC)OP(A) AC(PC) + n PCOP(A) A(PC) + n PC(4)零地址指令格式:OP 这种指令不含操作数,有两种可能: 不需要操作数的指令; 所需操作数都是隐含指定。(1) 固定长度操作码各指令操作码的位置、位数固定相同。(2)可变长度操作码各指令操作码的位置、位数不固定,根据需要变化。3. 操作码结构关键在设置扩展标志。例: 指令字长16位,可含有3、2、1或0个地址,每个地址占4位。操作码 地址码 15 12 11 8 7 4 3 00000 X Y Z 1110

25、X Y Z.1111 0000 Y Z 1111 1110 Y Z.三地址指令 15条二地址指令 15条1111 1111 0000 Z 1111 1111 1110 Z.一地址指令 15条1111 1111 1111 0000 1111 1111 1111 1111.零地址指令 16条(3)复合型操作码操作码分为几部分,每部分表示一种操作。例:某机算逻指令0 1 2 3 4 5 6 7 8 15基本操作 进位 移位 回送 判跳 操作数4、 指令长度(1)变长指令格式可简化控制,常用于精简指令系统计算机RISC中。合理利用存储空间。(2)固定长度指令格式2.3.2 常用寻址方式 指令中以什么方

26、式提供操作数地址或操作数,称为寻址方式。 寻址方式的含义有二个:一是要表示指令所需的操作数在何处(如在指令中、寄存器中或主存单元中);二是要给出获取操作数地址的方法。 指令约定寻址方式的方法通常有二种:一种是在指令中设置专门的寻址字段;另一种是由操作码隐含约定。操作码OP 立即数1、 立即寻址指令直接给出操作数。定长格式:变长格式:基本指令 立即数数在指令中,其长度固定、有限。数在基本指令之后,其长度可变。用来提供常数、设置初值等。OP A 2、 直接寻址指令直接给出操作数地址,根据该地址可从主存单元中读取操作数。寻址过程可描述为:指令 操作数S 也可表示为:主存操作数地址操作数M3、寄存器寻

27、址指令中给出寄存器号(也称寄存器地址),从寄存器中获取操作数。寻址过程可描述为:OP Ri 指令 操作数S也可表示为:寄存器号操作数RRi 该寻址方式的优点:寻址速度快可减少一个操作数地址的位数4、间接寻址指令给出存放操作数地址的主存单元地址,即操作数的间接地址。寻址过程可描述为:指令也可表示为:A1A2.A2 操作数S.间址单元OP A1 主存.间址单元地址操作数M操作数地址M5、 寄存器间址操作数在主存单元中,由指令给出寄存器号,该寄存器存放操作数地址。寻址过程可描述为:指令也可表示为:A. 操作数SRiOP Ri 主存. 寄存器号操作数M操作数地址RA地址指针 该寻址方式的优点:寻址速度

28、比间址寻址快可减少一个操作数地址的位数6、 变址寻址指令给出一个形式地址,并指定一个寄存器作为变址寄存器,将变址寄存器内容与形式地址相加得到操作数地址。寻址过程可描述为:指令也可表示为:A. 操作数SRiOP Ri D主存.N变址寄存器 加法器 变址寄存器号D+N=操作数地址变址量NR 形式地址D操作数M变址方式的典型用法:将形式地址作为基准地址,将变址寄存器内容作变化量。7、 基址寻址指令给出一个形式地址,并给出基址寄存器号,基址寄存器内容(作为基准量)与形式地址相加得到操作数地址。 基址寻址与变址寻址在形成操作数地址的方法上很相似,但主要应用目的不同: 变址寻址面向用户,用于访问字符串、线

29、形表、一维数组等; 基址寻址面向系统,用来解决程序在主存中重定位的问题,以及在有限字长指令中扩大寻址空间等。8、 相对寻址用程序计数器PC的内容作为基准地址,指令中给出的形式地址作为位移量(可正可负),二者相加后形成操作数的地址。寻址过程可描述为:指令A+dPCOP dA程序计数器 加法器AOP d. 操作数S.主存.d特点: 操作数地址随PC内容变化而改变,但二者之间的距离不变,可使操作数与指令在主存中一起移动; 位移量可正可负,表示操作数地址可以在指令地址之后或之前。9、 堆栈寻址操作数存放在主存堆栈中,指令隐含约定由堆栈指针SP寄存器提供堆栈栈顶单元地址,进行读出或写入。寻址过程可描述为

30、:指令栈底SPOPA堆栈指针寄存器. 操作数S.主存.堆栈是一种按“后进先出”存取顺序进行存取的存储结构。在主存中设置的堆栈区有二端,作为起点的一端固定称为栈底;另一端称为栈顶。对堆栈的读出(弹出)或写入(压入)都是对栈顶单元进行,因此CPU中设具有加减计数功能的SP指示栈顶的位置。栈顶堆栈堆栈自底向上(按地址码减少的方向)生成压栈:SP内容减1,再压(存)入数。先取数,SP内容加1出栈: 主存.(SP)=FF初始化栈顶=栈底 主存.(SP)=FE压入aa栈顶 主存.(SP)=FE压入bab栈底栈顶=栈底 主存.(SP)=FE弹出ba指令中怎样表达寻址方式: (1)操作码隐含说明不同寻址方式例

31、:某机指令操作码最高两位00:RR型指令,寄存器-寄存器寻址01:RX型指令,寄存器-变址寻址10:SI型指令,基址-立即寻址11:SS型指令,基址-基址寻址(2)指令中设置专门字段说明寻址方式例:某机指令的每个地址字段中各设置一个3位的寻址方式字段。操作码OP 寻址方式 R 寻址方式 R 源地址字段目的地址字段3位3位2.3.3 指令类型 按指令功能或操作性质对指令分类。1.数据传送类指令源地址 目的地址;且源地址中的数据保持不变。数据设置时需考虑:(1)规定传送范围例: 80X86: IBM370:R M,R RR M,R R,M M(2)指明传送单位例: 用操作码说明(VAX-11):用

32、地址量说明(80X86):传送次数由计数器控制MOVB 8MOV AX,BX (16)MOVW 16MOVL 32MOV AL,BL (8)MOV EAX,EBX (32)例: 80X86的串传送指令:REP MOVSW(3)采用的寻址方式在寻址方式的设置上几乎不受限制,能比较集中地反映指令系统各种寻址方式的实现。2.输入/输出指令各种信息主机 外设数据;控制命令;状态。(1)外设的编址方式I/O接口中寄存器或相当部件称为I/O端口。如何为I/O端口分配地址? I/O端口独立编址I/O地址空间不占主存地址空间,可与主存地址空间重叠。=1 访问存储器=0 访问I/O端口需设置专门的控制线区分访问

33、对象,如为每个I/O端口分配端口地址;在I/O指令中给出端口地址。M/IO I/O端口与主存单元统一编址I/O端口与主存单元使用一个地址空间,用不同的地址码来区分它们。如将存储地址空间的低端分配给主存单元,高端分配给I/O端口。 设置专用I/O指令针对独立编址,用I/O指令访问I/O端口。指令中说明输入/输出操作,并给出端口地址。 (2)I/O指令设置方式显式I/O指令例: 80X86的I/O指令 输入:IN AL,n;端口地址(n) AL(直接端口寻址) IN AL,DX;间接端口地址(DX) AL(间接端口寻址) 输出:OUT n,AL;(AL) n(直接端口寻址) OUT DX,AL;(

34、AL) (DX)(间接端口寻址) 用传送指令实现I/O操作针对统一编址,用传送指令访问I/O端口。不设专用I/O指令。例. 某机I/O接口中的寄存器地址为80H,用传送指令实现输入/输出: MOV 80H,A;将累加器A内容输出到80H端口 MOV A,80H;将80H端口内容输入到累加器A隐式I/O指令 通过I/O处理机进行I/O操作CPU执行简单I/O指令 (启动、停止、查询、清除)设置时需考虑操作数类型、符号、进制等;运算结束后设置相应状态标志。两级I/O指令包括:加、减、求补、加1、减1、比较等运算I/O处理机执行I/O操作指令 (输入、输出)3.算术运算类指令4.逻辑运算类指令:与、

35、或、非、异或等运算可实现对操作数位的设置、测试、清除、修改等。有的机器设置专门的位操作指令。5.移位操作指令 算术移位、逻辑移位和循环移位如下图所示。控制程序执行的顺序和选择执行的方向。(1)转移指令6. 程序控制类指令(2)子程序调用指令与返回指令子程序调用指令:将返回地址压入堆栈, 再转到子程序入口地址无条件转移条件转移循环返回指令:将堆栈中的返回地址弹出,以返回调用程序(3)软中断指令主要用于程序的调试和系统功能调用。如80X86的中断指令 INT n 。7. 串操作指令:串传送、串比较、串查找等操作 主要用于字符信息的处理8. 数据转换指令:数值转换和数据类型转换9. 堆栈操作指令对堆栈的主要操作是压入堆栈和弹出堆栈。10. 特权指令提供给系统软件使用,一般不直接给普通用户使用。主要用于系统资源的分配和管理。如检测用户的访问权限、修改虚拟存储器管理的段表等。2.3.4 Pentium II指令格式Pentium II指令格式中,操作码字段(OPCODE)是必须的,其他字段则是可选的。其指令格式如下:1、指令前缀部分指令前缀有4种: 第1种包括4条前缀指令:LOCK、REP、REPE、REPNE。 第2种段指定,显式地指定该指令使用哪个寄存器。 第3种

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论