实验六 集成计数器译码及显示电路_第1页
实验六 集成计数器译码及显示电路_第2页
实验六 集成计数器译码及显示电路_第3页
实验六 集成计数器译码及显示电路_第4页
实验六 集成计数器译码及显示电路_第5页
已阅读5页,还剩5页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、实验六集成计数器、译码及显示电路1一、实验目的:掌握中规模集成计数器的功能和使用方法。学习用反馈清零法和预置数法构成N进制计数器的方法。学习BCD译码器和共阴极七段显示器的使用方法。学习中规模集成数字电路的组装、测试方法。二、实验元器件:集成计数器74LS161 1片 集成译码器CC4511 1片共阴七段显示器 1片 电 阻 100 1只集成电路74LS00 1片21、测试74LS161逻辑功能。CP选用1HZ正方波CP7416126543D3D2D1D07101ETTETPCR11121314LDQ3Q2Q1Q09三、实验内容: 保持0 11 保持0 11 计数111 置数 01 清零0 操

2、作ETPETTLDCRCP74LS161功能表 132、利用74161置数方式构成十进制计数器,并接 入译码显示电路。时钟脉冲选择1HZ正方波。 观察电路的计数、译码、显示过程。74LS161ETPETTQ0CPLDCR+5V “1”1Q1Q2Q3D0D1D2D3&23456781011121314CP974LS161构成的十进制计数器4100acbdefgacbdefghDCBA4511217LEBLLT61312111091514345+5VQ3Q2Q0Q183译码显示电路LT=0 输出全1,灯全亮;译码 LT=1BL=0 输出全0,灯全灭;译码 BL=1LE=1 锁存; 译码 LE=05

3、3、将1HZ方波改为1KHZ方波,测绘十进制计数 器Q3Q2Q1Q0的输出波形以及CP的波形,比 较它们的时序关系。CPQ2Q3Q1Q012345678923456789110十进制时序波形图00001001100100100010101100111000010011000674LS161CP26543D3D2D1D0&7101+5VETTETPCR11121314LDQ3Q2Q1Q0+5V4511LTBLLE6217DCBAQ3Q2Q1Q0345abcdefg1312111091514abcdefgh100381Hz1KHz74、利用74161并行进位方式构成六十进制计数器, 并接入译码显示电路。时钟脉冲选择1HZ正方 波。观察电路的计数、译码、显示过程。(扩展) 并行进位方式六十进制计数器电路图 见教材P112图16-8(b)8四、注意事项:1、闲置的输入端不能悬空。2、用示波器观察多个波形时,注意选用 频率最低的电压作触发电压。五、实验报告要求: 1、要求有实验电路图、功能表、时序波形图, 实验结果正确。 2、回答P116思考题。六、预习: 数模转换及计数器的应用974LS161ETPETTQ0CPLDCR+5V “1”1Q1Q2Q3D0D1D2D32345671011121314CP9&“1”74LS1

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论