时序电路和组合电路_第1页
时序电路和组合电路_第2页
时序电路和组合电路_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、、组合逻辑电路设计1.程序module encoder(a0,a1,a2,a3,y0,y1);input a0,a1,a2,a3;output y0,y1;wire 3:0 a;reg 1:0 y;assign a = (a3,a2,a1,a0;assign y0 = y0;assign y1 = y1;always (a)begincase (a)4b0001 : y = 2b00;4b0010 : y = 2b01;4b0100 : y = 2b10;4b1000 : y = 2b11;default : y = 2bxx;endcaseendendmodule2.仿真3.仿真波形分析程序

2、为编码器程序,其中输入端口 a0, al, a2, a3分别设 定时钟周期为:400ns, 2us, 1.2us, 1.2us。从图中可以看出: 编码器没有实现编码器的功能,主要是对于不定状态的处理。只 有部分满足了编码器的设计要求,其余的属于不定状态,是不应 该出现的。只是由于使用了 case语句。综合语句不会自动进行 优先级判定,而直接并行的综合。1.程序module counter(nreset,clock,data);input nreset,clock;output 7:0 data;reg 7:0 data;always(posedge clock)beginif(!nreset) data=8h00;else data=data+1;endendmodule2.仿真:3.仿真结果分析程序为同步复位的加法技术器,从综合结果来看,

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论