与非门电路测试的_第1页
与非门电路测试的_第2页
与非门电路测试的_第3页
免费预览已结束,剩余4页可下载查看

付费下载

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、与非门电路的测试实验目的 实验任务 实验原理及参考电路 与非门电路的测试实验目的 实验任务 实验原理及参考电路 脉(b) 测试电1.1 & 出一些静态参数,如输出高电VOH、输出低电平 VOL、关门电平 VOFF、开门电平 VON 输出高VOH:是指与非门有一个或几个输入端接地或接低 出一些静态参数,如输出高电VOH、输出低电平 VOL、关门电平 VOFF、开门电平 VON 输出高VOH:是指与非门有一个或几个输入端接地或接低电平时的输出电平产品规范规定,当电源电压为5V 时,CD4011 输出高电平的最小值 VOHmin4.95VVOHmin3.98V 输出低电平 VOL:是指与非门的所有输

2、入端都接高电平时的输出电平。产品规范规定,CD4011 的输出低电平的最大值为VOLmax0.05V,而 74HC00 的输出低电平的最大值VOLmax0.26V关门电VOFF:使电路输出处于高电平状态所允许的最大输入电压VON:使电路输出处于低电平状态所允许的最小输入电压RLV01.3 VOFF 1.2 CMOS与非门电压传输特vI 增益很高。因此,VOFFVON 十分接近,使得 VNH、VNL 较大,通常可达到 VDD 45左右& 需要注意,测试时必须将闲置不用的输入端接正电源VDD,不得悬空。 tpd 为几纳秒十几纳秒, 需要注意,测试时必须将闲置不用的输入端接正电源VDD,不得悬空。 tpd 为几纳秒十几纳秒, tpd = (tpd1tpd2)/8 TTL 1.5 1.4 TTL与非门平均延迟时间的测试电路与测试波形& 需 VOH要 需 VOH要 0VOFF V1.5TTL与非门电压传输特4. 实验内容 tpd。测量电路如 6. 注意事项 6. 注意事项 。 7 实要 8 器件引4A 4B 4Y 3Y 4B 3B 88&123456712345672B 2Y 1A 1B 1Y 2Y 2B 2A 1 CD4011 2输入与非2 74LS002输入与非8 器件引4A 4B 4Y 3Y 4B 3B 88&123456712345672B 2Y

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论