数字逻辑之疑点解释_第1页
数字逻辑之疑点解释_第2页
数字逻辑之疑点解释_第3页
数字逻辑之疑点解释_第4页
数字逻辑之疑点解释_第5页
已阅读5页,还剩17页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

MOS电路MOS电路为单极型集成电路,又称为MOS集成电路,它采用金属-氧化物半导体场效应管(MetalOxideSemi-conductorFieldEffectTransistor,缩写为MOSFET)制造,其主要特点是结构简单、制造方便、集成度高、功耗低,但速度较慢。MOS集成电路又分为PMOS(P-channelMetalOxideSemiconductor,P沟道金属氧化物半导体)、NMOS(N-channelMetalOxideSemiconductor,N沟道金属氧化物半导体)和CMOS(ComplementMetalOxideSemiconductor,复合互补金属氧化物半导体)等类型。MOS电路中应用最广泛的为CMOS电路,CMOS数字电路中,应用最广泛的为4000、4500系列,它不但适用于通用逻辑电路的设计,而且综合性能也很好,它与TTL电路一起成为数字集成电路中两大主流产品。CMOS数字集成电路电路主要分为4000(4500系列)系列、54HC/74HC系列、54HCT/74HCT系列等,实际上这三大系列之间的引脚功能、排列顺序是相同的,只是某些参数不同而已。例如,74HC4017与CD4017为功能相同、引脚排列相同的电路,前者的工作速度高,工作电源电压低。4000系列中目前最常用的是B系列,它采用了硅栅工艺和双缓冲输出结构。Bi-CMOS是双极型CMOS(Bipolar-CMOS)电路的简称,这种门电路的特点是逻辑部分采用CMOS结构,输出级采用双极型三极管,因此兼有CMOS电路的低功耗和双极型电路输出阻抗低的优点。TTL电路编辑本段TTL电路介绍TTL电路是晶体管-晶体管逻辑电路的英文缩写(Transister-Transister-Logic),是数字集成电路的一大门类。它采用双极型工艺制造,具有高速度和品种多等特点。从六十年代开发\o"查看图片"

成功第一代产品以来现有以下几代产品。第一代TTL包括SN54/74系列,(其中54系列工作温度为-55℃~+125℃,74系列工作温度为0℃~+75℃),低功耗系列简称lttl,高速系列简称HTTL。第二代TTL包括肖特基箝位系列(STTL)和低功耗肖特基系列(LSTTL)。第三代为采用等平面工艺制造的先进的STTL(ASTTL)和先进的低功耗STTL(ALSTTL)。由于LSTTL和ALSTTL的电路延时功耗积较小,STTL和ASTTL速度很快,因此获得了广泛的应用。各类TTL门电路的基本性能:编辑本段TTL电路分类电路类型TTL数字集成电路约有400多个品种,大致可以分为以下几类:门电路译码器/驱动器触发器计数器移位寄存器单稳、双稳电路和多谐振荡器加法器、乘法器奇偶校验器码制转换器线驱动器/线接收器多路开关存储器编辑本段特性曲线电压传输特性TTL与非门电压传输特性LSTTL与非门电压传输特性瞬态特性由于寄生电容和晶体管载流子的存储效应的存在,输入和输出波形如右。存在四个时间常数td,tf,ts和tr。延迟时间td下降时间tf存储时间ts上升时间tr基本单元“与非门”常用电路形式四管单元五管单元六管单元主要封装形式双列直插扁平封装TTL反相器工作原理,请参照《数字电子技术基础》第四版高等教育出版社,清华大学电子教研室阎石主编的P53页电路图1、当Vi=Ve1=0.2v时T1导通,这时Vb1被钳制到0.2+0.7=0.9v,由于T1导通,故Vb2=Ve1=Vi=0.2v,由于Vb2<0.7v,所以T2截止,T3导通,T4截止,Vo输出为高电平。2、当Vi=Ve1=3.6v时T1也导通,这时Vb1被临时钳制到3.6v+0.7=4.3v,由于T1导通,故Vb2=Ve1=Vi=3.6v,由于Vb2>0.7v,所以T2导通,侧Ve2=Vb4=3.6v-0.7v=2.9v,Vb4>0.7v,所以T4导通,由于T2的导通导致T3的基极Vb3被钳制到0V,所以T3截止;所以Vo输出为低电平。另外由于T4的导通,并且发射极接地,反过来有影响到T4的基极被钳制到Vb4=0v+0.7v=0.7v,同样T2导通所以T2的基极Vb2=Vb4+0.7v=1.4v,再同样T1导通Ve1=vb2=1.4v,Vb1=Ve1+0.7v=2.1v。集成电路科技名词定义中文名称:集成电路英文名称:integratedcircuit定义:将一个电路的大量元器件集合于一个单晶片上所制成的器件。应用学科:材料科学技术(一级学科);半导体材料(二级学科);总论(二级学科)以上内容由全国科学技术名词审定委员会审定公布求助编辑百科名片\o"查看图片"

AMD推土机FX系列处理器中的集成电路集成电路(integratedcircuit)是一种微型电子器件或部件。采用一定的工艺,把一个电路中所需的晶体管、二极管、电阻、电容和电感等元件及布线互连一起,制作在一小块或几小块半导体晶片或介质基片上,然后封装在一个管壳内,成为具有所需电路功能的微型结构;其中所有元件在结构上已组成一个整体,使电子元件向着微小型化、低功耗和高可靠性方面迈进了一大步。它在电路中用字母“IC”表示。集成电路发明者为杰克·基尔比(基于硅的集成电路)和罗伯特·诺伊思(基于锗的集成电路)。当今半导体工业大多数应用的是基于硅的集成电路。目录定义特点分类简史检测常识型号命名封装制造发展趋势其他信息展开定义特点分类简史检测常识型号命名封装制造发展趋势其他信息展开编辑本段定义集成电路(IntegratedCircuit,简称IC)是20世纪60年代初期发展起来的一种新型半导体器件。它是经过氧化、光刻、扩散、外延、蒸铝等半导体制造工艺,把构成具有一定功能的电路所需的半导体、电阻、电容等元件及它们之间的连接导线全部集成在一小块硅片上,然后焊接封装在一个管壳内的电子器件。其封装外壳有圆壳式、扁平式或双列直插式等多种形式。集成电路技术包括芯片制造技术与设计技术,主要体现在加工设备,加工工艺,封装测试,批量生产及设计创新的能力上。编辑本段特点集成电路或称微电路(microcircuit)、微芯片(microchip)、芯片(chip)在电子学中是一种把电路(主要包括半导体装置,也包括被动元件等)小型化的方式,并通常制造在半导体晶圆表面上。前述将电路制造在半导体芯片表面上的集成电路又称薄膜(thin-film)集成电路。另有一种厚膜(thick-film)混成集成电路(hybridintegratedcircuit)是由独立半导体设备和被动元件,集成到衬底或线路板所构成的小型化电路。本文是关于单片(monolithic)集成电路,即薄膜集成电路。集成电路具有体积小,重量轻,引出线和焊接点少,寿命长,可靠性高,性能好等优点,同时成本低,便于大规模生产。它不仅在工、民用电子设备如收录机、电视机、计算机等方面得到广泛的应用,同时在军事、通讯、遥控等方面也得到广泛的应用。用集成电路来装配电子设备,其装配密度比晶体管可提高几十倍至几千倍,设备的稳定工作时间也可大大提高。编辑本段分类按功能结构分类集成电路,又称为IC,按其功能、结构的不同,可以分为模拟集成电路、数字集成电路和数/模混合集成电路三大\o"查看图片"

集成电路类。模拟集成电路又称线性电路,用来产生、放大和处理各种模拟信号(指幅度随时间变化的信号。例如半导体收音机的音频信号、录放机的磁带信号等),其输入信号和输出信号成比例关系。而数字集成电路用来产生、放大和处理各种数字信号(指在时间上和幅度上离散取值的信号。例如3G手机、数码相机、电脑CPU、数字电视的逻辑控制和重放的音频信号和视频信号)。按制作工艺分类集成电路按制作工艺可分为半导体集成电路和膜集成电路。膜集成电路又分类厚膜集成电路和薄膜集成电路。按集成度高低分类集成电路按集成度高低的不同可分为:SSI小规模集成电路(SmallScaleIntegratedcircuits)MSI中规模集成电路(MediumScaleIntegratedcircuits)LSI大规模集成电路(LargeScaleIntegratedcircuits)VLSI超大规模集成电路(VeryLargeScaleIntegratedcircuits)ULSI特大规模集成电路(UltraLargeScaleIntegratedcircuits)GSI巨大规模集成电路也被称作极大规模集成电路或超特大规模集成电路(GigaScaleIntegration)。按导电类型不同分类集成电路按导电类型可分为双极型集成电路和单极型集成电路,他们都是数字集成电路。双极型集成电路的制作工艺复杂,功耗较大,代表集成电路有TTL、ECL、HTL、LST-TL、STTL等类型。单极型集成电路的制作工艺简单,功耗也较低,易于制成大规模集成电路,代表集成电路有CMOS、NMOS、PMOS等类型。按用途分类集成电路按用途可分为电视机用集成电路、音响用集成电路、影碟机用集成电路、录像机用集成电\o"查看图片"

集成电路路、电脑(微机)用集成电路、电子琴用集成电路、通信用集成电路、照相机用集成电路、遥控集成电路、语言集成电路、报警器用集成电路及各种专用集成电路。1.电视机用集成电路包括行、场扫描集成电路、中放集成电路、伴音集成电路、彩色解码集成电路、AV/TV转换集成电路、开关电源集成电路、遥控集成电路、丽音解码集成电路、画中画处理集成电路、微处理器(CPU)集成电路、存储器集成电路等。2.音响用集成电路包括AM/FM高中频电路、立体声解码电路、音频前置放大电路、音频运算放大集成电路、音频功率放大集成电路、环绕声处理集成电路、电平驱动集成电路,电子音量控制集成电路、延时混响集成电路、电子开关集成电路等。3.影碟机用集成电路有系统控制集成电路、视频编码集成电路、MPEG解码集成电路、音频信号处理集成电路、音响效果集成电路、RF信号处理集成电路、数字信号处理集成电路、伺服集成电路、电动机驱动集成电路等。4.录像机用集成电路有系统控制集成电路、伺服集成电路、驱动集成电路、音频处理集成电路、视频处理集成电路。按应用领域分集成电路按应用领域可分为标准通用集成电路和专用集成电路。按外形分集成电路按外形可分为圆形(金属外壳晶体管封装型,一般适合用于大功率)、扁平型(稳定性好,体积小)和双列直插型。编辑本段简史世界集成电路发展历史1947年:贝尔实验室肖特莱等人发明了晶体管,这是微电子技术发展中第一个里程碑;\o"查看图片"

集成电路1950年:结型晶体管诞生1950年:ROhl和肖特莱发明了离子注入工艺1951年:场效应晶体管发明1956年:CSFuller发明了扩散工艺1958年:仙童公司RobertNoyce与德仪公司基尔比间隔数月分别发明了集成电路,开创了世界微电子学的历史;1960年:HHLoor和ECastellani发明了光刻工艺1962年:美国RCA公司研制出MOS场效应晶体管1963年:F.M.Wanlass和C.T.Sah首次提出CMOS技术,今天,95%以上的集成电路芯片都是基于CMOS工艺1964年:Intel摩尔提出摩尔定律,预测晶体管集成度将会每18个月增加1倍1966年:美国RCA公司研制出CMOS集成电路,并研制出第一块门阵列(50门),为现如今的大规模集成电路发展奠定了坚实基础,具有里程碑意义1967年:应用材料公司(AppliedMaterials)成立,现已成为全球最大的半导体设备制造公司1971年:Intel推出1kb动态随机存储器(DRAM),标志着大规模集成电路出现1971年:全球第一个微处理器4004由Intel公司推出,采用的是MOS工艺,这是一个里程碑式的发明1974年:RCA公司推出第一个CMOS微处理器18021976年:16kbDRAM和4kbSRAM问世1978年:64kb动态随机存储器诞生,不足0.5平方厘米的硅片上集成了14万个晶体管,标志着超大规模集成电路(VLSI)时代的来临1979年:Intel推出5MHz8088微处理器,之后,IBM基于8088推出全球第一台PC1981年:256kbDRAM和64kbCMOSSRAM问世1984年:日本宣布推出1MbDRAM和256kbSRAM1985年:80386微处理器问世,20MHz1988年:16MDRAM问世,1平方厘米大小的硅片上集成有3500万个晶体管,标志着进入超大规模集成电路(VLSI)阶段1989年:1MbDRAM进入市场1989年:486微处理器推出,25MHz,1μm工艺,后来50MHz芯片采用0.8μm工艺1992年:64M位随机存储器问世1993年:66MHz奔腾处理器推出,采用0.6μm工艺1995年:PentiumPro,133MHz,采用0.6-0.35μm工艺;\o"查看图片"

集成电路1997年:300MHz奔腾Ⅱ问世,采用0.25μm工艺1999年:奔腾Ⅲ问世,450MHz,采用0.25μm工艺,后采用0.18μm工艺2000年:1GbRAM投放市场2000年:奔腾4问世,1.5GHz,采用0.18μm工艺2001年:Intel宣布2001年下半年采用0.13μm工艺。2003年:奔腾4E系列推出,采用90nm工艺。2005年:intel酷睿2系列上市,采用65nm工艺。2007年:基于全新45纳米High-K工艺的intel酷睿2E7/E8/E9上市。2009年:intel酷睿i系列全新推出,创纪录采用了领先的32纳米工艺,并且下一代22纳米工艺正在研发。我国集成电路发展历史我国集成电路产业诞生于六十年代,共经历了三个发展阶段:1965年-1978年:以计算机和军工配套为目标,以开发逻辑电路为主要产品,初步建立集成电路工业基础及相关设备、仪器、材料的配套条件1978年-1990年:主要引进美国二手设备,改善集成电路装备水平,在“治散治乱”的同时,以消费类整机作为配套重点,较好地解决了彩电集成电路的国产化1990年-2000年:以908工程、909工程为重点,以CAD为突破口,抓好科技攻关和北方科研开发基地的建设,为信息产业服务,集成电路行业取得了新的发展。编辑本段检测常识1、检测前要了解集成电路及其相关电路的工作原理检查和修理集成电路前首先要熟悉所用集成电路的功能、内部电路、主要电气参数、各引脚的作用以及引脚的正常电压、波形与外围元件组成电路的工作原理。如果具备以上条件,那么分析和检查会容易许多。2、测试不要造成引脚间短路电压测量或用示波器探头测试波形时,表笔或探头不要由于滑动而造成集成电路引脚间短路,最好在与引脚直接连通的外围印刷电路上进行测量。任何瞬间的短路都容易损坏集成电路,在测试扁平型封装的CMOS集成电路时更要加倍小心。3、严禁在无隔离变压器的情况下,用已接地的测试设备去接触底板带电的电视、音响、录像等设备严禁用外壳已接地的仪器设备直接测试无电源隔离变压器的电视、音响、录像等设备。虽然一般的收录机都具有电源变压器,当接触到较特殊的尤其是输出功率较大或对采用的电源性质不太了解的电视或音响设备时,首先要弄清该机底盘是否带电,否则极易与底板带电的电视、音响等设备造成电源短路,波及集成电路,造成故障的进一步扩大。4、要注意电烙铁的绝缘性能不允许带电使用烙铁焊接,要确认烙铁不带电,最好把烙铁的外壳接地,对MOS电路更应小心,能采用6~8V的低压电烙铁就更安全。5、要保证焊接质量焊接时确实焊牢,焊锡的堆积、气孔容易造成虚焊。焊接时间一般不超过3秒钟,烙铁的功率应用内热式25W左右。已焊接好的集成电路要仔细查看,最好用欧姆表测量各引脚间有否短路,确认无焊锡粘连现象再接通电源。6、不要轻易断定集成电路的损坏不要轻易地判断集成电路已损坏。因为集成电路绝大多数为直接耦合,一旦某一电路不正常,可能会导致多处电压变化,而这些变化不一定是集成电路损坏引起的,另外在有些情况下测得各引脚电压与正常值相符或接近时,也不一定都能说明集成电路就是好的。因为有些软故障不会引起直流电压的变化。7、测试仪表内阻要大测量集成电路引脚直流电压时,应选用表头内阻大于20KΩ/V的万用表,否则对某些引脚电压会有较大的测量误差。8、要注意功率集成电路的散热功率集成电路应散热良好,不允许不带散热器而处于大功率的状态下工作。9、引线要合理如需要加接外围元件代替集成电路内部已损坏部分,应选用小型元器件,且接线要合理以免造成不必要的寄生耦合,尤其是要处理好音频功放集成电路和前置放大电路之间的接地端。[1]编辑本段型号命名我国集成电路的型号根据国际,我国集成电路的命名由五部分组成。第0部分第一部分第二部分第三部分第四部分各部分的含义如下第0部分:用字母表示符合国家标准,C表示中国国际产品。第一部分:用字母表示器件类型。第二部分:用数字表示器件的系列代号。第三部分:用字母表示器件的工作温度。第四部分:用字母表示器件的封装。国标GB/T3430—1989半导体集成电路命名方法规定集成电路型号各部分的符合及意义如表所以。集成电路型号各部分的意义第0部分第一部分第二部分第三部分第四部分符号意义符合意义意义符号意义符合意义CC表示中国制造TTTL电路用数字表示器件的系列代号C0~70℃F多层陶瓷扁平HHTL电路G‐25~70℃B塑料扁平EECL电路L‐24~85℃H黑瓷扁平CCMOS电路E‐40~85℃D多层陶瓷双列直插M存储器R‐55~85℃J黑瓷双列直插µ微型机电路M‐55~125℃P塑料双列直插F线性放大器S塑料单列直插W稳定器K金属菱形B非线性电路T金属圆形J接口电路C陶瓷芯片载体ADA/D转换器E塑料芯片载体DAD/A转换器G网络针栅陈列D音响、电视电路SC通信专用电路SS敏感电路SW钟表电路例如:肖特基4输入与非门CT54S20MDC—符合国家标准T—TTL电路54S20—肖特基双4输入与非门M—‐55~125℃D—多层陶瓷双列直插封装编辑本段封装1、BGA(ballgridarray)球形触点阵列,表面贴装型封装之一。在印刷基板的背面按阵列方式制作出球形凸点用以代替引\o"查看图片"

集成电路脚,在印刷基板的正面装配LSI芯片,然后用模压树脂或灌封方法进行密封。也称为凸点阵列载体(PAC)。引脚可超过200,是多引脚LSI用的一种封装。封装本体也可做得比QFP(四侧引脚扁平封装)小。例如,引脚中心距为1.5mm的360引脚BGA仅为31mm见方;而引脚中心距为0.5mm的304引脚QFP为40mm见方。而且BGA不用担心QFP那样的引脚变形问题。该封装是美国Motorola公司开发的,首先在便携式电话等设备中被采用,今后在美国有可能在个人计算机中普及。最初,BGA的引脚(凸点)中心距为1.5mm,引脚数为225。现在也有一些LSI厂家正在开发500引脚的BGA。BGA的问题是回流焊后的外观检查。现在尚不清楚是否有效的外观检查方法。有的认为,由于焊接的中心距较大,连接可以看作是稳定的,只能通过功能检查来处理。美国Motorola公司把用模压树脂密封的封装称为OMPAC,而把灌封方法密封的封装称为GPAC(见OMPAC和GPAC)。2、BQFP(quadflatpackagewithbumper)带缓冲垫的四侧引脚扁平封装。QFP封装之一,在封装本体的四个角设置突起(缓冲垫)以防止在运送过程中引脚发生弯曲变形。美国半导体厂家主要在微处理器和ASIC等电路中采用此封装。引脚中心距0.635mm,引脚数从84到196左右(见QFP)。3、C-(ceramic)表示陶瓷封装的记号。例如,CDIP表示的是陶瓷DIP。是在实际中经常使用的记号。4、Cerdip用玻璃密封的陶瓷双列直插式封装,用于ECLRAM,DSP(数字信号处理器)等电路。带有玻璃窗口的Cerdip用于紫外线擦除型EPROM以及内部带有EPROM的微机电路等。引脚中心距2.54mm,引脚数从8到42。在日本,此封装表示为DIP-G(G即玻璃密封的意思)。5、Cerquad表面贴装型封装之一,即用下密封的陶瓷QFP,用于封装DSP等的逻辑LSI电路。带有窗口的\o"查看图片"

集成电路Cerquad用于封装EPROM电路。散热性比塑料QFP好,在自然空冷条件下可容许1.5~2W的功率。但封装成本比塑料QFP高3~5倍。引脚中心距有1.27mm、0.8mm、0.65mm、0.5mm、0.4mm等多种规格。引脚数从32到368。带引脚的陶瓷芯片载体,表面贴装型封装之一,引脚从封装的四个侧面引出,呈丁字形。带有窗口的用于封装紫外线擦除型EPROM以及带有EPROM的微机电路等。此封装也称为QFJ、QFJ-G(见QFJ)。6、COB(chiponboard)板上芯片封装,是裸芯片贴装技术之一,半导体芯片交接贴装在印刷线路板上,芯片与基板的电气连接用引线缝合方法实现,芯片与基板的电气连接用引线缝合方法实现,并用树脂覆盖以确保可靠性。虽然COB是最简单的裸芯片贴装技术,但它的封装密度远不如TAB和倒片焊技术。7、DFP(dualflatpackage)双侧引脚扁平封装。是SOP的别称(见SOP)。以前曾有此称法,现在已基本上不用。8、DIC(dualin-lineceramicpackage)陶瓷DIP(含玻璃密封)的别称(见DIP).9、DIL(dualin-line)DIP的别称(见DIP)。欧洲半导体厂家多用此名称。10、DIP(dualin-linepackage)双列直插式封装。插装型封装之一,引脚从封装两侧引出,封装材料有塑料和陶瓷两种。DIP是最普及的插装型封装,应用范围包括标准逻辑IC,存贮器LSI,微机电路等。引脚中心距2.54mm,引脚数从6到64。封装宽度通常为15.2mm。有的把宽度为7.52mm和10.16mm的封装分别称为skinnyDIP和slimDIP(窄体型DIP)。但多数情况下并不加区分,只简单地统称为DIP。另外,用低熔点玻璃密封的陶瓷DIP也称为cerdip(见cerdip)。11、DSO(dualsmallout-lint)双侧引脚小外形封装。SOP的别称(见SOP)。部分半导体厂家采用此名称。12、DICP(dualtapecarrierpackage)双侧引脚带载封装。TCP(带载封装)之一。引脚制作在绝缘带上并从封装两侧引出。由于利用的是\o"查看图片"

集成电路TAB(自动带载焊接)技术,封装外形非常薄。常用于液晶显示驱动LSI,但多数为定制品。另外,0.5mm厚的存储器LSI簿形封装正处于开发阶段。在日本,按照EIAJ(日本电子机械工业)会标准规定,将DICP命名为DTP。13、DIP(dualtapecarrierpackage)同上。日本电子机械工业会标准对DTCP的命名(见DTCP)。14、FP(flatpackage)扁平封装。表面贴装型封装之一。QFP或SOP(见QFP和SOP)的别称。部分半导体厂家采用此名称。15、flip-chip倒焊芯片。裸芯片封装技术之一,在LSI芯片的电极区制作好金属凸点,然后把金属凸点与印刷基板上的电极区进行压焊连接。封装的占有面积基本上与芯片尺寸相同。是所有封装技术中体积最小、最薄的一种。但如果基板的热膨胀系数与LSI芯片不同,就会在接合处产生反应,从而影响连接的可靠性。因此必须用树脂来加固LSI芯片,并使用热膨胀系数基本相同的基板材料。16、FQFP(finepitchquadflatpackage)小引脚中心距QFP。通常指引脚中心距小于0.65mm的QFP(见QFP)。部分导导体厂家采用此名称。17、CPAC(globetoppadarraycarrier)美国Motorola公司对BGA的别称(见BGA)。18、CQFP(quadfiatpackagewithguardring)带保护环的四侧引脚扁平封装。塑料QFP之一,引脚用树脂保护环掩蔽,以防止弯曲变形。在把LSI组装在印刷基板上之前,从保护环处切断引脚并使其成为海鸥翼状(L形状)。这种封装在美国Motorola公司已批量生产。引脚中心距0.5mm,引脚数最多为208左右。19、H-(withheatsink)表示带散热器的标记。例如,HSOP表示带散热器的SOP。20、pingridarray(surfacemounttype)表面贴装型PGA。通常PGA为插装型封装,引脚长约3.4mm。表面贴装型PGA在封装的底面有陈列\o"查看图片"

集成电路状的引脚,其长度从1.5mm到2.0mm。贴装采用与印刷基板碰焊的方法,因而也称为碰焊PGA。因为引脚中心距只有1.27mm,比插装型PGA小一半,所以封装本体可制作得不怎么大,而引脚数比插装型多(250~528),是大规模逻辑LSI用的封装。封装的基材有多层陶瓷基板和玻璃环氧树脂印刷基数。以多层陶瓷基材制作封装已经实用化。21、JLCC(J-leadedchipcarrier)J形引脚芯片载体。指带窗口CLCC和带窗口的陶瓷QFJ的别称(见CLCC和QFJ)。部分半导体厂家采用的名称。22、LCC(Leadlesschipcarrier)无引脚芯片载体。指陶瓷基板的四个侧面只有电极接触而无引脚的表面贴装型封装。是高速和高频IC用封装,也称为陶瓷QFN或QFN-C(见QFN)。23、LGA(landgridarray)触点陈列封装。即在底面制作有阵列状态坦电极触点的封装。装配时插入插座即可。现已实用的有227触点(1.27mm中心距)和447触点(2.54mm中心距)的陶瓷LGA,应用于高速逻辑LSI电路。LGA与QFP相比,能够以比较小的封装容纳更多的输入输出引脚。另外,由于引线的阻抗小,对于高速LSI是很适用的。但由于插座制作复杂,成本高,现在基本上不怎么使用。预计今后对其需求会有所增加。24、LOC(leadonchip)芯片上引线封装。LSI封装技术之一,引线框架的前端处于芯片上方的一种结构,芯片的中心附近制作有凸焊点,用引线缝合进行电气连接。与原来把引线框架布置在芯片侧面附近的结构相比,在相同大小的封装中容纳的芯片达1mm左右宽度。25、LQFP(lowprofilequadflatpackage)薄型QFP。指封装本体厚度为1.4mm的QFP,是日本电子机械工业会根据制定的新QFP外形规格所用的名称。26、L-QUAD陶瓷QFP之一。封装基板用氮化铝,基导热率比氧化铝高7~8倍,具有较好的散热性。封装的框架用氧化铝,芯片用灌封法密封,从而抑制了成本。是为逻辑LSI开发的一种封装,在自然空冷条件下可容许W3的功率。现已开发出了208引脚(0.5mm中心距)和160引脚(0.65mm中心距)的LSI逻辑用封装,并于1993年10月开始投入批量生产。27、MCM(multi-chipmodule)多芯片组件。将多块半导体裸芯片组装在一块布线基板上的一种封装。根据基板材料可分为MCM-L,MCM-C和MCM-D三大类。MCM-L是使用通常的玻璃环氧树脂多层印刷基板的组件。布线密度不怎么高,成本较低。MCM-C是用厚膜技术形成多层布线,以陶瓷(氧化铝或玻璃陶瓷)作为基板的组件,与使用多层陶瓷基板的厚膜混合IC类似。两者无明显差别。布线密度高于MCM-L。MCM-D是用薄膜技术形成多层布线,以陶瓷(氧化铝或氮化铝)或Si、Al作为基板的组件。布线密谋在三种组件中是最高的,但成本也高。28、MFP(miniflatpackage)小形扁平封装。塑料SOP或SSOP的别称(见SOP和SSOP)。部分半导体厂家采用的名称。29、MQFP(metricquadflatpackage)按照JEDEC(美国联合电子设备委员会)标准对QFP进行的一种分类。指引脚中心距为0.65mm、本体厚度为3.8mm~2.0mm的标准QFP(见QFP)。30、MQUAD(metalquad)美国Olin公司开发的一种QFP封装。基板与封盖均采用铝材,用粘合剂密封。在自然空冷条件下可容许2.5W~2.8W的功率。日本新光电气工业公司于1993年获得特许开始生产。31、MSP(minisquarepackage)QFI的别称(见QFI),在开发初期多称为MSP。QFI是日本电子机械工业会规定的名称。34、OPMAC(overmoldedpadarraycarrier)模压树脂密封凸点陈列载体。美国Motorola公司对模压树脂密封BGA采用的名称(见BGA)。32、P-(plastic)表示塑料封装的记号。如PDIP表示塑料DIP。33、PAC(padarraycarrier)凸点陈列载体,BGA的别称(见BGA)。34、PCLP(printedcircuitboardleadlesspackage)印刷电路板无引线封装。日本富士通公司对塑料QFN(塑料LCC)采用的名称(见QFN)。引脚中心距有0.55mm和0.4mm两种规格。目前正处于开发阶段。35、PFPF(plasticflatpackage)塑料扁平封装。塑料QFP的别称(见QFP)。部分LSI厂家采用的名称。36、PGA(pingridarray)陈列引脚封装。插装型封装之一,其底面的垂直引脚呈陈列状排列。封装基材基本上都采用多层陶\o"查看图片"

集成电路瓷基板。在未专门表示出材料名称的情况下,多数为陶瓷PGA,用于高速大规模逻辑LSI电路。成本较高。引脚中心距通常为2.54mm,引脚数从64到447左右。了为降低成本,封装基材可用玻璃环氧树脂印刷基板代替。也有64~256引脚的塑料PGA。另外,还有一种引脚中心距为1.27mm的短引脚表面贴装型PGA(碰焊PGA)。(见表面贴装型PGA)。37、piggyback驮载封装。指配有插座的陶瓷封装,形关与DIP、QFP、QFN相似。在开发带有微机的设备时用于评价程序确认操作。例如,将EPROM插入插座进行调试。这种封装基本上都是定制品,市场上不怎么流通。38、PLCC(plasticleadedchipcarrier)带引线的塑料芯片载体。表面贴装型封装之一。引脚从封装的四个侧面引出,呈丁字形,是塑料制品。美国德克萨斯仪器公司首先在64k位DRAM和256kDRAM中采用,现在已经普及用于逻辑LSI、DLD(或程逻辑器件)等电路。引脚中心距1.27mm,引脚数从18到84。J形引脚不易变形,比QFP容易操作,但焊接后的外观检查较为困难。PLCC与LCC(也称QFN)相似。以前,两者的区别仅在于前者用塑料,后者用陶瓷。但现在已经出现用陶瓷制作的J形引脚封装和用塑料制作的无引脚封装(标记为塑料LCC、PCLP、P-LCC等),已经无法分辨。为此,日本电子机械工业会于1988年决定,把从四侧引出J形引脚的封装称为QFJ,把在四侧带有电极凸点的封装称为QFN(见QFJ和QFN)。39、P-LCC(plasticteadlesschipcarrier)(plasticleadedchipcurrier)有时候是塑料QFJ的别称,有时候是QFN(塑料LCC)的别称(见QFJ和QFN)。部分LSI厂家用PLCC表示带引线封装,用P-LCC表示无引线封装,以示区别。40、QFH(quadflathighpackage)四侧引脚厚体扁平封装。塑料QFP的一种,为了防止封装本体断裂,QFP本体制作得较厚(见QFP)。部分半导体厂家采用的名称。41、QFI(quadflatI-leadedpackgac)四侧I形引脚扁平封装。表面贴装型封装之一。引脚从封装四个侧面引出,向下呈I字。也称为MSP(见MSP)。贴装与印刷基板进行碰焊连接。由于引脚无突出部分,贴装占有面积小于QFP。日立制作所为视频模拟IC开发并使用了这种封装。此外,日本的Motorola公司的PLLIC也采用了此种封装。引脚中心距1.27mm,引脚数从18于68。42、QFJ(quadflatJ-leadedpackage)四侧J形引脚扁平封装。表面贴装封装之一。引脚从封装四个侧面引出,向下呈J字形。是日本电子机械工业会规定的名称。引脚中心距1.27mm。材料有塑料和陶瓷两种。塑料QFJ多数情况称为PLCC(见PLCC),用于微机、门陈列、DRAM、ASSP、OTP等电路。引脚数从18至84。陶瓷QFJ也称为CLCC、JLCC(见CLCC)。带窗口的封装用于紫外线擦除型EPROM以及带有EPROM的微机芯片电路。引脚数从32至84。43、QFN(quadflatnon-leadedpackage)四侧无引脚扁平封装。表面贴装型封装之一。现在多称为LCC。QFN是日本电子机械工业会规定的\o"查看图片"

集成电路名称。封装四侧配置有电极触点,由于无引脚,贴装占有面积比QFP小,高度比QFP低。但是,当印刷基板与封装之间产生应力时,在电极接触处就不能得到缓解。因此电极触点难于作到QFP的引脚那样多,一般从14到100左右。材料有陶瓷和塑料两种。当有LCC标记时基本上都是陶瓷QFN。电极触点中心距1.27mm。塑料QFN是以玻璃环氧树脂印刷基板基材的一种低成本封装。电极触点中心距除1.27mm外,还有0.65mm和0.5mm两种。这种封装也称为塑料LCC、PCLC、P-LCC等。44、QFP(quadflatpackage)四侧引脚扁平封装。表面贴装型封装之一,引脚从四个侧面引出呈海鸥翼(L)型。基材有陶瓷、金属和塑料三种。从数量上看,塑料封装占绝大部分。当没有特别表示出材料时,多数情况为塑料QFP。塑料QFP是最普及的多引脚LSI封装。不仅用于微处理器,门陈列等数字逻辑LSI电路,而且也用于VTR信号处理、音响信号处理等模拟LSI电路。引脚中心距有1.0mm、0.8mm、0.65mm、0.5mm、0.4mm、0.3mm等多种规格。0.65mm中心距规格中最多引脚数为304。日本将引脚中心距小于0.65mm的QFP称为QFP(FP)。但现在日本电子机械工业会对QFP的外形规格进行了重新评价。在引脚中心距上不加区别,而是根据封装本体厚度分为QFP(2.0mm~3.6mm厚)、LQFP(1.4mm厚)和TQFP(1.0mm厚)三种。另外,有的LSI厂家把引脚中心距为0.5mm的QFP专门称为收缩型QFP或SQFP、VQFP。但有的厂家把引脚中心距为0.65mm及0.4mm的QFP也称为SQFP,至使名称稍有一些混乱。QFP的缺点是,当引脚中心距小于0.65mm时,引脚容易弯曲。为了防止引脚变形,现已出现了几种改进的QFP品种。如封装的四个角带有树指缓冲垫的BQFP(见BQFP);带树脂保护环覆盖引脚前端的GQFP(见GQFP);在封装本体里设置测试凸点、放在防止引脚变形的专用夹具里就可进行测试的TPQFP(见TPQFP)。在逻辑LSI方面,不少开发品和高可靠品都封装在多层陶瓷QFP里。引脚中心距最小为0.4mm、引脚数最多为348的产品也已问世。此外,也有用玻璃密封的陶瓷QFP(见Gerqad)。45、QFP(FP)(QFPfinepitch)小中心距QFP。日本电子机械工业会标准所规定的名称。指引脚中心距为0.55mm、0.4mm、0.3mm等小于0.65mm的QFP(见QFP)。46、QIC(quadin-lineceramicpackage)陶瓷QFP的别称。部分半导体厂家采用的名称(见QFP、Cerquad)。47、QIP(quadin-lineplasticpackage)塑料QFP的别称。部分半导体厂家采用的名称(见QFP)。48、QTCP(quadtapecarrierpackage)四侧引脚带载封装。TCP封装之一,在绝缘带上形成引脚并从封装四个侧面引出。是利用TAB技术的薄型封装(见TAB、TCP)。49、QTP(quadtapecarrierpackage)四侧引脚带载封装。日本电子机械工业会于1993年4月对QTCP所制定的外形规格所用的名称(见TCP)。50、QUIL(quadin-line)QUIP的别称(见QUIP)。51、QUIP(quadin-linepackage)四列引脚直插式封装。引脚从封装两个侧面引出,每隔一根交错向下弯曲成四列。引脚中心距1.27mm,当插入印刷基板时,插入中心距就变成2.5mm。因此可用于标准印刷线路板。是比标准DIP更小的一种封装。日本电气公司在台式计算机和家电产品等的微机芯片中采用了些种封装。材料有陶瓷和塑料两种。引脚数64。52、SDIP(shrinkdualin-linepackage)收缩型DIP。插装型封装之一,形状与DIP相同,但引脚中心距(1.778mm)小于DIP(2.54mm),因而得此称呼。引脚数从14到90。也有称为SH-DIP的。材料有陶瓷和塑料两种。53、SH-DIP(shrinkdualin-linepackage)同SDIP。部分半导体厂家采用的名称。54、SIL(singlein-line)SIP的别称(见SIP)。欧洲半导体厂家多采用SIL这个名称。55、SIMM(singlein-linememorymodule)单列存贮器组件。只在印刷基板的一个侧面附近配有电极的存贮器组件。通常指插入插座的组件。标准SIMM有中心距为2.54mm的30电极和中心距为1.27mm的72电极两种规格。在印刷基板的单面或双面装有用SOJ封装的1兆位及4兆位DRAM的SIMM已经在个人计算机、工作站等设备中获得广泛应用。至少有30~40%的DRAM都装配在SIMM里。56、SIP(singlein-linepackage)单列直插式封装。引脚从封装一个侧面引出,排列成一条直线。当装配到印刷基板上时封装呈侧立状。引脚中心距通常为2.54mm,引脚数从2至23,多数为定制产品。封装的形状各异。也有的把形状与ZIP相同的封装称为SIP。57、SK-DIP(skinnydualin-linepackage)DIP的一种。指宽度为7.62mm、引脚中心距为2.54mm的窄体DIP。通常统称为DIP(见DIP)。58、SL-DIP(slimdualin-linepackage)DIP的一种。指宽度为10.16mm,引脚中心距为2.54mm的窄体DIP。通常统称为DIP。59、SMD(surfacemountdevices)表面贴装器件。偶而,有的半导体厂家把SOP归为SMD(见SOP)。SOP的别称。世界上很多半导体厂家都采用此别称。(见SOP)。60、SOI(smallout-lineI-leadedpackage)I形引脚小外型封装。表面贴装型封装之一。引脚从封装双侧引出向下呈I字形,中心距1.27mm。贴装占有面积小于SOP。日立公司在模拟IC(电机驱动用IC)中采用了此封装。引脚数26。61、SOIC(smallout-lineintegratedcircuit)SOP的别称(见SOP)。国外有许多半导体厂家采用此名称。62、SOJ(SmallOut-LineJ-LeadedPackage)J形引脚小外型封装。表面贴装型封装之一。引脚从封装两侧引出向下呈J字形,故此得名。通常为塑料制品,多数用于DRAM和SRAM等存储器LSI电路,但绝大部分是DRAM。用SOJ封装的DRAM器件很多都装配在SIMM上。引脚中心距1.27mm,引脚数从20至40(见SIMM)。63、SQL(SmallOut-LineL-leadedpackage)按照JEDEC(美国联合电子设备工程委员会)标准对SOP所采用的名称(见SOP)。64、SONF(SmallOut-LineNon-Fin)无散热片的SOP。与通常的SOP相同。为了在功率IC封装中表示无散热片的区别,有意增添了NF(non-fin)标记。部分半导体厂家采用的名称(见SOP)。65、SOP(smallOut-Linepackage)小外形封装。表面贴装型封装之一,引脚从封装两侧引出呈海鸥翼状(L字形)。材料有塑料和陶瓷两种。另外也叫SOL和DFP。SOP除了用于存储器LSI外,也广泛用于规模不太大的ASSP等电路。在输入输出端子不超过10~40的领域,SOP是普及最广的表面贴装封装。引脚中心距1.27mm,引脚数从8~44。另外,引脚中心距小于1.27mm的SOP也称为SSOP;装配高度不到1.27mm的SOP也称为TSOP(见SSOP、TSOP)。还有一种带有散热片的SOP。66、SOW(SmallOutlinePackage(Wide-Jype))宽体SOP。部分半导体厂家采用的名称。编辑本段制造从1930年代开始,元素周期表中的化学元素中的半导体被研究者如贝尔实验室的WilliamShockley认为是固态真空管的最可能的原料。从氧化铜到锗,再到硅,原料在1940到1950年代被系统的研究。今天,尽管元素中期表的一些III-V价化合物如砷化镓应用于特殊用途如:发光二极管,激光,太阳能电池和最高速集成电路,单晶硅成为集成电路主流的基层。创造无缺陷晶体的方法用去了数十年的时间。半导体IC制程,包括以下步骤,并重复使用:黄光(微影)蚀刻薄膜扩散CMP使用单晶硅晶圆(或III-V族,如砷化镓)用作基层。然后使用微影、扩散、CMP等技术制成MOSFET或BJT等组件,然后利用微影、薄膜、和CMP技术制成导线,如此便完成芯片制作。因产品性能需求及成本考量,导线可分为铝制程和铜制程。IC由很多重叠的层组成,每层由图像技术定义,通常用不同的颜色表示。一些层标明在哪里不同的掺杂剂扩散进基层(成为扩散层),一些定义哪里额外的离子灌输(灌输层),一些定义导体(多晶硅或金属层),一些定义传导层之间的连接(过孔或接触层)。所有的组件由这些层的特定组合构成。在一个自排列(CMOS)过程中,所有门层(多晶硅或金属)穿过扩散层的地方形成晶体管。电阻结构,电阻结构的长宽比,结合表面电阻系数,决定电阻。电容结构,由于尺寸限制,在IC上只能产生很小的电容。更为少见的电感结构,可以制作芯片载电感或由回旋器模拟。因为CMOS设备只引导电流在逻辑门之间转换,CMOS设备比双级组件消耗的电流少很多。随机存取存储器(randomaccessmemory)是最常见类型的集成电路,所以密度最高的设备是存储器,但即使是微处理器上也有存储器。尽管结构非常复杂-几十年来芯片宽度一直减少-但集成电路的层依然比宽度薄很多。组件层的制作非常像照相过程。虽然可见光谱中的光波不能用来曝光组件层,因为他们太大了。高频光子(通常是紫外线)被用来创造每层的图案。因为每个特征都非常小,对于一个正在调试制造过程的过程工程师来说,电子显微镜是必要工具。在使用自动测试设备(ATE)包装前,每个设备都要进行测试。测试过程称为晶圆测试或晶圆探通。晶圆被切割成矩形块,每个被称为“die”。每个好的die被焊在“pads”上的铝线或金线,连接到封装内,pads通常在die的边上。封装之后,设备在晶圆探通中使用的相同或相似的ATE上进行终检。测试成本可以达到低成本产品的制造成本的25%,但是对于低产出,大型和/或高成本的设备,可以忽略不计。在2005年,一个制造厂(通常称为半导体工厂,常简称fab,指fabricationfacility)建设费用要超过10亿美金,因为大部分操作是自动化的。[2]编辑本段发展趋势集成电路(integratedcircuit)是一种微型电子器件或部件。采用一定的工艺,把一个电路中所需的晶体管、二极管、电阻、电容和电感等元件及布线互连一起,制作在一

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论