第23讲 主从触发器_第1页
第23讲 主从触发器_第2页
第23讲 主从触发器_第3页
第23讲 主从触发器_第4页
第23讲 主从触发器_第5页
已阅读5页,还剩15页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

第23讲主从触发器

4.4主从触发器

4.4.1主从RS触发器

主从RS触发器的逻辑电路如图4.12(a)所示,它是由两个同步RS触发器级联起来构成的,主触发器(前级电路)的控制信号是CP,从触发器(后级电路)的控制信号是CP。

图4.12(b)是主从RS触发器的国家标准符号,符号中的“△”表示直到CP脉冲边沿到来时触发器的输出端才会改变状态,“。”表示CP下降沿有效。图4.12主从RS触发器的逻辑电路和逻辑符号其工作原理如下:

(1)接收输入信号过程。在CP=1期间,主触发器接收输入信号,从触发器保持原来的状态不变。

CP=1时,CP=0,主触发器控制门G7、G8被打开,可以接收输入信号R、S,即

从触发器控制门G3、G4被封锁,其状态保持不变。

(2)输出信号过程。当CP下降沿到来时,主触发器控制门G7、G8被封锁,在CP=1期间接收的内容被存储起来。同时,从触发器控制门G3、G4被打开,主触发器将其接收的内容送入从触发器,输出端随之改变状态。在CP=0期间,由于主触发器保持状态不变,因此受其控制的从触发器的状态也即Q、Q的值当然不可能改变。综上所述可得主从RS触发器的特性方程为例1:在图所示的主从SR触发器中,若CLK、S和R的电压波形如图所示,试求Q和Q’端的电压波形。设触发器的初始状态为0态。例1:在主从SR触发器中,若CLK、S和R的电压波形如图所示,试求Q和Q’端的电压波形。设触发器的初始状态为0态。4.4.2主从JK触发器

图4.13(a)所示是主从JK触发器的逻辑电路图。它在主从RS触发器的基础上,把Q引回到门G10再送入门G8,把Q引回到门G11再送入门G7。主从JK触发器在CP上升沿时刻就把输入信号接收进去,但是直到CP下降沿到来时,输出端Q和Q才会改变状态。它的逻辑符号如图4.13(b)所示。图4.13主从JK触发器的逻辑电路和逻辑符号比较图4.12(a)和图4.13(a)两个电路中门G7、G8的输入信号情况可得

代入主从RS触发器的特性方程,即可得到主从JK触发器的特性方程:至于约束条件RS=0,则因为在CP=1期间,Q端和Q端的状态不仅互补,而且不会改变,自然可以满足。其实,

把代入约束条件亦可得

根据主从JK触发器的特性方程,可列出如表4.5所示的特性表。

图4.14为主从JK触发器的波形图。图4.14主从JK触发器的波形图图4.15带清零端和预置端的主从JK触发器的逻辑电路和逻辑符号例2:主从JK触发器电中,若CLK、J和K的电压波形如图所示,试求Q和Q’端的电压波形。设触发器的初始状态为0态。例2:主从JK触发器电中,若CLK、J和K的电压波形如图所示,试求Q和Q’端的电压波形。设触发器的初始状态为0态。4.4.3典型集成主从触发器

图4.16所示为TT

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论