利用捷变收发器来简化SDR平台设计复杂度并提高实际运算效能_第1页
利用捷变收发器来简化SDR平台设计复杂度并提高实际运算效能_第2页
利用捷变收发器来简化SDR平台设计复杂度并提高实际运算效能_第3页
全文预览已结束

付费下载

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

利用捷变收发器来简化SDR平台设计复杂度并提高实际运算效能有鉴于软件定义无线电(SDR)平台是实现5G等先进通讯系统不可或缺的工具,半导体厂推出专为SDR应用量身打造的新一代捷变(Agile)收发器射频芯片,其整合模拟讯号处理与强大滤波功能于小巧且低功耗组件中,可大幅简化SDR平台设计复杂度并提高实际运算效能。对于成功且实时的捷变(Agile)无线电收发器设计而言,高性能、宽带优化转换器及相关的高速现场可编程门阵列(FPGA)是必要的元素,但是许多设计者还需要额外的资源;由于组件有其复杂性,所以独立运作或是接近独立运作的方式不再可行,起因是内部连结的格式与通讯协议,以及电路板布局的细微之处所致。软件定义无线电(SDR)平台通常需要多项技术才能真正建立出一个完整的解决方案,其中包括射频(RF)与模拟数字转换器(ADC)设计、数字硬件、系统单芯片(SoC)汇编语言、数字信号处理器(DSP)硬件,以及软件开发技术等;要克服这些技术落差的其中一个方法就是使用参考设计及支持工具(图1),例如可以在完成一项工作范例时提供协助的MATLAB。

图1RF开发工具--FMCOMMS1-EBZ的模拟前端适用于宽广范围运算密集,以及以FPGA为基础的无线电应用,包括SDR在内。在与FPGA开发平台结合时,该RF开发工具能够实现从基频到RF的各种物理层的无线通信功能。SDR借力参考设计滤波器设计挑战有解

举例来说,有一项常见的SDR挑战就是设计可编程滤波器。在SDR平台当中有可编程的TIA滤波器、低通滤波器、数字半波段滤波器,以及可编程有限脉冲响应(FIR)滤波器,而每个滤波器都会对组件链当中的下一个滤波器造成冲击;因此当某项功能不能运作时,设计者会发现很难找到问题所在。使用参考设计时,设计者可以看到不同的滤波器级并了解每个滤波器级如何在通带中产生出独特的振幅下滑与群组延迟,了解独特的振幅下滑与群组延迟是如何发生以及发生于何处之后,设计者可以针对FIR滤波器当中的延迟加以补偿,并在数字基频装置中建立一个平坦的频带响应(图2)。

图2SDR系统功能方块图另一项设计者所将面临的挑战就是如何设计FIR滤波器,使其能够针对前面各级累积的所有影响而加以补偿。针对此一需求,有一个小型的滤波器设计MATLABApp(图3),可以用来设计发射器与接收器FIR滤波器,协助设计者将来自于滤波器链中其他模拟与数字级的强度,以及相位响应纳入计算。

图3由MathWorks所开发的MATLAB,可以应用于无线SDR系统与组件中复杂滤波器的设计。透过挑选具备合适规格的组件,来获得评估工具、应用支持、参考设计,以及第三方知识与产品,开发团队将更有可能符合他们的多重设计目标,以及成本与时间指标。无论系统工程师较喜欢使用FMC或是商业用的SDR平台,藉由支持工具与资源所获得的好处将会使系统工程师赢得先机。新型收发器实现次世代SDR平台

值得注意的是,大量无线标准各有其不同的频率、带宽、通讯协议、格式,

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论