MOOC 数字电子技术-中南大学 中国大学慕课答案_第1页
MOOC 数字电子技术-中南大学 中国大学慕课答案_第2页
MOOC 数字电子技术-中南大学 中国大学慕课答案_第3页
MOOC 数字电子技术-中南大学 中国大学慕课答案_第4页
MOOC 数字电子技术-中南大学 中国大学慕课答案_第5页
已阅读5页,还剩74页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

MOOC数字电子技术-中南大学中国大学慕课答案第1讲随堂测验1、问题:在的输入情况下,“与非”运算的结果是逻辑0。选项:A、条件全部为0B、条件全部为1C、只有1个条件为0D、只有1个条件为1正确答案:【条件全部为1】2、问题:下列现象中,是数字量的是。选项:A、考核是否达标B、普通水龙头中的流水量C、房间内的温度D、长江的水位变化正确答案:【考核是否达标】第2讲随堂测验1、问题:以下表达式中符合逻辑运算法则的是。选项:A、C·C=C2B、1+1=10C、01D、A+1=1正确答案:【A+1=1】2、问题:=。选项:A、AB、ABC、BD、A+B正确答案:【A+B】第3讲随堂测验1、问题:逻辑函数的描述形式有多种,下列_______描述是惟一的。选项:A、逻辑函数表达式B、逻辑电路图C、真值表D、逻辑功能描述正确答案:【真值表】2、问题:已知逻辑函数的真值表如下表所示,试写出Y2对应的逻辑函数式。ABCY1Y20000010100111001011101110010100110010111选项:A、B、C、D、正确答案:【】第4讲随堂测验1、问题:写出卡诺图中所表示的逻辑函数式选项:A、B、C、D、正确答案:【】2、问题:将下列函数式化为最小项之和的形式选项:A、B、C、D、正确答案:【】第5讲随堂测验1、问题:写出逻辑图的Y2逻辑函数式,并化简为最简与-或式。选项:A、B、C、D、正确答案:【】2、问题:用逻辑代数的基本公式和常用公式将下列逻辑函数化为最简与或形式。选项:A、B、C、D、正确答案:【】第6讲随堂测验1、问题:用卡诺图化简法将下列函数化为最简与或形式。选项:A、B、C、D、正确答案:【】2、问题:用卡诺图化简法将下列函数化为最简与或形式。选项:A、B、C、D、正确答案:【】第1章单元测验1、问题:用逻辑代数的基本公式和常用公式将如下逻辑函数化为最简与或形式。选项:A、B、C、D、正确答案:【】2、问题:用卡诺图化简法将下列函数化为最简与或形式。选项:A、B、C、D、正确答案:【】3、问题:用卡诺图化简法将下列函数化为最简与或形式。选项:A、B、C、D、正确答案:【】4、问题:写出卡诺图中所表示的逻辑函数式。选项:A、B、C、D、正确答案:【】5、问题:能够唯一表示逻辑函数的表示方法是()。选项:A、真值表B、逻辑图C、逻辑门D、逻辑表达式正确答案:【真值表】6、问题:写出图中逻辑图的F逻辑函数式,并化简为最简与-或式。选项:A、B、C、D、正确答案:【】7、问题:试判断图示组合电路,在C=0时的逻辑功能为()。选项:A、同或门B、与非门C、与门D、与或非门正确答案:【与门】8、问题:已知逻辑函数的真值表如下表,试写出对应的逻辑函数式。选项:A、B、C、D、正确答案:【】2.1随堂测验1、问题:试说明在vi1接高电平(3.4V)的情况下,用万用电表测量图2.1的vi2端得到的电压为多少?图中的与非门为74系列的TTL电路,万用电表使用5V量程,内阻为20kΩ/V。选项:A、1.4VB、2.1VC、3.4VD、0.2V正确答案:【1.4V】2.2随堂测验1、问题:由TTL反相器的电压传输特性可知,其阈值电压VTH是()V左右。选项:A、0.2VB、1.4VC、5VD、3.4V正确答案:【1.4V】2.3随堂测验1、问题:如图所示是TTL集成电路,其中Y=1的是()图。选项:A、B、C、D、正确答案:【】2.4随堂测验1、问题:下图所示电路Y输出为()选项:A、0B、1C、D、正确答案:【】2.5随堂测验1、问题:CMOS集成门电路的性能与TTL集成门电路相比,以下说法错误的是()。选项:A、更低功耗B、更高速度C、抗干扰能力更强D、电源范围更宽正确答案:【更高速度】第2章单元测验1、问题:下图为CMOS电路,试分析逻辑功能,写出Y的逻辑式。选项:A、B、C、D、正确答案:【】2、问题:晶体管在数字电路中相当开关元件,下列哪种情况属于开关“闭合”状态()。选项:A、二极管反偏B、三极管放大状态C、三极管饱和状态D、CMOS截止状态正确答案:【三极管饱和状态】3、问题:CMOS门电路多余输入端应该()。选项:A、悬空B、连接地电阻C、接电源D、与其他输入端并接正确答案:【与其他输入端并接】4、问题:在数字电路中,下列()门可实现“线与”功能。选项:A、TTL与门B、CMOS与门C、TTL集电极开路门D、CMOS传输门正确答案:【TTL集电极开路门】5、问题:下列哪个TTL逻辑门电路输出高电平()。选项:A、B、C、D、正确答案:【】6、问题:图中电路为74系列TTL门电路,试分析写出Y的逻辑式。选项:A、B、C、D、正确答案:【】7、问题:已知图中门电路是74系列TTL电路,说明其输出Y是什么状态()。选项:A、B、C、D、正确答案:【】8、问题:如图所示电路,Y的输出为()。选项:A、B、C、低电平D、高电平正确答案:【】第12讲随堂测验1、问题:组合逻辑电路如图所示,其逻辑功能相当于一个()。选项:A、与非门B、异或门C、同或门D、与或非门正确答案:【与或非门】第13讲随堂测验1、问题:设某函数的逻辑表达式,若用四选一数据选择器来设计,则数据端D3D2D1D0的状态是_______。(设A接地址高位,B接地址低位)选项:A、1110B、0001C、0110D、0101正确答案:【0110】第14讲随堂测验1、问题:8线—3线优先编码器74LS148的输入为选项:A、111B、010C、000D、101正确答案:【010】第15讲随堂测验1、问题:3线-8线译码器辅以门电路后,更适用于实现3输入多输出的组合逻辑函数,因为它的每个输出都对应输入3位代码的_______。选项:A、或项B、最小项的非C、最小项之和D、最大项之积正确答案:【最小项的非】第16讲随堂测验1、问题:全加器有()个输入,()个输出。选项:A、2,2B、3,2C、2,3D、3,3正确答案:【3,2】第17讲随堂测验1、问题:下图所示电路能够实现_______功能。选项:A、半加器B、全加器C、全减器D、数值比较器正确答案:【数值比较器】第3章单元作业第3章单元测验1、问题:8线—3线优先编码器的输入为到递减,当输入~是10010011时,其输出选项:A、与非B、同或C、异或D、或非正确答案:【同或】5、问题:设输入变量为A、B、C,输出为F。当A、B、C有两个或两个以上为1时,输出为1,输入为其他状态时,输出为0。要求设计输出F的电路,并用与非门加以实现。()。选项:A、B、C、D、正确答案:【】6、问题:八选一数据选择器的地址输入端有()个。选项:A、4B、2C、8D、3正确答案:【3】7、问题:分析图中所示电路,其中Z2的表达式为()。选项:A、B、C、D、正确答案:【】8、问题:一个数据选择器的地址输入端有4个时,最多可以有()个数据信号输入。选项:A、4B、6C、8D、16正确答案:【16】9、问题:下列器件中,实现逻辑加法的运算是()。选项:A、半加器B、全加器C、加法器D、或门正确答案:【或门】10、问题:一位数据比较器,若A,B为两个一位数码的表示变量,当AB时输出Y=1,则输出端Y的表达式为Y=()。选项:A、ABB、C、D、正确答案:【】11、问题:有一个T形走廊,在相会处有一路灯,在进入走廊的A、B、C三地各有一个控制开关,都能独立控制。任意闭合一个开关,灯亮;任意闭合两个开关,灯灭,任意闭合三个开关,灯亮。设A、B、C代表三个开关,开关闭合,状态为“1”;开关断开,状态为“0”。灯的状态用Y来表示,灯亮,Y为“1”,灯灭,Y为“0”。试写出Y的逻辑表达式()。选项:A、B、C、D、正确答案:【】12、问题:有一个T形走廊,在相会处有一路灯,在进入走廊的A、B、C三地各有一个控制开关,都能独立控制。任意闭合一个开关,灯亮;任意闭合两个开关,灯灭,任意闭合三个开关,灯亮。设A、B、C代表三个开关,开关闭合,状态为“1”;开关断开,状态为“0”。灯的状态用Y来表示,灯亮,Y为“1”,灯灭,Y为“0”。用74LS138实现该逻辑关系()。选项:A、B、C、D、正确答案:【】第18讲随堂测验1、问题:下列_______触发器存在约束条件。选项:A、同步RS触发器B、同步D触发器C、同步T触发器D、主从JK触发器正确答案:【同步RS触发器】第19讲随堂测验1、问题:下列_______触发器有可能发生一次翻转现象。选项:A、基本RSB、同步RSC、同步JKD、主从JK正确答案:【主从JK】第20讲随堂测验1、问题:逻辑电路如下图所示,A=1时,CP脉冲来到后D触发器_____________。选项:A、保持原状态B、翻转C、置0D、置1正确答案:【翻转】第21讲随堂测验1、问题:设JK触发器的初态为0,若希望在CP作用下输出状态为1,则JK的值应分别是_______。选项:A、J=1,K=1B、J=0,K=1C、J=1,K=XD、J=X,K=0正确答案:【J=1,K=X】第4章单元测验1、问题:主从型RS触发器的逻辑符号如图所示,其输出状态的变化,发生在时钟脉冲CP的;已知输入端S=0,R=1,在CP触发边沿作用下,其输出端Q为。选项:A、上升沿,1B、下降沿,1C、上升沿,0D、下降沿,0正确答案:【下降沿,0】2、问题:边沿型D触发器的逻辑符号如图所示,其输出状态的变化,发生在时钟脉冲CP的;已知输入端D=1,在CP触发边沿作用下,其输出端Q为。选项:A、上升沿,1B、下降沿,1C、上升沿,0D、下降沿,0正确答案:【上升沿,1】3、问题:边沿型JK触发器的逻辑符号如图所示,已知输入端J=1,K=1,RD=1,其输出端Q为。选项:A、0B、1C、高阻态D、无法判断正确答案:【0】4、问题:电路如图,已知触发器脉冲CP输入频率为4MHz,试分析输出端Q的频率是:。选项:A、1MHzB、2MHzC、4MHzD、8MHz正确答案:【2MHz】5、问题:将JK触发器转换为T'触发器的连接方法是:。选项:A、J=K=1B、J=K=0C、J=1,K=0D、,正确答案:【J=K=1】6、问题:已知D触发器的连接电路如图,其构成的新的触发器功能是:。选项:A、JK触发器B、RS触发器C、T触发器D、T'触发器正确答案:【T触发器】第22讲随堂测验1、问题:若矩形脉冲幅度为Vm,则其脉冲宽度tw是指从脉冲前沿到达________Vm起,到脉冲后沿到达________Vm为止的一段时间。选项:A、0.1,0.9B、0.5,0.5C、0.7,0.7D、0.9,0.1正确答案:【0.5,0.5】第23讲随堂测验1、问题:由555定时器不可以组成_____________。选项:A、单稳态触发器B、多谐振荡器C、施密特触发器D、JK触发器正确答案:【JK触发器】第24讲随堂测验1、问题:施密持触发器常用于对脉冲波形的_____________。选项:A、定时B、计数C、整形D、产生正确答案:【整形】第25讲随堂测验1、问题:单稳态触发器的暂稳态持续时间的长短取决于_____________。选项:A、触发脉冲的宽度B、电路本身的参数C、触发脉冲的幅度D、电源电压的大小正确答案:【电路本身的参数】第26讲随堂测验1、问题:接通电源后就能直接产生输出矩形波的电路是_____________。选项:A、单稳态触发器B、施密特触发器C、多谐振荡器D、双稳态触发器正确答案:【多谐振荡器】第5章单元测验1、问题:单稳态触发器的电路接好后,其暂稳态持续时间_____________。选项:A、与电源电压的大小有关B、与触发脉冲的宽度有关C、与触发脉冲的幅度有关D、与电路所接的电阻和电容参数有关正确答案:【与电路所接的电阻和电容参数有关】2、问题:如图所示,由555构成的多谐振荡器,其VO的振荡频率是_____________。选项:A、B、C、D、正确答案:【】3、问题:如图所示,由555构成的电路,若R1、R2≠0,其VO的波形是_____________。选项:A、高电平持续时间大于低电平持续时间B、高电平持续时间等于低电平持续时间C、高电平持续时间小于低电平D、只有高电平正确答案:【高电平持续时间大于低电平持续时间】4、问题:在下图用555定时器接成的施密特触发器电路中,若VCC=12V,其回差电压ΔVT为__________V。选项:A、8VB、6VC、4VD、3V正确答案:【4V】5、问题:施密特触发器有________个稳定状态,多谐振荡器有________个稳定状态。选项:A、0,1B、2,2C、2,1D、2,0正确答案:【2,0】6、问题:接通电源后无需触发脉冲就能直接产生输出矩形波的电路是_____________。选项:A、单稳态触发器B、双稳态触发器C、施密特触发器D、石英晶体振荡器正确答案:【石英晶体振荡器】7、问题:对于单稳态触发器的应用,以下不属于的是_____________。选项:A、整形B、定时C、脉冲发生D、延时正确答案:【脉冲发生】8、问题:在描述矩形脉冲特性的主要参数中,占空比q定义为。选项:A、上升时间与脉冲周期的比B、下降时间与脉冲周期的比C、脉冲宽度与脉冲周期的比D、脉冲幅度与脉冲周期的比正确答案:【脉冲宽度与脉冲周期的比】第27讲随堂测验1、问题:描述时序逻辑电路逻辑关系的三大方程分别是方程、方程和状态方程。选项:A、输入,输出B、驱动,输出C、输入,特性D、驱动,特性正确答案:【驱动,输出】第28讲随堂测验1、问题:某时序逻辑电路的状态转换图如图所示,其功能为进制计数器,自启动能力。选项:A、8,有B、5,无C、8,无D、5,有正确答案:【5,有】第29讲随堂测验1、问题:用触发器设计一个9进制计数器,所需触发器的数目为_____________。选项:A、2B、3C、4D、5正确答案:【4】第30讲随堂测验1、问题:对74LS194双向移位寄存器,设串行输入数码为1001,在右移脉冲作用下,经过4个CP脉冲后,移位寄存器Q3Q2Q1Q0的状态为_____________。选项:A、1001B、1100C、1101D、0011正确答案:【1001】第31讲随堂测验1、问题:三位二进制加法计数器的计数状态共有________个。选项:A、4B、6C、8D、16正确答案:【8】第32讲随堂测验1、问题:如图所示为由74LS290组成的电路,构成了_____________计数器。选项:A、十进制B、五进制C、二进制D、七进制正确答案:【十进制】第33讲随堂测验1、问题:若三位二进制减法计数器的初始状态为000,6个CP信号后,计数器的状态应是_____________。选项:A、100B、011C、101D、010正确答案:【010】第34讲随堂测验1、问题:在中规模芯片74161中,若选项:A、十进制B、五进制C、六进制D、七进制正确答案:【六进制】第6章单元作业第6章单元测验1、问题:如图所示电路,已知计数脉冲的频率为6kHz,分析其输出Y的频率是:。选项:A、6kHzB、1kHzC、D、正确答案:【】2、问题:利用同步二进制加法计数器74161,采用异步清零法实现十二进制计数功能,试分析图中与非门输入端A应连接的计数器输出端是:。选项:A、Q0B、Q1C、Q2D、Q3正确答案:【Q2】3、问题:下图所示电路中Q3Q2Q1Q0的初始态为0001,试分析3个计数脉冲CP作用后电路的状态Q3Q2Q1Q0为:。选项:A、0110B、0111C、1110D、1101正确答案:【1110】4、问题:电路如图所示,试分析在2个CP作用下,计数器输出Q3Q2Q1Q0为:,C的输出状态为:。选项:A、0001,0B、1001,0C、0001,1D、1001,1正确答案:【1001,1】5、问题:下图所示电路中,双向移位寄存器74LS194的初始状态为0000,串行输入端DIR从高位到低位依次输入数码1001,试分析2个CP脉冲作用后,Q3Q2Q1Q0的状态是:。选项:A、1001B、0000C、0100D、0010正确答案:【0010】6、问题:用触发器设计一个14进制计数器,所需触发器的数目为___________个。选项:A、6B、5C、4D、3正确答案:【4】7、问题:描述时序逻辑电路逻辑关系的三大方程分别是方程、输出方程和状态方程。选项:A、输入B、特性C、驱动D、逻辑正确答案:【驱动】8、问题:分析图所示计数器电路,其逻辑功能是:。选项:A、十进制计数器B、七进制计数器C、六进制计数器D、五进制计数器正确答案:【六进制计数器】9、问题:分析图示计数器电路,其逻辑功能是:。选项:A、七进制计数器B、六进制计数器C、五进制计数器D、四进制计数器正确答案:【六进制计数器】10、问题:分析如图所示电路,其组成计数器的模是:,采用的方法是法。选项:A、七进制,异步置数B、七进制,同步置数C、四进制,异步置数D、四进制,同步置数正确答案:【七进制,同步置数】11、问题:分析如图所示电路,其组成计数器的计数长度是:。选项:A、九进制B、十进制C、十一进制D、十二进制正确答案:【十进制】12、问题:分析如图所示电路的逻辑功能是进制计数器,其编码方式是。选项:A、二,二进制加法计数B、八,二进制加法计数C、三,二进制减法计数D、八,二进制减法计数正确答案:【八,二进制减法计数】13、问题:分析如图所示时序逻辑电路,若CP的频率是fc,则Y端脉冲的频率是fc。选项:A、1/3B、1/5C、1/7D、1/8正确答案:【1/5】第36讲随堂测验1、问题:由74LS161和74LS148组成的可控分频器属于哪种综合性数字系统()。选项:A、组合复合型B、时序复合型C、组合时序型D、时序组合型正确答案:【组合时序型】第37讲随堂测验1、问题:下图所示是将两片三线-八线的74LS138扩展成为四线-十六线译码器,当输入数据为1100时,输出端哪一位输出低电平()。选项:A、B、C、D、正确答案:【】第38讲随堂测验1、问题:指出所示电路为几进制计数器()。选项:A、20B、32C、23D、50正确答案:【23】第39讲随堂测验1、问题:将4块256×8位的RAM,用位扩展的方法组成1024×8位的RAM,当R/W¢=1,地址为1101001101时,第()个芯片组被选通。选项:A、1B、2C、3D、4正确答案:【4】第40讲随堂测验1、问题:下图中,若选项:A、1001B、1010C、1101D、1111正确答案:【1001】第41讲随堂测验1、问题:下图所示电路是用八线-三线优先编码器74LS148和四位同步二进制计数器74161组成的可控分频器,已知CP端输入脉冲的频率为10kHz。试说明当开关K置于选项:A、9B、10C、11D、12正确答案:【11】第42讲随堂测验1、问题:已知74LS194的初始状态为0100,CP1端输入脉冲的频率为10kHz,试分析在CP2第3个脉冲到来时,Y的频率为()。选项:A、1.1kHZB、1.25kHZC、1.67kHZD、5kHZ正确答案:【1.25kHZ】第43讲随堂测验1、问题:试用同步四位二进制计数器74LS161和八选一数据选择器74LS151构成一个输出10010110的序列信号发生器,如下图,请问D2和D3分别应如何设计()。选项:A、0;0B、0;1C、1;0D、1;1正确答案:【0;1】第44讲随堂测验1、问题:一个完整的数字系统通常由输入模块、控制模块、输出模块、()及各个功能子模块五部分构成。选项:A、编码模块B、译码模块C、寄存模块D、时基模块正确答案:【时基模块】第7章单元测验1、问题:由74LS161和74LS138组成的顺序脉冲发生器属于哪种综合性数字系统()。选项:A、组合复合型B、时序复合型C、组合时序型D、时序组合型正确答案:【时序组合型】2、问题:下图所示是将两片三线-八线的74LS138扩展成为四线-十六线译码器,当输入数据为D3D2D1D0=1010时,输出端哪一位输出低电平()。选项:A、B、C、D、正确答案:【】3、问题:指出下图所示电路为几进制计数器()。选项:A、56B、64C、63D、72正确答案:【63】4、问题:将4块256×8位的RAM,用字扩展的方法组成1024×8位的RAM,当R/W¢=1,地址为1001001101时,第()个芯片组被选通。选项:A、1B、2C、3D、4正确答案:【3】5、问题:下图中,若选项:A、1001B、1010C、1100D、1000正确答案:【1001】6、问题:下图所示电路是用八线-三线优先编码器74LS148和四位同步二进制计数器74161组成的可控分频器,已知CP端输入脉冲的频率为10kHz。试说明当开关K置于位置时构成()进制计数器。选项:A、10B、11C、12D、13正确答案:【12】7、问题:已知74LS194的初始状态Q3Q2Q1Q0=0001,CP1脉冲的频率为10kHz,CP2端输入脉冲的频率为10Hz,试分析在CP2第3个脉冲到来时,Y的频率为()。选项:A、1.1kHZB、1.25kHZC、1.67kHZD、5kHZ正确答案:【5kHZ】8、问题:试用同步四位二进制计数器74LS161和八选一数据选择器74LS151构成一个输出10010110的序列信号发生器,如下图,请问D3和D4分别应如何设计()。选项:A、0;0B、0;1C、1;0D、1;1正确答案:【1;0】9、问题:一个完整的数字系统通常由输入模块、()、输出模块、时基模块及各个功能子模块五部分构成。选项:A、编码模块B、译码模块C、寄存模块D、控制模块正确答案:【控制模块】10、问题:试用计数器74LS161和译码器74LS138设计一个顺序脉冲发生器,设74LS161的初态是0000,问第9个脉冲后,输出低电平的是()。选项:A、B、C、D、正确答案:【】11、问题:欲用256×4位的ROM组成1024×8位的存储器需要采取()。选项:A、字扩展B、位扩展C、字扩展和位扩展D、地址扩展正确答案:【字扩展和位扩展】12、问题:两片74LS161计数器串联后,最大计数容量为()。选项:A、10B、16C、100D、256正确答案:【256】13、问题:下图所示电路是用二-十进制优先编码器74LS147和同步十进制计数器74160组成的可控分频器,已知CP端输入脉冲的频率为10kHz。试说明当输入控制信号H为低电平时由Y端输出的脉冲频率为()。选项:A、2kHZB、2.5kHZC、5kHZD、0.625kHZ正确答案:【5kHZ】14、问题:试分析下图计数器电路是几进制()。选项:A、83B、82C、63D、72正确答案:【83】15、问题:试分析下图构成的序号信号发生器中,选项:A、000;1B、010;1C、110;0D、011;0正确答案:【110;0】第45讲随堂测验1、问题:在正常工作状态下就可以随时向存储器里写入数据或从中读出数据的存储器通常称为()。选项:A、ROMB、PROMC、EPROMD、RAM正确答案:【RAM】第46讲随堂测验1、问题:一片8K×8位的ROM存储器需要()根地址线。选项:A、8B、8KC、8K×8D、13正确答案:【13】第47讲随堂测验1、问题:EEPROM2864芯片有13根地址线,8个数据输出端,其存储容量为____________bits。选项:A、13×8B、4k×8C、8k×8D、16k×8正确答案:【8k×8】第48讲随堂测验1、问题:存储器中的存储容量写成()的形式。选项:A、字数B、位数C、位数×字数D、字数×位数正确答案:【字数×位数】第49讲随堂测验1、问题:用ROM设计一个组合逻辑电路,用来产生下列一组逻辑函数列出ROM应有的数据表,存储矩阵的点阵图为()。选项:A、B、C、D、正确答案:【】第8章单元测验1、问题:由2K×8位的ROM组成的存储器,有()根地址输入线。选项:A、8B、11C、10D、14正确答案:【11】2、问题:一个容量为1024×4的静态RAM具有()。选项:A、地址线10根,数据线4根B、地址线4根,数据线1024根C、地址线512根,数据线1根D、地址线1根,数据线512根正确答案:【地址线10根,数据线4根】3、问题:将4片256×8位的RAM组成1024×8位的RAM,如下图所示。要求指出芯片组(2)的地址范围。选项:A、(0000000000)B~(0011111111)BB、(0100000000)B~(0111111111)BC、(1000000000)B~(1011111111)BD、(1100000000)B~(1111111111)B正确答案:【(0100000000)B~(0111111111)B】4、问题:用ROM实现组合逻辑函数时,所实现函数的表达式应变换成()。选项:A、最简与-或式B、最小项之和的形式C、最简与非式D、最大项之和的形式正确答案:【最小项之和的形式】5、问题:只读存储器ROM通常由地址译码器、()、输出缓冲器三部分构成。选项:A、编码器B、与阵列C、存储矩阵D、存储器正确答案:【存储矩阵】6、问题:某ROM的数据存储表如表所示,当地址输入A1A0=01时,读出一个字的内容D3D2D1D0=()。选项:A、0101B、1011C、0100D、1110正确答案:【1011】7、问题:字线和位线的每个交叉点都是一个存储单元,在交叉点上没接二极管相当于存(),接二极管相当于存()。选项:A、1,1B、1,0C、0,1D、0,0正确答案:【0,1】8、问题:将一个包含有32768个基本存储单元的存储电路设计32位为一个字单元的ROM。该ROM有()根地址线。选项:A、16B、10C、5D、32正确答案:【10】第50讲随堂测验1、问题:PLD的一般组成结构由输入电路、与逻辑阵列、()和输出电路构成。选项:A、逻辑宏单元B、或逻辑阵列C、互补缓冲器D、可编程逻辑器件正确答案:【或逻辑阵列】第51讲随堂测验1、问题:下图用FPLA设计多输出逻辑函数,其中的表达式为()。选项:A、B、C、D、正确答案:【】第52讲随堂测验1、问题:PAL的电路结构中,与阵列是的,或阵列是的。选项:A、可编程、可编程B、可编程、固定C、固定、可编程D、固定、固定正确答案:【可编程、固定】第53讲随堂测验1、问题:下面器件中,含有输出逻辑宏单元结构的逻辑器件的是_______。选项:A、PLAB、PALC、GLAD、GAL正确答案:【GAL】第9章单元测验1、问题:下图是用FPLA设计实现的多输出逻辑函数,其中的表达式为()。选项:A、B、C、D、正确答案:【】2、问题:FPLA与PROM之间的结构比较中,以下说法正确的是()。选项:A、FPLA与PROM的与阵列都是可编程的B、FPLA与PROM的与阵列都是固定的C、FPLA与PROM的或阵列都是可编程的D、FPLA与PROM的或阵列都是固定的正确答案:【FPLA与PROM的或阵列都是可编程的】3、问题:使用PROM和FPLA来实现组合逻辑函数时,要将逻辑表达式分别写成()。选项:A、最小项之和、最小项之和B、最简与-或式、最简与-或式C、最简与-或式、最小项之和D、最小项之和、最简与-或式正确答案:【最小项之和、最简与-或式】4、问题:可编程逻辑器件的电路结构,由与阵列、或阵列、输入电路和()组成。选项:A、地址译码器B、输出电路C、存储电路D、三态缓冲器正确答案:【输出电路】5、问题:下图用PAL设计多输出逻辑函数,其中的表达式为()。选项:A、B、C、D、正确答案:【】6、问题:GAL的电路结构中,与阵列是可编程的,或阵列和输出电路形式分别是()和()的。选项:A、可编程、可编程B、可编程、固定C、固定、可编程D、固定、固定正确答案:【固定、可编程】7、问题:在GAL16V8的输出逻辑宏单元中,核心器件是()。选项:A、逻辑与电路B、四选一多路开关及D触发器C、逻辑译码电路D、逻辑比较器正确答案:【四选一多路开关及D触发器】8、问题:PAL的电路结构中,与阵列是()的,或阵列是()的。选项:A、可编程、可编程B、可编程、固定C、固定、可编程D、固定、固定正确答案:【可编程、固定】第54讲随堂测验1、问题:下列属于衡量ADC和DAC性能优劣主要指标的是_____________。选项:A、参考电压的大小B、模拟量的频率C、模拟量的大小D、转换精度正确答案:【转换精度】第55讲随堂测验1、问题:某四位DAC当输入数字量为0001时,输出为0.2V,问若输入数字量为1000时,输出电压是V。选项:A、0.8VB、1.6VC、2VD、2.4V正确答案:【1.6V】第56讲随堂测验1、问题:模数转换的一般步骤是。选项:A、取样和编码B、量化和编码C、取样和保持D、取样、保持和量化、编码正确答案:【取样、保持和量化、编码】第57讲随堂测验1、问题:下列A/D转换器中,转换速度最快的是_____________。选项:A、并联比较型B、计数器型C、逐次逼近型D、双积分型正确答案:【并联比较型】第58讲随堂测验1、问题:下列4种A/D转换器类型中,抗干扰能力最强的是。选项:A、并联比较型ADCB、计数型ADCC、逐次渐近型ADCD、双积分型ADC正确答案:【双积分型ADC】第10章单元测验1、问题:若A/D转换器(包括取样-保持电路)输入模拟电压信号的最高变化频率为5kHz,则完成一次A/D转换所用时间的上限是。选项:A、0.1msB、0.08msC、0.06msD、0.05ms正确答案:【0.1ms】2、问题:若A/D转换器(包括取样-保持电路)输入模拟电压信号的最高变化频率为5kHz,则取样频率的下限是。选项:A、5kHzB、10kHzC、20kHzD、120kHz正确答案:【10kHz】3、问题:下列A/D转换器中,转换精度最高的是_____________。选项:A、并联比较型B、计数器型C、逐次逼近型D、双积分型正确答案:【双积分型】4、问题:模数转换的一般步骤是。选项:A、取样和编码B、量化和编码C、取样和保持D、取样、保持、量化、编码正确答案:【取样、保持、量化、编码】5、问题:某四位DAC当输入数字量为0001时,输出为0.2V,问若输入数字量为1100时,输出电压是V。选项:A、0.8VB、1.6VC、2.4VD、2.8V正确答案:【2.4V】6、问题:数/模转换器的分辨率取决于_____________。选项:A、输入二进制数字信号的位数,位数越多分辨率越高;B、输出的模拟电压的大小,输出的模拟电压越高,分辨率越高;C、参考电压UR的大小,UR越大,分辨率越高D、转换速度,转换速度越快,分辨率越高正确答案:【输入二进制数字信号的位数,位数越多分辨率越高;】7、问题:下列属于衡量ADC和DAC性能优劣主要指标的是_____________。选项:A、参考电压的大小B、模拟量的频率C、模拟量的大小D、转换精度正确答案:【转换精度】8、问题:倒T形电阻网络DAC电路的电阻网络的电阻值是_____________。选项:A、R~R权电阻,其中i为输入数字量的位次B、只有R和4R两种电阻类型C、只有R和2R两种电阻类型D、只有2R一种电阻类型正确答案:【只有R和2R两种电阻类型】数字电子技术慕课期末考试题1、问题:函数选项:A、B、C、D、正确答案:【】3、问题:逻辑函数B、C、D、正确答案:【】4、问题:8线—3线优先编码器74LS148的输入为选项:A、11111101B、10111111C、11110111D、11111011正确答案:【10111111】7、问题:写出下图的逻辑表达式()。选项:A、B、C、D、正确答案:【】8、问题:一个四位二进制加法计数器初始状态为1001,经过111个脉冲有效触发后,它的输出是()。选项:A、0001B、0010C、0100D、1000正确答案:【1000】9、问题:可用于总线结构进行分时传输的门电路是()。选项:A、异或门B、同或门C、OC门D、三态门正确答案:【三态门】10、问题:下图是TTL电路,写出下式的逻辑表达式()。选项:A、B、C、D、正确答案:【】11、问题:下图是CMOS电路,写出下式的逻辑表达式()。选项:A、B、C、D、正确答案:【】12、问题:已知由八选一数据选择器组成的逻辑电路如下所示。输出Y的逻辑表达式为()。选项:A、B、C、D、正确答案:【】13、问题:已知维持阻塞结构D触发器各输入端的电压波形如图所示,试画出Q端对应的电压波形()。选项:A、B、C、D、正确答案:【】14、问题:如图所示,电路构成了几进制计数器()。选项:A、24B、25C、43D、42正确答案:【24】15、问题:某工厂有一台容量为35KW的自备电源,为A、B、C三台用电设备

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论