数字电子技术(宜宾学院)智慧树知到期末考试答案章节答案2024年宜宾学院_第1页
数字电子技术(宜宾学院)智慧树知到期末考试答案章节答案2024年宜宾学院_第2页
数字电子技术(宜宾学院)智慧树知到期末考试答案章节答案2024年宜宾学院_第3页
数字电子技术(宜宾学院)智慧树知到期末考试答案章节答案2024年宜宾学院_第4页
数字电子技术(宜宾学院)智慧树知到期末考试答案章节答案2024年宜宾学院_第5页
已阅读5页,还剩26页未读 继续免费阅读

付费下载

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

数字电子技术(宜宾学院)智慧树知到期末考试答案+章节答案2024年宜宾学院能起定时作用的电路是()

答案:单稳态触发器典型TTL非门输入级中三极管T1(

)时候1处于倒置状态?

答案:前级输出高电平###输入接高电平

答案:十五

答案:顺序脉冲发生器在下列逻辑电路中,不是组合逻辑电路的有()。

答案:寄存器

答案:错TTL集成JK触发器具有保持,置0,置1和翻转四种功能。

答案:对哪种器件中存储的信息在掉电以后即丢失?

答案:SRAM下面()说法正确?

答案:CMOSOD门输出端允许直接并联使用约束项对应的是不出现的变量取值,所以其值总等于零。

答案:对已知R、S是2个与非门构成的基本RS触发器的输入端,则约束条件为()。

答案:RS=0具有定时功能的电路是(

答案:单稳态触发器JK触发器在CP作用下,若状态必须发生翻转,则应使()。

答案:J=K=1n位移位寄存器要实现n位数据的串行输入并行输出,需要2n个时钟。

答案:错

答案:单稳态触发器,小于(1001101)2=(77)10;(27)10=(100111)8421BCD

答案:对

答案:RAC

RBC主从RS触发器不能完全克服多次翻转的原因是()。

答案:主从RS触发器的主触发器工作原理和同步RS触发器相同JK触发器具有保持、置“0”、置“1”和不定态四个功能。

答案:错下列选项所示采用卡诺图化简逻辑函数式结果不是最简式的是(

)。

答案:TTL与非门输入端并联起来使用时,总的低电平输入电流等于单个端的低电平输入电流。

答案:对

答案:AB初始状态为0100的同步4位二进制计数器74161,经过10个时钟后的状态是1110。

答案:对组合逻辑电路的竞争冒险是由于()引起的。

答案:电路中存在延迟时序逻辑电路的输出不仅与当时的输入信号有关,而且还与原来的状态有关。

答案:对

答案:译码

缓冲或增加带负载能力

答案:A

A⊕B

AB

A⊕B

答案:4kHZ

翻转组合逻辑电路通常由()组合而成。

答案:门电路描述触发器逻辑功能的方式包括(

)。

答案:特征方程###状态转换图###时序图###特性表下列(

)MSI器件可有效实现组合逻辑函数。

答案:数据选择器###译码器下列描述正确的是(

答案:边沿触发器的动作特点是触发器的输出状态仅仅取决于CP脉冲上边沿或下边沿到来时S、R、D、J、K、T等输入状态,在此前或之后,输入状态的变化对输出状态均无影响。###同步触发器的动作特点是在CP=1的全部时间内,S、R、D、J、K、T等数据输入端的变化可引起触发器状态发生相应变化,因此常被称为电平触发器。###基本RS锁存器是构成各高性能触发器的基本单元

答案:下列可以唯一描述一个组合逻辑电路的方式包括(

)。

答案:波形图###真值表###卡诺图下列是电可擦除可编程只读存储器的是(

)。

答案:EEPROM

答案:四进制编号不同的两个最大项之和恒为1。

答案:对设JK触发器的起始状态Q=1,若令J=1,K=0,则Qn+1=1;若令J=1,K=1,则Qn+1=0。

答案:对二—十进制译码器的输入和输出端数分别是(

答案:4

10如果两个函数式相等,则它们的对偶式也相等。

答案:对TTL电路的OC门和TTL电路的三态输出门的输出端均可并联使用。

答案:对二—十进制译码器又叫做4线—10线译码器,二—十进制编码器又叫做4线—10线编码器。

答案:错函数Y=AB+BC,使Y=1的输入ABC组合为()

答案:ABC=110能读/写数据的存储器是(

)。

答案:RAM三态门的输出有高电平、低电平、不定态三种状态。

答案:错假设同步十进制加法计数器的初始状态为0101,15个CP脉冲后它的状态为0000。

答案:对单稳态触发器的暂稳态维持时间的长短取决于(

答案:电路中的R、CT触发器只具有保持和翻转功能。

答案:对

答案:假设输入模拟信号的最高频率为10KHZ,进行A/D转换时,其采样频率应该不小于(

),完成一次转换需要的最长时间为(

)。

答案:20KHZ

50μS一个8选1的数据选择器有8个数据输入端,3个地址输入端。

答案:对4位二进制计数器最高位输出的频率是输入CP脉冲频率的16倍。

答案:错n位并联比较型ADC,有(

)个触发器和(

)个电压比较器。

答案:2n-1

2n-1JK触发器输出端的状态在输入(

)时,当时钟沿到就翻转。

答案:J=K=1时序电路在输入有限个CP时钟后,就进入有效循环,该电路称为()电路。

答案:自启动CMOS非门是由一个NMOS和一个PMOS组成,其栅极相连作为输入,漏极相连作为输出,NMOS源极需接()电平,PMOS源极接()电平。

答案:低高

答案:扭环形

不能3线-线译码器74LS138接通电源后,无论地址输入端怎样变化,输出均被封锁在高电平,则其原因可能是()。

答案:片选端S'2或S'3未有效接低电平###片选端S1未有效接高电平下列(

)中的两个最小项是逻辑相邻最小项。

答案:TTL集电极开路门(OC门)的输出端可以线与连接。

答案:对现场可编程门阵列的英文缩写为(

)。

答案:FPGA以下门电路中,(

)的输出端可以实现线与。

答案:集电极开路(OC)门

答案:在A/D转换中,输入模拟信号中最高频率分量是10kHz,则最低采样频率是20kHz。

答案:对4线-10线译码器中输出状态只有Y2=0,其余输出端均为1,则它的输入状态应取()。

答案:0010

答案:若在编码器中有50个编码对象,则要求输出二进制代码位数为()位。

答案:68线-3线优先编码器74LS148接通电源后,其选通输出端输出低电平,则其原因可能是()

答案:无有效编码输入同步计数器是指()的计数器。

答案:各触发器时钟端连在一起,统一由系统时钟控制5个变量可构成32个最小项,变量的每一种取值可使30个最小项的值为1。

答案:错CMOS门电路输入端接一个大于2KΩ的电阻到地,这个输入端相当于高电平输入。

答案:错三位二进制加法计数器的初态为101,经过10个计数脉冲后的输出为110。

答案:错用字扩展的方法将4片256×8位的RAM连接成1024×8位RAM时,需把地址码A8、A9经(

)后送到各片256×8位RAM的片选端作片选信号。

答案:2—4线译码器一个8位串行数据,输入8位移位寄存器,时钟脉冲频率为1kHz,经过()可转换为8位串行数据输出。

答案:16ms一个ROM共有10根地址线,8根位线,则其存储容量为(

)。

答案:8KB

答案:下列(

)从功能上说属于一对反操作。

答案:译码器和编码器###数据选择器和数据分配器单稳态触发器的主要用途是()

答案:延时、定时、整形CMOS逻辑门静态功耗和动态功耗之间的区别为(

)。

答案:静态功耗是在输出电平不变的时候产生###动态功耗是输入信号和输出信号以一定频率切换时产生的功耗若存储器的容量是256×4RAM,该RAM数据线有8根,地址线有4根。

答案:错4位数值比较器不能用来实现三变量的逻辑函数。

答案:对(88)10=(

)16

答案:58

答案:8421BCD码译码器的数据输入线与译码输出线的组合是()。

答案:4:10555定时器的两个比较器的参考比较电压分别是(

答案:设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是(

)图。

答案:RAM主要由(

)、(

)和读/写控制电路三部分组成。

答案:地址译码器

存储矩阵下列选项中(

)转换速度最快。

答案:并联比较型

答案:0.2V

答案:10

50%能实现脉冲延时的电路是()。

答案:单稳态触发器下列各种器件中,不属于时序逻辑器件的是()

答案:译码器8选1数据选择器能实现最多4个变量的逻辑函数。

答案:对

答案:单稳态触发器8选1数据选择器有三个地址输入端,最多可以实现三个变量的逻辑函数。

答案:错使用或非门做反相器使用,其他输入端应接低电平,异或门做反相器使用,其他输入端应接低电平。

答案:错变量数相同且编号相同的最小项和最大项是互补关系。

答案:对一个触发器必须具有“0”、“1”两个稳定状态。

答案:对有一个6位D/A转换器,设满度输出为6.3V,输入数字量为110111,则输出模拟电压为5.5V。

答案:对

答案:EPROM是可擦除可编程只读存储器。

答案:对关于最小项和最大项的描述(

)是正确的?

答案:一个逻辑函数全部最小项之和恒等于1JK触发器功能很强,辅以简单设计,它就能够实现以下()触发器的逻辑功能。

答案:D触发器###T'触发器###T触发器###RS触发器任意形状的信号通过施密特触发器后的波形为(

答案:矩形脉冲

答案:T触发器滞回特性是()的基本特性。

答案:施密特触发器CPLD器件为复杂可编程逻辑器件,掉电后信息消失。

答案:错

答案:三进制下列电路中,属于时序逻辑电路的是()

答案:寄存器

答案:4Y=AB+C的对偶式为:()

答案:(A+B)C

答案:三

六门电路输入端噪声容限越大,说明电路的抗干扰能力越强。

答案:对由10级触发器构成的二进制计数器,其最大模值为()。

答案:1024没有稳定状态,只具有暂稳态的电路是()

答案:多谐振荡器下列选项中,(

)的抗干扰能力最强。

答案:双积分型按照触发器翻转的先后顺序可将时序逻辑电路分为穆尔型时序逻辑电路和米利型时序逻辑电路。

答案:错某512位串行输入串行输出右移寄存器,已知时钟频率为4MHZ,数据从输入端到达输出端被延迟()时间。

答案:256μS对于逻辑变量的取值,“1”比“0”大。

答案:错

答案:(b)任何一个逻辑函数的最简与或式是唯一的

答案:错8位的DAC0808是(

)?

答案:权电流型DAC施密特触发器可以把不规则的输入信号整形为矩形脉冲信号。

答案:对请选择不能组成移位寄存器的触发器()。

答案:基本RS触发器某8位D/A转换器,当输入全为1时,输出电压为5.10V,当输入D=(10000010)2,输出电压为(

答案:2.60V多谐振荡器可产生()。

答案:矩形脉冲在扩展RAM容量时,常用到字扩展,通常需要把多余的高位地址输入端通过(

)后,作为RAM芯片的片选信号。

答案:译码器

答案:十

答案:0.7(RA+2RB)C构成模值为256的二进制计数器,需要()级触发器。

答案:8若被编码的对象为10个开关量,至少应该选用三位二进制代码。

答案:错可编程只读存储器可以简写为(

)。

答案:PROM对于ADC0832,如果参考比较电压为5V,1LSB为(

)。

答案:40mV描述ADC的主要技术指标是(

)和(

)。

答案:转换精度

转换时间下列()门可实现“线与”功能?

答案:TTLOC门下列存在约束条件的触发器包括()

答案:SR触发器下列(

)器件可以用来保存一位二进制信息

答案:触发器只有暂稳态的电路是()。

答案:多谐振荡器

答案:与非关系一只四输入端或非门,使其输出为1的输入变量取值组合有()种。

答案:1对于四位的左移移位寄存器,若初始状态为1011,在串行输入端固定接低电平“0”,移位寄存器的输出端状态在4个CP作用下的移位过程是()

答案:1011—0110—1100—1000—0000一个4位的二进制加法计数器,若初始状态为0011,经过8个CP后,计数器的输出状态为()

答案:1011由D触发器构成十进制加法计数器,至少需要用四个触发器,此时无效状态有六个。

答案:对下列(

)结构的ADC抗干扰能力最强.

答案:双积分型衡量A/D转换器性能的主要性能指标是()和()。

答案:转换精度转换时间若10位的逐次渐进型A/D转换器,取时钟信号的频率为1MHz,则完成一次转换操作需要的时间是(

答案:12μs已知被转换信号的上限频率为10KHZ,则A/D转换器的采样频率至少应高于(),完成一次转换所用的时间小于()。

答案:20KHZ50μS8位D/A转换器当输入数字量只有最高位为高电平时输出电压为5V,若只有最低位为高电平,则输出电压为()mV,若输入为10001000,则输出电压为()V。

答案:40mv5.32V下列A/D转换器中,转换速度最快的是()

答案:并联比较型DAC0808属于()电路结构的D/A转换器?

答案:权电流型DAC10位D/A转换器的分辨率为()

答案:1/(210-1)n位并联比较型A/D转换器的电路中通常包括()电压比较器和()触发器。

答案:2n-12n-1有一个8位A/D转换器,其参考电压为5V则1LSB大约等于()。

答案:40mV

答案:单稳态触发器,触发脉冲的宽度小于暂稳态时间在电压控制端(⑤脚)不加控制电压的情况下,555定时器的阈值电压为(

)。

答案:

答案:0.7(RA+2RB)C可以直接产生矩形脉冲的是()

答案:多谐振荡器下列电路中具有两个暂稳态的是()

答案:多谐振荡器

答案:RAC

RBC单稳态触发器输出的脉冲宽度和()有关。

答案:电路中的R、C由555定时器构成的施密特触发器的两个阈值电压分别是(

答案:下列电路可以用于定时的是()

答案:单稳态触发器

答案:(b)用4片256字×4位的RAM构成1024字×4位RAM时,一般采用字扩展的办法,这时高位地址码A8、A9需经(

)后送到各片256字×4位的片选端以实现字扩展。

答案:2—4线译码器半导体存储器按功能分为()和()两种。

答案:ROMRAMFPGA器件为()。

答案:现场可编程门阵列,掉电后信息消失2048×8位RAM芯片,其数据线的个数是()

答案:8某RAM有8根数据线,8位地址线,则其存储容量为()。

答案:2KBEPROM是指()。

答案:可擦除可编程只读存储器CPLD器件为()。

答案:复杂可编程逻辑器件,掉电后信息不消失只能读出数据,不能更改数据的存储器是()。

答案:ROMROM主要由()和()两部分组成。

答案:地址译码器存储矩阵为了构成4096×8的RAM,需要()片1024×4的RAM。

答案:8片

答案:

答案:四

减法用8级触发器可以记忆()种不同的状态。

答案:256

答案:十三下面所示电路中能实现对时钟信号二分频的电路为(

)。

答案:若JK触发器的原状态为0,欲在CP作用后仍保持为0状态,则激励函数JK的值应是()。

答案:J=0,K=×具有约束条件的触发器有()

答案:主从RS触发器

答案:001

6

答案:3有一个左移移位寄存器,当预先置入1011后,其串行输入端固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是()

答案:1011—0110—1100—1000—0000采用4位比较器7485对两个四位二进制数进行比较时,先比较()位。

答案:最高一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输入。

答案:8串行加法器进位信号采用()传递,而并行加法器的进位信号采用()传递。

答案:逐位超前

答案:

答案:110

答案:编码器有一个T形走廊,在相会处有一路灯,在进入走廊的A、B、C三地各有一个控制开关都能独立控制,任意闭合一个开关(闭合时用状态“1”表示,断开时用状态“0”

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论