LS译码器应用课件_第1页
LS译码器应用课件_第2页
LS译码器应用课件_第3页
LS译码器应用课件_第4页
LS译码器应用课件_第5页
已阅读5页,还剩12页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

74LS138译码器应用2025/4/82任务目标通过74LS138译码器应用的设计与仿真演示,掌握74LS138译码器的应用。任务要求1、采用项目五任务1的仿真电路,编写代码实现74LS138译码器应用效果;2、建立工程,完成要求。任务提示全班有55名同学,需几位二进制代码才能表示?为什么要用优先编码器?译码器

译码:编码的逆过程,将编码时赋予代码的特定含义“翻译”出来。

译码器:实现译码功能的电路。常用的译码器有二进制译码器、二-十进制译码器和显示译码器等。二进制代码原来信息编码对象编码译码二进制译码器

返回三位二进制译码器的方框图输入:二进制代码(N位),输出:2N个,每个输出仅包含一个最小项。输入是三位二进制代码、有八种状态,八个输出端分别对应其中一种输入状态。因此,又把三位二进制译码器称为3线—8线译码器。74LS138的逻辑功能内部电路图负逻辑与非门译码输入端

S为控制端(又称使能端)

S=1译码工作

S=0禁止译码,输出全1

输出端为便于理解功能而分析内部电路仿真

表3-674LS138的功能表译中为0高电平有效低电平有效禁止译码译码工作图3-874LS138的逻辑符号低电平有效输出三位二进制代码使能端74LS138的逻辑功能三个译码输入端(又称地址输入端)A2、A1、A0,八个译码输出端,以及三个控制端(又称使能端)、、。、,是译码器的控制输入端,当=1、+=0(即=1,和均为0)时,GS输出为高电平,译码器处于工作状态。否则,译码器被禁止,所有的输出端被封锁在高电平。S1S2S1S2S3S1S2S3S1S3S2Y0~Y7S3当译码器处于工作状态时,每输入一个二进制代码将使对应的一个输出端为低电平,而其它输出端均为高电平。也可以说对应的输出端被“译中”。

74LS138输出端被“译中”时为低电平,所以其逻辑符号中每个输出端上方均有“—”符号。Y0~Y73.3.2二-十进制译码器

二—十进制译码器的逻辑功能是将输入的BCD码译成十个输出信号。图3-11二—十进制译码器74LS42的逻辑符号返回表3-7二-十进制译码器74LS42的功能表译中为0拒绝伪码返回2025/4/814仿真电路代码解析#include"reg51.h"#defineuintunsignedintdelay(uintt){while(t--);}main(){uinti,abs[8]={0,1,2,3,4,5,6,7};for(i=0;i<8;i++){ P2=abs[i]; delay(10

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论