用小规模集成电路设计组合逻辑电路(设计性实验)_第1页
用小规模集成电路设计组合逻辑电路(设计性实验)_第2页
用小规模集成电路设计组合逻辑电路(设计性实验)_第3页
用小规模集成电路设计组合逻辑电路(设计性实验)_第4页
用小规模集成电路设计组合逻辑电路(设计性实验)_第5页
已阅读5页,还剩2页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

浙江农林大学电工电子实验报告册+课程名称:_______________________________班级:_______________________________学号:_______________________________姓名:_______________________________实验名称:利用小规模集成电路设计组合逻辑电路组别________________日期________________报告分_______________实验目的掌握组合逻辑电路的设计方法掌握组合逻辑电路的分析方法与功能验证方法熟悉常用集中门基础电路的应用实验原理器件简介常用数字集成电路芯片有TTL和CMOS两大系列,常见型号有74系列、54系列、CD40系列和CD45系列。其中,74系列按照工艺、功耗等特点的不同又分为74LSXX、74HCXX、74HCTXX等子系列。74LSXX是低功耗的TTL电路,74HCXX是高速CMOS电路,而74HCTXX是完全与TTL电平兼容的高速CMOS电路。本次实验使用的74LS04、74LS08、74LS32分别是六反相器门电路、4-2输入与门电路、4-2输入或门电路,而74LS163是4位二进制加法计数器。(1)74LS04芯片简介输入A输出Y0110功能表图174LS04引脚图(2)74LS08芯片简介输入A输入B输出Y0000101001E从74LS04、74LS08、74LS32中选用合适的门电路,并根据所选门电路变换逻辑表达式,以满足门电路的要求。画出逻辑电路图和芯片连线图。连接电路。调节信号发生器,输出频率为2HZ,幅度为3V的方波信号,作为时钟信号cp输入给74LS163的引脚2,观察七段发光数码管的显示效果。注意事项1、每个芯片都有+5V工作电源,注意接地(GND)和电源正极(VCC)不能错,否则将烧毁芯片。2、74LS163芯片的1、7、9、10引脚必须接高电平+5V,芯片才能正常进行加法计数。3、74LS163芯片引脚2输入的时钟脉冲一定要正确,频

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论