8.3晶体管的开关特性_第1页
8.3晶体管的开关特性_第2页
8.3晶体管的开关特性_第3页
8.3晶体管的开关特性_第4页
8.3晶体管的开关特性_第5页
已阅读5页,还剩8页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

限幅电路又称削波电路。削波就是指将输入波形中不需要的部分去掉。

(1)串联型上限幅电路

1.限幅电路

R:泄放电阻,为电路中可能接入的电容提供放电回路。8.3.2 二极管开关的应用

①电路8.3 晶体管的开关特性

②工作过程

v1≥0→VD截止→

vo=0

v1≤0→VD导通→vo=vI

限幅电平:把开始起限幅作用的电平称为限幅电平。

电路全称为“限幅电平为零的串联型上限幅电路”。8.3 晶体管的开关特性(2)并联型下限幅电路

①电路②工作过程v1≥VG→VD截止→

vo=vIv1

<VG→VD导通→vo=VG

8.3 晶体管的开关特性

串联型限幅电路是利用二极管截止起限幅作用;而并联限幅电路是利用二极管导通起限幅作用。8.3 晶体管的开关特性

(3)结论

它是限幅电平为VG的下限幅度电路,又因二极管与负载电阻并联,所以电路全称为“限幅电平为VG的并联型下限幅电路”。

(1)电路组成

把输入信号的底部或顶部钳制在规定电平上的电路称为钳位电路。

2.钳位电路

二极管两端与负载并联。

(2)电路功能

钳位效应,把输入信号的顶部钳制在0电平上。

顶部电位在零电平的钳位电路如图所示。8.3 晶体管的开关特性(3)电路原理

电容C与二极管VD和电阻R组成的并联电路相串联,在输入脉冲信号作用下,形成对电容C的充放电过程。如果信号及电路参数满足有关条件,由于二极管的钳位效应,在二极管两端将获得把输入信号的顶部钳制在0电平的与输入脉冲信号反向的脉冲输出。8.3 晶体管的开关特性

1.饱和导通条件及其特点8.3.3 三极管的开关特性8.3 晶体管的开关特性

(2)特点

三极管处于饱和导通状态相当于开关的接通状态。

(1)三极管的饱和条件

条件:基极电流足够大,即IB>>IBS

IBS为临界饱和的基极电流。

也可表示为:≥8.3 晶体管的开关特性

关闭时间:三极管由饱和状态转换为截止状态所需要经历的一段时间,用表示toff。

2.截止条件及其特点

(1)三极管的截止条件为:VBE≤0

(2)特点

三极管的截止状态相当于开关的断开状态。

开通时间:三极管由截止状态转换为饱和状态所需要经历的一段时间,用表示ton。

开关时间:ton和toff总称为三极管的开关时间。8.3 晶体管的开关特性

3.三极管开关时间

三极管相当于一个由基极电流控制通断的无触点开关。

(1)电路组成8.3.4 晶体管反相器8.3 晶体管的开关特性V

①输入为低电位时,即vI=0V时,三极管V截止,输出为高电位vO

VCC=12V。

输入为高电位时,即vI=3V时,三极管V饱和导通,输出为低电位,vO

VCES=0V。

(2)工作原理8.3 晶体管的开关特性

V

(3)波形图8.3 晶体管的开关特性8.3.5 加速

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论