电子与通信技术:EDA技术考试题_第1页
电子与通信技术:EDA技术考试题_第2页
电子与通信技术:EDA技术考试题_第3页
电子与通信技术:EDA技术考试题_第4页
电子与通信技术:EDA技术考试题_第5页
已阅读5页,还剩9页未读 继续免费阅读

付费下载

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

电子与通信技术:EDA技术考试题

1、单选可以不必声明而直接引用的数据类型是()。

A.STD_LOGIC

B.STD_LOGIC_VECTOR

C.BTT

D.前面三个答案都是错误的

正确答案:c

2、单选电子系统设诃优化,主要考虑提高资源利用率减少功耗

(即面积优化)及提高运行速度(即速度优化),下列方法O不属于面积优

化。

A、流水线设计

B、资源共享

C、逻辑优化

D、串行化

正确答案:A

3、单选在VHDL的CASE语句中,条件句中的“二》”不是操作符号,它只相当

与()作用。

A.IF

B.THEN

C.AND

D.OR

正确答案:B

4、单选关于VHDL数据类型,正确的是()u

A.数据类型不同不能进行运算

B.数据类型相同才能进行运算

C.数据类型相同或相符就可以运算

D.运算与数据类型无关

正确答案:D

5、名词解释HDL

正确答案:硬件描述语言

6、单选MAX+PLUS11的设计文件不能直接保存在()。

A.硬盘

B.根目录

C.文件夹

D.工程目录

正确答案:B

7、填空题EDA设计输入主要包括()、()和()。

正确答案:图形输入;HDL文本输入;状态机输入

8、问答题结构体的三种描述方式。

正确答案:即行为级描述、数据流级描述和结构级描述。

9、填空题时序仿真是在设计输入完成之后,选择具体器件并完成布局、布线

之后进行的时序关系仿真,因此又称为功能()。

正确答案:仿真

10、单选综合是EDA设计流程的关键步骤,在下面对综合的描述中,()是

错误的。

A.综合就是把抽象设计层次中的一种表示转化成另一种表示的过程。

B.综合就是将电路的高级语言转化成低级的,可与FPGA/CPLD的基本结构相映

射的网表文件。

C.为实现系统的速度、面积、性能的要求,需要对综合加以约束,称为综合约

束。

D.综合可理解为,将软件描述与给定的硬件结构用电路网表文件表示的映射过

程,并且这种映射关系是唯一的(即综合结果是唯一的)。

正确答案:D

11、名词解释FPGA

正确答案:现场可编程门阵列。

12、单选下列4个VHDL标识符中正确的是:()o

A、10#128#

B、16#E#E1

C、74HC124

D、X_16

正确答案:B

13、单选在VHDL中,语句"FORIIN0T07L00P”定义循环次数为()次。

A.8

B.7

C.0

D.1

正确答案:A

14、单选如果a=l,b=l,则逻辑表达式(aXORb)OR(NOTbANDa)的值是

()o

A.O

B.1

C.2

D.不确定

正确答案:A

15、单选变量和信号的描述正确的是()o

A.变量赋值号是:=

B.信号赋值号是:二

C.变量赋值号是<二

D.二者没有区别

正确答案:A

16、单选符合1987VHDL标准的标识符是()。

A.A_2

B.A+2

C.2A

D.22

正确答案:A

17、单选下列语句中,不属于并行语句的是:()o

A.进程语句

B.CASE语句

C.元件例化语句

D.WHEN…ELSE…语句

正确答案:B

18、单选EPF10K20TC144-4具有多少个管脚()。

A.144个

B.84个

C.15个

D.不确定

正确答案:A

19、单选在VHDL中,可以用语句()表示检测clock下降沿°

A.clock'event

B.clock'eventandclock=,1'

C.clock='O'

D.clock'eventandclock=,O'

正确答案:D

20、问答题WHEN_ELSE条件信号赋值语句和IF_ELSE顺序语句的异同?

正确答案:WHEN_ELSE条件信号赋值语句中无标山,只有最后有分号必须成对出

现是并行语句,必须放在结构体中。

IF_ELSE顺序语句中有分号是顺序语句,必须放在进程中。

21、填空题在PC上利用VHDL进行项目设计,不允许在根目录下进行,必须

在O为设计建立一个工程目录。

正确答案:根目录

22、单选VHDL语言共支持四种常用库,其中哪种库是用户的VHDL设计现行工

作库()。

A、IEEE库

正确答案:文本编辑f功能仿真f逻辑综合f布局布线f时序仿真。

30、单选不完整的IF语句,其综合结果可实现()o

A.时序逻辑电路

B.组合逻辑电路

C.双向电路

D.三态控制电路

正确答案:A

31、名词解释ASIC

正确答案:专用集成电路。

32、单选MAXPLUSH中编译VHDL源程序时要求()。

A.文件名和实体可不同名

B.文件名和实体名无关

C.文件名和实体名要相同

D.不确定

正确答案:C

33、单选关于1987标准的VHDL语言中,标识符描述正确的是()。

A.必须以英文字母开头

B.可以使用汉字开头

C.可以使用数字开头

D.任何字符都可以

正确答案:A

34、单选下列关于变量的说法正确的是()o

A.变量是一个局部量,它只能在进程和子程序中使用

B.变量的赋值不是立即发生的,它需要有一个5延时

C.在进程的敏感信号表中,既可以使用信号,也可以使用变量

D.变量赋值的一般表达式为:目标变量名仁表达式

正确答案:A

35、单选在VHDL中,PROCESS结构内部是由()语句组成的。

A.顺序

B.顺序和并行

C.并行

D.任何

正确答案:B

36、填空题EDA设计流程包括()、()、()和()四个步骤。

正确答案:设计输入;设计实现;实际设计检验;下载编程

37、问答题硬件描述语言的突出优点是什么?

正确答案:语言与工艺的无关性语言的公开可利用性,便于实现大规模系统的

设计

具有很强逻辑描述和仿真功能,而且输入效率高,在不同设计输入库之间的转

换非常方便,用不着对底层的电路和PLD结构的熟悉。

38、单选在VHDL中,一个设计实体可以拥有一个或多个()o

A.设计实体

B.结构体

C.输入

D.输出

正确答案:D

39、名词解释布局布线

正确答案:是根据设计者指定的约束条件(如面积、延时、时钟等)、目标器

件的结构资源和工艺特性,以最优的方式对逻辑元件布局,并准确地实现元件

间的互连,完成实现方案(网表)到使实际目标器件(FPGA或CPLD)的变换。

40、填空题VHDL的数据对象包括()、()和(),它们是用来存放各种类

型数据的容器。

正确答案:变量;常量;信号

41、单选个项目的输入输出端口是定义在()o

A.实体中

B.结构体中

C.任何位置

D.进程体

正确答案:A

42、单选在VHD、L中用()来把特定的结构体关联一个确定的实体,为一个

大型系统的设计提供管理和进行工程组织.

A、输入

B、输出

C、综合

D、配置

正确答案:C

43、单选STD_L0GIG」164中字符H定义的是()。

A.弱信号1

B.弱信号0

C.没有这个定义

D.初始值

正确答案:A

44、单选在VHDL语言中,下列对进程(PROCESS)语句的语句结构及语法规

则的描述中,不正确的是()o

A、PROCESS为一无限循环语句

B、敏感信号发生更新时启动进程,执行完成后,等待下一次进程启动

C、当前进程中声明的变量不可用于其他进程

D、进程由说明语句部分、并行语句部分和敏感信号参数表三部分组成

正确答案:D

45、名词解释EDA

正确答案:电子设计自动化。

46、单选在VHDL中,含WAIT语句的进程PROCESS的括弧中()再加敏感信

号,否则则是非法的。

A.可以

B.不能

C.必须

D.有时可以

正确答案:B

47、单选下面哪一个是VHDL中的波形编辑文件的后缀名()。

A.gdf

B.scf

C.sys

D.tdf

正确答案:B

48、单选VHDL中,为目标变量赋值符号是()。

A.=:

B.二

C.<=

D.:=

正确答案:D

49、单选下面哪一个可以用作VHDL中的合法的实体名()o

A.OR

B.VARIABLE

C.SIGNAL

D.OUT1

正确答案:D

50、单选STDL0G1G1164中定义的高阻是字符()。

A.X

B.x

C.z

D.Z

正确答案:D

51、单选VHDL语言中信号定义的位置是()o

A.实体中任何位置

B.实体中特定位置

C.结构体中任何位置

D.结构体中特定位置

正确答案:D

52、单选下面数据中属于位矢量的是()o

A.4.2

B.3

C.(19

D.“11011”

正确答案:D

53、单选下面数据中属于实数的是()o

A.4.2

B.3

C.T

D.”11011”

正确答案:八

54、单速下面对利用原理图输入设计方法进行数字电路系统设计,哪一种说

法是正确的()O

A、原理图输入设计方法直观便捷,很适合完成较大规模的电路系统设计

B、原理图输入设计方法一般是一种自底向上的设计方法

C、原理图输入设计方法无法对电路进行功能描述

D、原理图输入设计方法不适合进行层次化设计

正确答案:B

55、单选在VHDL中,PROCESS本身是()语句。

A.顺序

B.顺序和并行

C.并行

D.任何

正确答案:c

56、单速()在EDA工具中,能将硬件描述语言转换为硬件电路的重要工具

软件称为。

A.仿真器

B.综合器

C.适配器

D.下载器

正确答案:D

57、单选在一个VHDL设计中idata是一个信号,数据类型为integer,数据

范围08127,下面哪个赋值语句是正确的。()o

A.idata:=32

B.idata<=16#A0#

C.idata<=16#7#El

D.idata:=B#1010#

正确答案:C

58、名词解释VHDL和FPGA

正确答案:超高速硬件描述语言现场可编程门阵列。

59、单选在EDA工具中,能完成在目标系统器件上布同布线软件称为()o

A.仿真器

B.综合器

C.适配器

D.下载器

正确答案:C

60、单选不属于顺序语句的是()o

A.IF语句

B.LOOP语句

C.PROCESS语句

D.CASE语句

正确答案:B

61、单选以下对于进程PROCESS的说法,正确的是:()o

A.进程之间可以通过变量进行通信

B.进程内部由一组并行语旬来描述进程功能

C.进程语句本身是并行语句

D.一个进程可以同时描述多个时钟信号的同步时序逻辑

正确答案:C

62、填空题以EDA方式设计实现的电路设计文件,最终可以编程下到()和

()芯片中,完成硬件设计和验证。

正确答案:FPGA;CPLD

63、单选IP核在EDA技术和开发中具有十分重要的地位提供用VHDL等硬件描

述语言描述的功能块,但不涉及实现该功能块的具体电路的TP核为()。

A.软1P

B.固IP

C.硬IP

D.全对

正确答案:A

64、单选VHDL常用的库是()o

A.IEEE

B.STD

C.WORK

D.PACKAGE

正确答案:A

65、名词解释IP

正确答案:知识产权核。

66、填空题MAX+PLUS的文本文件类型是().()o

正确答案:后缀名;VHD

67、名词解释SOC

正确答案:单芯片系统。

68、单选VHDL运算符优先级的说法正确的是()o

A.逻辑运算的优先级最高

B.关系运算的优先级最高

C.逻辑运算的优先级最低

D.关系运算的优先级最低

正确答案:C

69、单选IP核在EDA技术和开发中占有很重要的地位,提供VHD、L硬件描述

语言功能块,但不涉及实现该功能模块的具体电路的IP核为()o

A、硬件IP

B、固件IP

C、软件IP

D、都不是

正确答案:C

70、单选下列关于CASE语句的说法不正确的是()。

A.条件句中的选择值或标识符所代表的值必须在表达式的取值范围内。

B.CASE语句中必须要有WHENOTHERS=)NULL语句。

C.CASE语句中的选择值只能出现一次,且不允许有相同的选择值的条件语句出

现。

D.CASE语句执行必须选中,且只能选中所列条件语句中的一条

本题正确答案:B

71、单选IP核在EDA技术和开发中具有十分重要的地位;提供用VHDL等硬件

描述语言描述的功能块,但不涉及实现该功能块的具体电路的1P核为()o

A.软IP

B.固IP

C.硬IP

D,都不是

正确答案:A

72、填空题一般把EDA技术的发展分为()、()和()三个阶段。

正确答案:MOS时代;MOS时代;ASIC

73、单选在一个VHDL设计中Idata是一个信号,数据类型为

std_logic_vector,试指出下面那个赋值语句是错误的。()。

A.idata<="00001111”

B.idata<=bn0000_1111"

C.idataVX"AB”

D.idata<=B>,21”

正确答案:D

74、单选如果a=l,b=0,则逻辑表达式(aANDb)OR(NOTbANDa)的值是

()o

A.O

B.1

C.2

D.不确定

正确答案:B

75、单选基于VHDL设计的仿真包括有①门级时序仿真、②行为仿真、③功能

仿真和④前端功能仿真这四种,按照自顶向下的设计流程,其先后顺序应该是

()O

A.①②③④

B.②①④③

C.④③②①

D.②④③①

正确答案:D

76、单选下列那个流程是正确的基于EDA软件的FPGA/CPLD设计流程:

()O

A.原理图/HDL文本输入一功能仿真一综合一适配一编程下载一硬件测试

B.原理图/HDL文本输入一适配一综合功能仿真一编程下载一硬件测试

C.原理图/HDL文本输入一功能仿真一综合一编程下载一一适配硬件测试

D.原理图/HDL文本输入一功能仿真一适配一编程下载一综合一硬件测试

正确答案:A

77、单选IP核在EDA技术和开发中具有十分重要的地位,TP分软IP、固

1P、硬1P;卜列所描述的1P核中,对于固1P的正确描述为().

A.提供用VHDL等硬件描述语言描述的功能块,但不涉及实现该功能块的具体电

B.提供设计的最总产品一一模型库

C.以可执行文件的形式提交用户,完成了综合的功能块

D.都不是

正确答案:D

78、单选下列状态机的状态编码,方式有“输出速度快、难以有效控制非法

状态出现”这个特点。()

A、状态位直接输出型编码

B、一位热码编码

C、顺序编码

D、格雷编码

正确答案:A

79、单选在VHD、L语言中,下列对进程(PROC、ESS)语句的语句结构及语

法规则的描述中,不正确的是()

A、PROC、ESS为一无限循环语句敏感信号发生更新时启动进程,执行完成后,

等待下一次进程启动。

B、敏感信号参数表中,不一定要列出进程中使用的所有输入信号

C、进程由说明部分、结构体部分、和敏感信号三部分组成

I)、当前进程中声明的变量不可用于其他进程正确答案:C

80、单选在设计输入完成后,应立即对设计文件进行()。

A.编辑

B.编译

C.功能仿真

D.时序仿真正确答案:C

81、单选状态机编码方式中,其中()占用触发器较多,但其简单的编码方

式可减少状态译码组合逻辑资源,且易于控制非法状态。

A.一位热码编码

B.顺序编码

C.状态位直接输出型编码

D.格雷码编码

正确答案:A

82、单选在VHDL的F()R_LOOP语句中的循环变量是一个临时变量,属于LOOP

语句的局部量,()事先声明。

A.必须

B.不必

C.其类型要

D.其属性要

正确答案:B

83、单选在元件例化语句中,用()符号实现名称映射,将例化元件端口声

明语句中的信号与PORTMAP()中的信号名关联起来。

A.二

B.:=

C.<=

D.=>

正确答案:D

84、填空题图形文件设计结束后一定要通过(),检查设计文件是否正确。

正确答案:仿真

85、单选使用STD_L0GIG」164使用的数据类型时()。

A.可以直接调用

B.必须在库和包集合中声明

C.必须在实体中声明

D.必须在结构体中声明

正确答案:B

86、单选正确给变量X赋值的语句是()。

A.XCA+B

B.X:=A+b

C.X=A+B

D.前面的都不正确

正确答案:B

87、单选在VHDL中,为定义的信号赋初值,应该使用()符号。

A.=:

B.=

C.:=

D.<=

正确答案:D

88、单选对于信号和变量的说法,哪一个是不正确的:()。

A.信号用于作为进程中局部数据存储单元

B.变量的赋值是立即完成的

C.信号在整个结构体内的任何地方都能适用

D.变量和信号的赋值符号不一样

正确答案:A

89、单床描述项目具有逻辑功能的是()。

A.实体

B.结构体

C.配置

D.进程

正确答案:B

90、单选大规模可编程器件主要有FPGA、CPLD两类,其中CPLD通过()实

现其逻辑功能。

A.可编程乘积项逻辑

B.查找表(LUT)

C.输入缓冲

D输出缓冲

正确答案:A

91、单选下列关于信号的说法不正确的是()o

A.信号相当于器件内部的一个数据暂存节点。

B.信号的端口模式不必定义,它的数据既可以流进,也可以流出。

C.在同一进程中,对一个信号多次赋值,其结果只有第一次赋值起作用。

D.信号在整个结构体内的任何地方都能适用。

正确答案:C

92、单选MAXPLUSII不支持的输入方式是()o

A.文本输入

B.原理图

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论