北理工数字电子技术在线作业样本_第1页
北理工数字电子技术在线作业样本_第2页
北理工数字电子技术在线作业样本_第3页
北理工数字电子技术在线作业样本_第4页
北理工数字电子技术在线作业样本_第5页
已阅读5页,还剩40页未读 继续免费阅读

付费下载

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

秋17春北理工《数字电子技术》在线作业

一、单选题(共10道试题,共30分。)

1.逻辑式F=ABC可变换为()。

A.F=AB+C

B.F=A+BC

C.F=CBA

D.F=A+B+C

对的答案:

2.组合逻辑电路消除竞争冒险办法有()。

A.修改逻辑设计

B.在输出端接入缓冲电路

C.后级加缓冲电路

D.屏蔽输入信号尖峰干扰

对的答案:

3.用或非门构成基本RS触发器所谓“状态不定”是指在RS两端同步加信号()。

A.R=0,S=0

B.R=0,S=1

C.R=I,S=0

D.R=1,S=1

对的答案:

4.用555定期器构成施密特触发器,当输入控制端CO外接10V电压时,回差电压为()。

A33V

B.5V

C.6.6V

D.10V

对的答案:

5.逻辑与非门输入/输出逻辑关系为()。

A.有0出0,全1出1

B.有。出1,全1出0

C.相似出0,不同出I

D.有1出0,全0出1

对的答案:

6.逐次逼近型A/D转换器转换开始时,一方面应将()。

A.移位寄存器最高位置.I

B.移位寄存器最低位置1

C.移位寄存器所有位均置1

D.移位寄存器所有位均置0

对的答案:

7.欲使边沿JK触发器构成T'触发器,则只要使()。

A.JK=OI

B.JK=11

C.JK=1()

D.JK=OO

对的答案:

8.对于TTL与非门闲置输入端解决,不可以()。

A.接电源

B.通过电阻33kQ接电源

C.接地

D.与有用输入端并联

对的答案:

9.n位二进制加法计数器,能计数最大十进制数是()。

A.10

B.2n-1

C.n

D.n-I

对的答案:

10.灌电流负载是门电路输出为()电平时负载。

A.高

B.低

C.悬空

D.零

对的答案:

北理工《数字电子技术》在线作业

二、多选题(共10道试题,共30分。)

1.构成移位寄存器可以采用触发器有()。

A.R-S型

B.J-K型

C.主从型

D.同步型

对的答案:

2.依照不同需要,在集成计数器芯片基本上,通过采用()办法可以实现任意进制计数器。

A.反馈归零法

B.预置数法

C.进位输出置最小数法

D.进位输出置最大数法

对的答案:

3.一种进位计数制包括两个基本因素()。

A.数制

B.码制

C.基数

D.位权

对的答案:

4.下列那种是描述时序电路逻辑功能办法()。

A.逻辑方程组

B.状态图

C.电路图

D.时序图

对的答案:

5.555定期器可以构成

A.多谐振荡器

B.单稳态触发器

C.施密特触发器

D.JK触发器

对的答案:

6.脉冲整形电路有()。

A.多谐振荡器

B.单稳态触发器

C.施密特触发器

D.555定期器

对的答案:

7.晶体管作为开关使用,指它工作状态处在()。

A.饱和导通

B.截止

C.关闭

D.暂停

对的答案:

8.数字系统长处有()。

A.较大动态范畴

氏可预先决定精度

C.可靠性高

D.对温度变化敏感性低

对的答案:

9.如下电路中实现“线与”功能有()。

A.与非门

B.三态输出门

C.集电极开路门

D.漏极开路门

对的答案:

10.三态输出门输出状态为()。

A.高电平

B.低电平

C.高阻

D.低阻

对的答案:

北理工《数字电子技术》在线作业

三、判断题(共20道试题,共40分。)

1.单稳态触发器重要应用为:定期、延时、整形。

A.错误

B.对的

对的答案:

2.卡诺图不适合于变量个数较多逻辑函数表达式化简。

A.错误

B.对的

对的答案:

3.任何逻辑函数都可以表达到最简最小项之和形式,并且对•某一种逻辑函数来说,这种表

达形式只有一种。

A.错误

B.对的

对的答案:

4.真值表和最小项之和表达式对一种逻辑函数来说不是唯一。

A.错误

B.对的

对的答案:

5.在逻辑电路中,状态赋值时用1表达高电平,用0表达低电平,则为正逻辑:反之,用0

表达高电平,用I表达低电平,则为负逻辑。

A.错误

B.对的

对的答案:

6.n个变量一共有2n次方个最小值。

A.错误

B.对的

对的答案:

7.影响二极管开关速度重要因素是反向恢复时间,而开通时间常可忽视不计。

A.错误

B.对的

对的答案:

8.一种译码器配以恰当门电路可实现各种逻辑函数,但是逻辑函数中自变量个数不能多于

译码器输入二进制代码位数。

A.错误

B.对的

对的答案:

9.DAC辨别率就是当输入数字信号最低位变化1时,输出模仿电压变化量。

A.错误

B对的

对的答案:

10.异步计数器长处是构造简朴,缺陷是速度慢。

A.错误

B.对的

对的答案:

II.在逻辑代数中,不论是变量还是函数,它们只有0和I两个取值,且表达数量大小。

A.错误

B.对的

对的答案:

12.异步计数器长处是构造简朴,缺陷是速度慢。

A.错误

B.对的

对的答案:

13.主从式触发器一次性翻转问题,是由于将输出状态反馈到输入端,从而使主锁存器输出

不能任意变化而引起。

A.错误

B.对的

对的答案:

14.三态门典型用途就是可以实现用总线传播几种不同数据或控制信号。

A.错误

B.对的

对的答案:

15.运用卡诺图化简非完全描述逻辑函数更以便。

A.错误

B对的

对的答案:

16.CMOS集成门电路是当前组合逻辑电路基本逻辑单元。

A.错误

B.对的

对的答案:

17.环形振荡器输出矩形方波,可用作数字电路中信号源。

A.错误

B.对的

对的答案:

18.函数值没有被完全定义逻辑函数,就叫做非完全描述逻辑函数。

A.错误

B.对的

对的答案:

19.任何逻辑函数都可以表达到最简最小项之和形式,并且对某一种逻辑函数来说,这种表

达形式只有一种。

A.错误

B.对的

对的答案:

20.实现触发器功能转换,有两种办法,即状态方程法和驱动表法。

A.错误

B.对的

对的答案:

北理工《数字电子技术》在线作业

一、单选题(共10道试题,共30分。)

1.用555定期器构成施密特触发器,当输入控制端CO外接10V电压时,回差电压为()。

A.3.3V

B.5V

C.6.6V

D.10V

对的答案:

2.对于TTL与非门闲置输入端解决,不可以()。

A.接电源

B.通过电阻33kQ接电源

C.接地

D.与有用输入端并联

对的答案:

3.灌电流负载是门电路输出为()电平时负载。

A.高

B.低

C悬空

D,零

对的答案:

4.欲使边沿JK触发器构成T'触发器,则只要使()。

A.JK=OI

B.JK=11

C.JK=10

D.JK=OO

对的答案:

5.设计一种十进制计数器,需要触发器个数至少为()。

A.4个

B.5个

C.6个

D.7个

对的答案:

6.接通电源电压就能输出矩形波形电路是()。

A.单稳态触发器

B.施密特触发器

C.D触发器

D.多谐振荡器

对的答案:

7.多谐振荡器()。

A.有两个稳态

B.有•种稳态

C.没有稳态

D.不能拟定

对的答案:

8.8位移位寄存器,串行输入时通过()个脉冲后,8位数码所有移入寄存器中。

A.I

B.2

C.4

D.8

对的答案:

9.逐次逼近型A/D转换器转换开始时,一方面应将()。

A.移位寄存器最高位置1

B.移位寄存器最低位置I

C.移位寄存器所有位均置1

D.移位寄存器所有位均置.0

对的答案:

10.当与门输入信号A、B输入顺序为()变化时,将也许浮现竞争冒险。

A.00-0H0

B.(X)-*O1-*1O-*11

COO-10-11-01

D.ll-*10-*00-*01

对的答案:

北理工《数字电子技术》在线作业

二、多选题(共10道试题,共30分。)

1.数字系统长处有()。

A.较大动态范畴

B.可预先决定精度

C.可靠性高

D.对温度变化敏感性低

对的答案:

2.触发器特点是()。

A.在输入信号作用下稳态不变

B.具备一种稳态

C.具备两个稳态

D.在输入信号作用下两个稳态可以互相转换

对的答案:

3.CMOS数字集成电路与TTL数字集成电路相比突出长处是()。

A7散功耗

B.高速度

C.高抗干扰能力

D.电源范畴宽

对的答案:

4.下列那种是描述时序电路逻辑功能办法()。

A.逻辑方程组

B.状态图

C.电路图

D.时序图

对的答案:

5.下列触发器中,克服了空翻现象有()。

A.边沿D触发器

B.主从RS触发器

C.同步RS触发器

D.主从JK触发器

对的答案:

6.TTL电路在正逻辑系统中,如下相称于输入逻辑“1”是()。

A.悬空

B.通过电阻2.7k。接电源

C.通过电阻2.7k。接地

D.通过电阻510。接地

对的答案:

7.如下电路中实现“线与”功能有()。

A.与非门

B.三态输出门

C.集电极开路门

D.漏极开路门

对的答案:

8.逻辑函数表达办法有()。

A.真值表

B.逻辑函数式

C.逻辑图

D.波形图和卡诺图

对的答案:

9.如下说法对的是()。

A.同步SR构造是电平触发方式

B.维持阻塞构造是边沿触发方式

C.同步SR构造是边沿触发方式

D.维持阻塞构造是电平触发方式

对的答案:

10.构成移位寄存器可以采用触发器有

A.R-S型

B.J-K型

C.主从型

D.同步型

对的答案:

北理工《数字电子技术》在线作业

三、判断题(共20道试题,共40分。)

1.异步计数器长处是构造简朴,缺陷是速度慢。

A.错误

B.对的

对的答案:

2.移存器一种典型应用是乘、除运算,将数据左移一位就是将移存器中数乘以2,右移一位

就是除以2。

A.错误

B.对的

对的答案:

3.主从式触发器一次性翻转问题,是由于将输出状态反馈到输入端,从而使主锁存器输出

不能任意变化而引起。

A.错误

B.对的

对的答案:

4.若逻辑代数式AB=BC厕B=CO

A.错误

B.对的

对的答案:

5.影响二极管开关速度重要因素是反向恢复时间,而开通时间常可忽视不计。

A.错误

B.对的

对的答案:

6.实现触发器功能转换,有两种办法,即状态方程法和驱动表法。

A.错误

B.对的

对的答案:

7.运用R诺图化简非完全描述逻辑函数更以便。

A.错误

B.对的

对的答案:

8.移位寄存器除了具备暂存数码功能外,还具备将数码移位功能。

A.错误

B.对的

对的答案:

9.施密特触发器属于电平触发,但使,输入信号从低电平上升时转换电平和从高电平下降

时转换电平不相似。

A.错误

B.对的

对的答案:

10.为了暂存四位数据信号,可用二个触发器构成数据寄存器。

A.错误

B.对的

对的答案:

II.函数值没有被完全定义逻辑函数,就叫做非完全描述逻辑函数。

A.错误

B.对的

对的答案:

12.真值表和最小项之和表达式对一种逻辑函数来说不是唯一。

A.错误

B.对的

对的答案:

13.从电路分类来看,计数器是属于组合逻辑电路。

A.错误

B.对的

对的答案:

14.卡诺图不适合于变量个数较多逻辑函数表达式化简。

A.错误

B.对的

对的答案:

15.移位寄存器除了具备暂存数码功能外,还具备将数他移位功能。

A.错误

B.对的

对的答案:

16.在逻辑代数中,不论是变量还是函数,它们只有0和1两个取值,且表达数量大小。

A.错误

B.对的

对的答案:

17.移存器一种典型应用是乘、除运算,将数据左移一位就是将移存器中数乘以2,右移一位

就是除以2。

A.错误

B.对的

对的答案:

18.由四个触发器构成二进制计数电路共有八个计数状态。

A.错误

B.对的

对的答案:

19.维持阻塞式触发器也存在一次性翻转问题。

A.错误

B.对的

对的答案:

20.普通逻辑门电路容许将输出端直接连在一起。

A.错误

B.对的

对的答案:

北理工《数字电子技术》在线作业

一、单选题(共10道试题,共30分。)

1.若但愿采用触发器设计一种六进制同步计数器,故需要()个触发器。

A.3

B.2

C.6

D.4

对的答案:

2.某模/数转换器输入.0〜5.模仿电压,输出为.位二进制数字信号(D7~D0)。则该模/数转换

器能辨别最小模仿电压为()。

A.0.01V

B.0.0I96V

C.0.0392V

D.O.lv

对的答案:

3.8位移位寄存器,串行输入时通过()个脉冲后,8位数码所有移入寄存器中。

A.1

B.2

C.4

D.8

对的答案:

4.欲使边沿JK触发器构成T'触发器,则只要使()。

A.JK=01

B.JK=11

C.JK=10

D.JK=00

对的答案:

5.对于TTL与非门闲置输入端解决,不可以()。

A.接电源

B.通过电阻33k。接电源

C.接地

D.与有用输入端并联

对的答案:

6.施密特触发器有()个稳定状态,多谐振荡器有()个稳定状态。

A.2、0

B.0、2

C.1、0

D.0、1

对的答案:

7.组合逻辑电路消除竞争冒险办法有()。

A.修改逻辑设计

B.在输出端接入缓冲电路

C.后级加缓冲电路

D.屏蔽输入信号尖峰干扰

对的答案:

8.设计•种十进制计数器,需要触发器个数至少为()。

A.4个

B.5个

C.6个

D.7个

对的答案:

9.如下电路中能产生脉冲定期是()。

A.多谐振荡器

B.单稳态触发器

C.施密特触发器

D.石英晶体多谐振荡器

对的答案:

10.由集成定期器555构成单稳态触发器,加大定期电容C,则()。

A.增大输出脉冲幅度

B.增大输出脉冲宽度

C.对输出脉冲无影响

D.减小输出脉冲宽度

对的答案:

北理工《数字电子技术》在线作业

二、多选题(共10道试题,共30分。)

1.施密特触发器有两个阈值电压,分别称作()。

A.正向阈值电压

B.反向阈值电压

C.高电压#低电压

对的答案:

2.下列那种是描述时序电路逻辑功能办法()。

A.逻辑方程组

B.状态图

C.电路图

D.时序图

对的答案:

3.计数器按CP脉冲输入方式可分为()。

A.同步计数器

B.异步计数器

C.延时计数器

D.以上均对的

对的答案:

4.欲使JK触发器按Qn+]=O工作,可使JK触发器输入瑞()。

A.J=K=1

BJ=Q,K=Q

C.J=Q.K=1

D.J=O,K=I

对的答案:

5.晶体管作为开关使用,指它工作状态处在()。

A.饱和导通

B.截止

C.关闭

D.暂停

对的答案:

6.存储器电路构造包括()。

A.地址译码器

B.存储矩阵

C.输入/输出电路

D.PLC

对的答案:

7.构成移位寄存器可以采用触发器有()。

A.R-S型

B.J-K型

C.主从型

D.同步型

对的答案:

8.如下电路中实现“线与”功能有()。

A.与非门

B.三态输出门

C.集电极开路门

D.漏极开路门

对的答案:

9.按照数据写入方式,ROM可分为()。

A.掩膜ROM

B.PROM

C.EPROM

D.E2PROM

对的答案:

10.与逐次逼近型ADC比较,双积分型ADC特点是()。

A.转换速度快

B.转换速度低

C.抗干扰能力强

D.抗干扰能力弱

对的答案:

北理工《数字电子技术》在线作业

三、判断题(共20道试题,共40分。)

1.由四个触发器构成二进制计数电路共有八个计数状态。

A.错误

B.对的

对的答案:

2.DAC是将输入数字量转换成输出模仿最器件。

A.错误

B.对的

对的答案:

3.移存器•种典型应用是乘、除运算,将数据左移•位就是将移存器中数乘以2,右移•位

就是除以2。

A.错误

B.对的

对的答案:

4.在逻辑代数中,不论是变量还是函数,它们只有。和1两个取值,且表达数量大小。

A.错误

B.对的

对的答案:

5.一种译码器配以恰当门电路可实现各种逻辑函数,但是逻辑函数中自变量个数不能多于

译码器输入二进制代码位数.

A.错误

B.对的

对的答案:

6.若逻辑代数式A+B=B+C,贝ljA=C0

A.错误

B.对的

对的答案:

7.普通逻辑门电路容许将输出端直接连在一起。

A.错误

B.对的

对的答案:

8.真值表和最小项之和表达式对一种逻辑函数来说不是唯一。

A.错误

B.对的

对的答案:

9.普通,要将模仿量转换为数字量,需要三个环节:即采样保持、量化、编码。

A.错误

B.对的

对的答案:

10.移位寄存器除了具备暂存数码功能外,还具备将数他移位功能。

A.错误

B.对的

对的答案:

11.由四个触发器构成二进制计数电路共有八个计数状态。

A.错误

B.对的

对的答案:

12.DAC辨别率就是当输入数字信号最低位变化1时,输出模仿电压变化量。

A.错误

B.对的

对的答案:

13.表达逻辑函数普通使用真值表、逻辑函数、卡诺图、逻辑图及工作波形图。

A.错误

B.对的

对的答案:

14.环形振荡器输出矩形方波,可用作数字电路中信号源。

A.错误

B.对的

对的答案:

15.在逻辑电路中,状态赋值时用1表达高电平,用0表达低电平,则为正逻辑:反之,用0

表达高电平,用I表达低电平,则为负逻辑。

A.错误

B.对的

对的答案:

16.在组合逻辑电路中,弃非所有竞争都会产生冒险。

A.错误

B.对的

对的答案:

17.维持阻塞式触发器也存在一次性翻转问题。

A.错误

B.对的

对的答案:

18.异步计数器长处是构造简朴,缺陷是速度慢。

A.错误

B.对的

对的答案:

19.移位寄存器除了具备暂存数码功能外,还具备将数码移位功能。

A.错误

B.对的

对的答案:

20.ADC转换速度用转换时间来描述。

A.错误

B.对的

对的答案:

北理工《数字电子技术》在线作业

一、单选题(共10道试题,共30分。)

1.欲使边沿JK触发器构成T'触发器,则只要使()。

A.JK=01

BJK=11

C.JK=10

DJK=0()

对的答案:

2.设计一种十进制计数器,需要触发器个数至少为()。

A.4个

B.5个

C.6个

D.7个

对的答案:

3.组合逻辑电路消除竞争冒险办法有()。

A.修改逻辑设计

B.在输出端接入缓冲电路

C.后级加缓冲电路

D.屏蔽输入信号尖峰干扰

对的答案:

4.两输入逻辑异或门输入/输出逻辑关系为()。

A.有1出0,全0出1

B.有0出1,全1出0

C.相似出0,不同出1

D.相似出I,不同出0

对的答案:

5.某模/数转换器输入.0〜5.模仿电压,输出为.位二进制数字信号(D7〜D0),则该模/数转换

器能辨别最小模仿电压为()。

A.0.0IV

B.0.0196V

C.0.0392V

D.O.lv

对的答案:

6.由集成定期器555构成单稳态触发器,加大定期电容C,则()。

A.增大输出脉冲幅度

B.增大输出脉冲宽度

C.对输出脉冲无影响

D.减小输出脉冲宽度

对的答案:

7.接通电源电压就能输出矩形波形电路是()。

A.单稳态触发器

B.施密特触发器

C.D触发器

D.多谐振荡器

对的答案:

8.n位二进制加法计数器,能计数最大十进制数是()。

A.10

B.2n-1

C.n

D.n-I

对的答案:

9.逻辑式F=ABC可变换为()。

A.F=AB+C

B.F=A+BC

C.F=CBA

D.F=A+B+C

对的答案:

10.用或非门构成基本RS触发器所谓“状态不定”是指在RS两端同步加信号()。

A.R=0,S=0

B.R=0,S=1

C.R=I,S=0

D.R=1,S=1

对的答案:

北理工《数字电子技术》在线作业

二、多选题(共10道试题,共30分。)

1.如下电路中实现“线与”功能有()。

A.与非门

B.三态输出门

C.集电极开路门

D.漏极开路门

对的答案:

2.构成移位寄存器可以采用触发器有()。

A.R-S型

B.J-K型

C.主从型

D.同步型

对的答案:

3.与逐次逼近型ADC比较,双积分型ADC特点是()。

A.转换速度快

B.转换速度低

C.抗干扰能力强

D.抗干扰能力弱

对的答案:

4.如下关于组合逻辑电路说法对的是()。

A.任意时刻输出仅取决于该时刻输入

B.逻辑功能上任意时刻输出与电路过去状态无关

C.在电路构造上只包括门电路

D.没有存储单元

对的答案:

5.555定期器可以构成

A.多谐振荡器

B.单稳态触发器

C.施密特触发器

D.JK触发器

对的答案:

6.脉冲整形电路有()。

A.多谐振荡器

B.单稳态触发器

C.施密特触发器

D.555定期器

对的答案:

7.三态输出门输出状态为()。

A.高电平

B.低电平

C.高阻

D.低阻

对的答案:

8.按照数据写入方式,ROM可分为()。

A.掩膜ROM

B.PROM

C.EPROM

D.E2PROM

对的答案:

9.CMOS数字集成电路与TTL数字集成电路相比突出长处是()。

A/散功耗

B.高速度

C高抗干扰能力

D.电源范畴宽

对的答案:

10.在下列逻辑电路中,属于组合逻辑电路有()。

A.译码器

B.编码器

C.全加器

D.寄存器

对的答案:

北理工《数字电子技术》在线作业

三、判断题(共20道试题,共40分。)

1.施密特触发器属于电平触发,但使,输入信号从低电平上升时转换电平和从高电平下降

时转换电平不相似。

A.错误

B.对的

对的答案:

2.普通逻辑门电路容许将输出端直接连在一起。

A.错误

B.对的

对的答案:

3.DAC辨别率就是当输入数字信号最低位变化I时,输出模仿电压变化量。

A.错误

B.对的

对的答案:

4.DAC是将输入数字量转换成输出模仿量器件。

A.错误

B.对的

对的答案:

5.n个变量一共有2n次方个最小值。

A.错误

B.对的

对的答案:

6.CMOS集成门电路是当前组合逻辑电路基本逻辑单元。

A.错误

B.对的

对的答案:

7.普通,要将模仿量转换为数字量,需要三个环节:即采样保持、量化、编码。

A.错误

B.对的

对的答案:

8.为了暂存四位数据信号,可用二个触发器构成数据寄存器。

A.错误

B.对的

对的答案:

9.由四个触发器构成二进制计数电路共有八个计数状态。

A.错误

B.对的

对的答案:

10.若逻辑代数式A+B=B+CJUJA=C。

A.错误

B.对的

对的答案:

H.移存器一种典型应用是乘、除运算,将数据左移一位就是将移存器中数乘以2,右移一位

就是除以2。

A.错误

B.对的

对的答案:

12.环形振荡器输出矩形方波,可用作数字电路中信号源。

A.错误

B.对的

对的答案:

13.运用卡诺图化简非完全描述逻辑函数更以便。

A.错误

B.对的

对的答案:

14.移位寄存器除了具备暂存数码功能外,还具备将数脩移位功能。

A.错误

B.对的

对的答案:

15.单稳态触发器重要应用为:定期、延时、整形。

A.错误

B.对的

对的答案:

16.维持阻塞式触发器也存在一次性翻转问题。

A.错误

B.对的

对的答案:

17.在二进制译码器中,如果输入代码有n位,则有2(n-1)次方个输出信号。

A.错误

B.对的

对的答案:

18.任何逻辑函数都可以表达到最简最小项之和形式,并且对某一种逻辑函数来说,这种表

达形式只有一种。

A.错误

B.对的

对的答案:

19.三态门典型用途就是可以实现用总线传播几种不同数据或控制信号。

A.错误

B.对的

对的答案:

20.在组合逻辑电路中,弃非所有竞争都会产生冒险。

A.错误

B.对的

对的答案:

北理工《数字电子技术》在线作业

一、单选题(共10道试题,共30分。)

1.组合逻辑电路消除竞争冒险办法有()。

A.修改逻辑设计

B.在输出端接入缓冲电路

C.后级加缓冲电路

D.屏蔽输入信号尖峰干扰

对的答案:

2.若但愿采用触发器设计一种六进制同步计数器,故需要()个触发器。

A.3

B.2

C.6

D.4

对的答案:

3.灌电流负载是门电路输出为()电平时负载。

A.A

B.低

C.悬空

D.零

对的答案:

4.某模/数转换器输入.0〜5.模仿电压,输出为.位二进制数字信号(D7~D0)。则该模/数转换

器能辨别最小模仿电压为()。

A.0.01V

B.0.0I96V

C.0.0392V

D.O.lv

对的答案:

5.输出端可直接连在一起实现“线与”逻辑功能门电路是()。

A.与非门

B.或非门

C.三态门

D.OC门

对的答案:

6.卜进制数236相应二进制数是()。

A.11101100

B.1I001110

C.O11(X)1II

D.O111O11O

对的答案:

7.接通电源电压就能输出矩形波形电路是()。

A.单稳态触发器

B.施密特触发器

C.D触发器

D.多谐振荡器

对的答案:

8.8位移位寄存器,串行输入时通过()个脉冲后,8位数码所有移入寄存器中。

A.I

B.2

C.4

D.8

对的答案:

9.数字系统和模仿系统之间接口常采用()。

A.计数器

B.多谐振荡器

C.数/模和模/数转换器

D.存储器

对的答案:

10.多谐振荡器()。

A.有两个稳态

B.有一种稳态

C.没有稳态

D.不能拟定

对的答案:

北理工《数字电子技术》在线作业

二、多选题(共10道试题,共30分。)

1.构成移位寄存器可以采用触发器有()。

A.R-S型

B.J-K型

C.主从型

D.同步型

对的答案:

2.逻辑函数表达办法有()。

A.真值表

B.逻辑函数式

C.逻辑图

D.波形图和卡诺图

对的答案:

3.CMOS数字集成电路与TTL数字集成电路相比突出长处是()。

A.微功耗

B.高速度

C.高抗干扰能力

D.电源范畴宽

对的答案:

4.按照数据写入方式,ROM可分为()。

A.掩膜ROM

B.PROM

C.EPROM

D.E2PROM

对的答案:

5.在下列逻辑电路中,属于组合逻辑电路有()。

A.译码器

B.编码器

C.全加器

D.寄存器

对的答案:

6.依照不同需要,在集成计数器芯片基本匕通过采用()办法可以实现任意进制计数器。

A.反馈归零法

B.预置数法

C.进位输出置最小数法

D.进位输出置最大数法

对的答案:

7.欲使JK触发器按Qn+l=0工作,可使JK触发器输入瑞()。

A.

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论