《单片机应用技术》课件-1.2.2 C51并行IO口结构、功能与驱动能力_第1页
《单片机应用技术》课件-1.2.2 C51并行IO口结构、功能与驱动能力_第2页
《单片机应用技术》课件-1.2.2 C51并行IO口结构、功能与驱动能力_第3页
《单片机应用技术》课件-1.2.2 C51并行IO口结构、功能与驱动能力_第4页
《单片机应用技术》课件-1.2.2 C51并行IO口结构、功能与驱动能力_第5页
已阅读5页,还剩20页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

C51并行I/O口结构、功能与驱动能力单片机应用技术目

录02各并行I/O口的结构、功能与驱动能力01并行I/O口概述01并行I/O口概述PART01并行I/O口概述01

80C51系列单片机内部有4个8位双向的输入/输出口(I/O口每一位都可以作为双向通用I/O口使用。P0PlP2P3在具有片外扩展存储器的系统中,P2口作为高8位地址线,P0口分时作为低8位地址线和双向数据总线。并行I/O口概述01

80C51系列单片机内部有4个8位双向的输入/输出口(I/O口I/O口可根据系统需求灵活配置数据传送信号控制地址输出80C51单片机4个I/O口在结构上是基本相同的,但又各有特点。02各并行I/O口的结构、功能与驱动能力PART02各并行I/O口的结构、功能与驱动能力021.P0口(1)P0口的结构PO口既可以作为通用I/0口使用,也可以在扩展外部存储器或外部1/0时,分时复用作为地址/数据线使用。PO口的口线逻辑电路电路中包含有1个D锁存器、2个三态缓冲器、1个输出控制电路和1个数据输出驱动电路。各并行I/O口的结构、功能与驱动能力021.P0口(1)P0口的结构PO口的口线逻辑电路由1个与门、1个非门和1个2选1多路开关MUX构成。输出控制电路:用于选择PO口是作为通用I/O口使用,还是作为地址/数据线使用。多路开关MUX:由场效应晶体管T1和T2组成,受输出控制电路控制。输出驱动电路:各并行I/O口的结构、功能与驱动能力021.P0口(2)作为通用1/0口使用P0口作为通用1/0口使用

各并行I/O口的结构、功能与驱动能力021.P0口(2)作为通用1/0口使用PO口作为输出口使用

D=1时,Q非=0,T2截止

各并行I/O口的结构、功能与驱动能力021.P0口(2)作为通用1/0口使用当P0口作为输入口使用时,应区分读引脚和读端口两种情况。读引脚读芯片引脚的状态。这时使用下方的缓冲器,由“读引脚”信号把缓冲器打开,把引脚上的数据通过缓冲器和内部总线读进来。各并行I/O口的结构、功能与驱动能力021.P0口(2)作为通用1/0口使用当P0口作为输入口使用时,应区分读引脚和读端口两种情况。读端口

各并行I/O口的结构、功能与驱动能力021.P0口(3)作为地址/数据线使用除了1/0功能以外,在进行单片机系统扩展时,PO口是作为单片机系统的地址/数据线使用的,一般称为地址/数据分时复用引脚。输出地址或数据由内部发出控制信号,使“控制”端为高电平,打开与门,并使多路开关MUX处于内部地址/数据线与驱动场效应管栅极反相接通状态。各并行I/O口的结构、功能与驱动能力021.P0口(3)作为地址/数据线使用除了1/0功能以外,在进行单片机系统扩展时,PO口是作为单片机系统的地址/数据线使用的,一般称为地址/数据分时复用引脚。PO口输出地址/数据信号为“1”“与门”输出高电平,T1导通;“非门”输出低电平,T2截止,输出引脚的地址信号为“1”。各并行I/O口的结构、功能与驱动能力021.P0口(3)作为地址/数据线使用PO口输出地址/数据信号为“0”“与门”输出低电平,T1截止;“非门”输出高电平,T2导通,输出引引脚的地址信号为“0”。输出驱动电路T1和T2,形成推拉式电路结构,使负载能力大为提高。各并行I/O口的结构、功能与驱动能力022.P1口P1口只能作为通用I/O口使用P1口作为输出口使用

各并行I/O口的结构、功能与驱动能力022.P1口P1口只能作为通用I/O口使用P1口作为输入口使用

各并行I/O口的结构、功能与驱动能力023.P2口P2口既可以作为通用I/O口使用,也可以在扩展外部存储器或外部I/O时,作为高8位地址线使用P2口作为通用I/O口使用

内部总线为“1”

内部总线为“0”

各并行I/O口的结构、功能与驱动能力023.P2口P2口既可以作为通用I/O口使用,也可以在扩展外部存储器或外部I/O时,作为高8位地址线使用P2口作为输入口使用

各并行I/O口的结构、功能与驱动能力023.P2口P2口既可以作为通用I/O口使用,也可以在扩展外部存储器或外部I/O时,作为高8位地址线使用P2口用来作为高8位地址线使用时,与PO口的低8位地址线共同组成16位地址总线,可以寻址64K地址空间。多路转接电路开关MUX与“地址”端接通,当“地址”线为“0”时,T导通,引脚输出0;当“地址”线为“1”时,T截止,引脚输出1。各并行I/O口的结构、功能与驱动能力024.P3口P3口用作第一功能,通用I/O的输出功能“第二输出功能”端应保持高电平,“与非门”打开。内部总线输出“1”

内部总线为“0”

口线逻辑电路图各并行I/O口的结构、功能与驱动能力02P3口用作输入功能4.P3口口线逻辑电路图

各并行I/O口的结构、功能与驱动能力024.P3口口线逻辑电路图第二功能为输入的信号引脚锁存器和“第二输出功能”端都是高电平,保证T截止,P3.X引脚的信息由缓冲器U1的输出

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论