版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、第四章 组合逻辑电路,4.1 概述 4.2 组合逻辑电路的分析方法和设计方法 4.3 若干常用组合逻辑电路 4.4 组合逻辑电路中的竞争-冒险现象,4.1概 述,组合逻辑电路的特点,组合逻辑电路:任何时刻,输出状态只决定于同一时刻的输入状态的组合,而与电路原来状态无关的的逻辑电路。,4.2.1 组合逻辑电路的分析方法 分析步骤:1. 由逻辑图逐级写出各输出端的逻辑表达式2. 化简(最简与或式)和变换各逻辑表达式3. 列出真值表4. 根据真值表和逻辑表达式对电路进行分析,并确定电路的功能,4.2 组合逻辑电路的分析方法和设计方法,4.2.2 组合逻辑电路的设计过程,设计步骤: 1.逻辑抽象:分析
2、问题的因果关系,确定输入输出变量,定义输入输出逻辑状态的含义 2.列真值表 3.从真值表表写逻辑表达式 4.化简或变换表达式 5.画逻辑电路图,1.设计一个表决电路,要求输出信号的电平与三个输入信号中的多数电平一致。,2.用与非门设计四变量的多数表决电路。当输入变量a,b,c,d有3个或3个以上为1时输出为1,输入为其他状态时输出为0.,3.交通信号灯的正常工作状态与故障状态,4.设计一个路灯控制电路,要求实现的功能是:当总电源开关闭合时,安装在三个不同地方的三个开关都能独立地将灯打开或熄灭;当总电源开关断开时,路灯不亮。,4.3.1 编码器 编码:将一组信号按一定规律编码,每一组代码都有确定
3、的含义。编码器:实现编码功能的逻辑电路。,一、普通编码器 任何时刻只允许输入一个编码信号,否则输出将发生混乱。,4.3 若干常用组合逻辑电路,3位二进制(8线3线)编码器,二、优先编码器 在优先编码器电路中,允许同时输入两个以上的编码信号。 不过在设计优先编码器是已经将所有的输入信号按优先顺序排了队,当几个输入信号同时出现时,只对其中优先权最高的一个进行编码。,8线3线优先编码器74ls148的逻辑图,功能分析: 1.s片选端(选通输入端) s=0时,正常工作; s=1时,所有输出为高电平。 2.ys无编码指示端(选通输出端) ys=0时,表示电路工作,但无编码输入; ys=1,且s=0时,表
4、示电路工作且有编码。 3.yex扩展端 yex=0时,表示电路工作,且有编码输入; yex=1,且s=0时,表示电路工作但无编码。,用两片74ls148接成的16线4线优先编码器,二十进制优先编码器74ls147的逻辑图,4.3.2 译码器译码:将具有特定含义的输入代码转换成相应的输出信号译码器:实现译码功能的逻辑电路。译码器主要有二进制、二十进制等。,3位二进制(3线8线)译码器的框图,1.二进制译码器 输入:二进制代码; 输出:与代码一一对应的高低电平信号。,用二极管与门阵列组成的3线8线译码器,用与非门组成的3线8线译码器74ls138,用两片74ls138接成的4线16线译码器,2.二
5、十进制译码器74ls42,3.显示译码器(1)半导体数码管bs201a (a)外形图 (b)等效电路,(2) 液晶显示器的结构及符号(a)未加电场时 (b)加电场以后 (c)符号,bcd七段显示译码器7448的逻辑图,3.用二进制译码器实现组合逻辑函数 (一)基本原理 (1)二进制译码器的特点 功能特点:二进制译码器的输出端提供了输入变量的全部最小项。 电路结构特点:译码器的基本电路是由与门组成的阵列。 (2)组合逻辑函数的标准与非与非式,(二)基本步骤 (1)选择集成二进制译码器 函数变量数与译码器输入二进制代码位数相等。 (2) 写出函数的标准与非与非式 (3) 确认译码器和与非门输入信号
6、的表达式 (4)画连线图 例:74ls138:3线8线,4.3.3 数据选择器,输入数据,选择控制信号,在多路数据传送过程中,能够根据需要将其中任意一路挑选出来的电路,叫做数据选择器,也称为多路选择器或多路开关。,采用cmos传输门结构的数据选择器cc14539,双4选1数据选择器74ls153,用两个4选1数据选择器接成的8选1数据选择器,用数据选择器实现组合逻辑函数 (一)基本原理 1.数据选择器输出信号逻辑表达式的一般形式 2.数据选择器输出信号逻辑表达式的主要特点 具有标准与或表达式的形式;提供了地址变量的全部最小项;一般情况下,di可当成一个变量处理;受选通信号控制。 3.组合逻辑函
7、数的标准表达形式,(二)基本步骤 1. 确定应选用的数据选择器 2.根据n=k-1或n=k确定数据选择器的类型和型号,n是选择器地址码,k是函数的变量个数。 3.写逻辑表达式 写出函数的标准与或表达式和选择器输出信号的表达式。 4.求选择器输入变量的表达式 5.画连线图,应用举例:74ls151八选一;74ls153双四选一;74ls150十六选一,1.画出用数据选择器实现函数y=ab+bc+ca的连线图. 例4.3.5 试用4选1数据选择器实现交通信号灯监视电路。 例4.3.6 试用8选1数据选择器产生三变量逻辑函数,4.3.4 加法器一、1位加法器(一)半加器 半加器:半加器是不考虑低位进
8、位的一位二进制加法器。,半加器(a)逻辑图 (b)符号,(二)全加器全加器是考虑了低位进位的一位二进制加法器,双全加器74ls183 (a)1/2逻辑图 (b)图形符号,4位串行进位加法器 把全加器的进位输出接下一位全加器的进位输入,可构成多位加法器。,对于串行4位加法器,从数据给出到得出结果,约需4个全加器的延时,因为高位的加运算只有在低位运算结果(进位输出)得出后才能进行,所以速度较慢。,4位超前进位加法器74ls283 的逻辑图,实际上,加法电路中各位的进位信号由专门的进位信号产生电路(进位门)同时产生。 只要各位数据和最低位进位同时输入,各位之间的进位信号与和就能同时产生。,3.2.2
9、 数值比较器一、1位数值比较器,二、4位数值比较器 多位二进制比较,如果高位已比较出“”或“”, 低位不需要进一步比较, 否则要进一步比较低位数据。,4位数值比较器cc14585的逻辑图,将两片cc14585 接成8位数值比较器,yab=ya=b+yab,三、集成数值比较器,4.4 组合逻辑电路中的竞争冒险现象4.4.1 竞争冒险现象及其成因,由于竞争而产生的尖峰脉冲,将门电路两个输入信号同时向相反的逻辑电平跳变(一个从1变为0,另一个从0变为1)的现象称为竞争由于竞争而在电路输出端可能产生尖峰脉冲的现象称为竞争-冒险。竞争-冒险产生的原因:1.信号a、b不可能突变,状态改变要经历一段极短的过渡时间。2.信号a、b改变状态的时间有先有后,因为它们经过的传输路径长短不同,门电路的传输时间也不可能完全一样。,2线4线译码器中的竞争冒险现象 (a)电路图 (b)电压波形图,同一输入变量经不同途径到达输出门的情况(m、n 均为正整数),4.4.2 检查竞争冒险现象的方法,在输入变量每次只有一个改变状态的情况下,可以通过逻辑函数式判断组合逻辑电路是否有竞争冒险现象的存在。,这种方法虽然简单,但局限性太大,因
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 订单交付延期原因回复函(5篇)范文
- 丹参的毕业论文
- 2026重庆广播电视传媒集团股份公司所属企业招聘4人笔试模拟试题及答案解析
- 数据资料公开透明及可靠披露承诺书8篇
- 2026中国海洋大学海德学院招聘2人(山东)笔试备考题库及答案解析
- 小学家长委员会换届流程规范性-基于2023年家委选举会议记录
- 2026年市场营销活动效果总结报告
- 2026年物业工程人员专业技能培训方案
- 智能医疗安全服务承诺书(9篇)
- 2026广东东莞私立学校初中教师招聘9人笔试参考题库及答案解析
- 新能源汽车电池介绍课件
- 生物药物分析所有课件便于打印
- 车库拆除工程施工方案
- EXCEL培训-EXCEL函数教程
- 呼吸系统解剖生理学课件
- 烧结烟气循环
- 消防供水设施课件
- 市场监督管理行政处罚程序规定解读
- FZ/T 94005-1991刚性剑杆织机
- 信用风险度量第六章-KMV模型课件
- 混合ic测试技术-第三章dac与
评论
0/150
提交评论