电路板布局布线要求及规律.ppt_第1页
电路板布局布线要求及规律.ppt_第2页
电路板布局布线要求及规律.ppt_第3页
电路板布局布线要求及规律.ppt_第4页
电路板布局布线要求及规律.ppt_第5页
已阅读5页,还剩39页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、2020/8/7,Hwadee,1,电子类学生面临的职业选择,从大的方面分四大类:调试级、硬件级、软件级、系统级,从技术层面讲调试级是硬件级的基础,硬件级是软件级的基础 从需求量上讲:大量需要调试级和硬件级人员,他们广泛活跃在生产,工程,维修,开发等众多岗位,2020/8/7,Hwadee,2,为什么要学习电路板设计?,电子产品过程中大量需要调试及硬件相关技术人员,电子产品核心硬件以电路板形式存在。 具有产品硬件设计基本思想,深入理解原理是从事调试及相关硬件技术工作的关键。 对于众多电子产品,找到通用的电路板设计规律比较困难,希望能理解实质并针对具体设计灵活应用,2020/8/7,Hwadee

2、,3,电路板设计目标分析,电气性能 可生产性能 性价比 稳定性(包括干扰) 可维护性能 观赏性,原理图设计目标?,2020/8/7,Hwadee,4,水平分级与实训目标,入门级:了解部分概念,具有部分知识基础 工具级:对相应设计工具有较好掌握 生产级(工艺级):设计能考虑生产工艺及维修安装要求 电气级(系统级):考虑电气属性,系统能稳定可靠工作,成本优化(我们的目标),2020/8/7,Hwadee,5,硬件设计不等于protel使用,某些人由于种种原因容易把protel的操作等同于电路板设计 熟练操作protel并不等于能设计出好的PCB板 PCB的设计是电子工程技术人员的基本技能,PCB板

3、设计人员经验等)必需有扎实的基础(材料知识,工艺知识,电路知识,工程及调试,2020/8/7,Hwadee,6,自动布线与手工布线,在做电子产品时,基本上不会用自动布线,自动布线一方面由于算法的原因,无法象手工布线那样按照设计者的意愿做,另外一方面,即使自动布线了,最后还得手工更改线路,因此还不如直接手工布线更好。 即使采用自动布线,也需要对开发平台相当熟悉(规则设置),且有相当深入的手工布局布线经验(自动布线完后必需进行手工调整,必需对结果进行判断是否投产)。 本项目必需手工布局布线完成,希望大家细心体会,终有收获。,2020/8/7,Hwadee,7,元件布局,使用交互式布局将元件打散 T

4、ools Interactive Placement Align Left 使用鼠标左键将各元件外形拖动到满意的位置,必要时可以配合键盘空格键将元件外形旋转。 注:非必要时不要对元件外形进行翻转操作(键盘X键和Y键),否则就必须将元件放置在电路板的另外一个焊接面上 对位置要求严格的器件使用坐标定位 可使用参考点进行有规律快速布局,2020/8/7,Hwadee,8,元件布局纲要,考虑整体美观:一个产品的成功与否,一是要注重内在质量,二是兼顾整体的美观,两者都较完美才能认为该产品是成功的 一个PCB板上,元件的布局要求均衡,疏密有序,不能头重脚轻 元件放置顺序:首先放置与机械结构、机械尺寸紧密相

5、关或位置固定的元器件,再放特殊的、体积大的占据面积的元件和系统电路的核心元件,最后放小元件,2020/8/7,Hwadee,9,元件布局纲要,印制板尺寸是否正确,能否与结构配合,是否符合PCB制造工艺要求 元件在二维、三维空间上有无冲突 需经常更换的元件能否方便的更换 对于大板子应在中间多加固定螺丝孔;板上有重的器件或 较大的接插件等受力器件边上也应加固定螺丝孔;有需要 的话可在适当位置放上一些测试用焊盘;最好在原理图 中就加上;将过小的焊盘、过孔改大。 将所有固定螺丝孔、焊盘的网络定义到地或保护地等,2020/8/7,Hwadee,10,元件布局纲要,热敏元件与发热元件之间是否有适当的距离,

6、在需要散热的地方,空气是否通畅,是否需加散热器; 板上有发热较多的器件时应考虑加散热器甚至轴流风 机,风机向内吹时散热效果好,但板子很会脏所以一般还是向外排风较为多见,并与周围电解电容、晶振、锗管等怕热元件隔开一定的距离。 竖放的板子应把发热元件放置在板的最上面。 双面放器件时底层不得放发热元件。,元件布局纲要,2020/8/7,Hwadee,11,对于单面板器件一律放顶层; 双面板或多层板器件一般放顶层只有在器件过密时才能把一些高度有限并且发热量少的器件如贴片电阻贴片电容贴片IC 等放在底层。由于器件放置时有些是可以上下重叠的,有些器件的封装边框画 得比实际的器件尺寸要略大如0805 使得部

7、分器件封装放置时可以有边框相碰甚至有部分重叠。 所以设计规则检查DRC 里的Report 和Online这两项的Component Clearance 一般不选,2020/8/7,Hwadee,12,元件布局误区,插头、插座与结构设计是否矛盾; 调整可调元件是否方便; 信号流程是否顺畅且互连最短; 线路的干扰问题是否有所考虑。 强弱电分离、高低频分离、数模分离(包括空间的和连接两层意思)。 功率分布、热分布合理 元件定位随意,造成布线不方便或不美观 应辩证地处理好布局和布线的关系,2020/8/7,Hwadee,13,电压波动及计算,开关电流和电源寄生的高频电压噪声计算公式 (V是在器件处观测

8、到的电压波动,I是开关电流。Z是在器件处观测到的整个电源供电系统电源与地之间的输入阻抗),Z,器件,2020/8/7,Hwadee,14,电抗的作用,在数字系统中由于电流的脉动性,因此电抗(主要指L)的影响不容忽视 电容的影响?,负载,供电,2020/8/7,Hwadee,15,电感的影响,导线本身的电感造成的电压波动 电流环路造成电磁的吸收和发射,2020/8/7,Hwadee,16,数字电路中电容的使用,利用其隔直通交的特性去干扰(去耦电容) 利用其贮能特性,2020/8/7,Hwadee,17,去耦电容作用基理,芯片旁放置的小电容,减小了电源到芯片Vcc管脚之间的走线长度,从而减少环路面

9、积。 注:去耦电容为PCB上的芯片提供“高频”电流,而电源提供“低频”电流,Z,器件,2020/8/7,Hwadee,18,1、有源器件在开关时产生的高频开关噪声将沿着电源线传播,去耦电容的主要作用就是减少开关噪声在板上的传播和将噪声引导到地。去耦电容去除高频如RF信号的干扰,干扰的方式是通过电磁辐射。 2、另芯片附近的电容还有蓄能的作用,如果 从微观来看,高频器件在工作的时候,其电流是不连续的, 而且频率很高,而器件的VCC到总电源有一段距离,即使 距离不长,在频率很高的情况下,阻抗Z=JWL+R,线路电 感的影响也会很大,会导致器件在需要电流的时候,不能 及时共给,去偶电容弥补此。,202

10、0/8/7,Hwadee,19,电源去耦电容设计,容量计算:C=I/(dV/dt) 。与芯片所需电流成正比,与信号上升时间(频率)成反比,一般给104(10M以下),103(1050M),102(50M以上) 位置选择:需要放置在能够最小化电容和芯片间走线电感的地方,建议靠近芯片电源引脚放置,且要连接到芯片本级地。,2020/8/7,Hwadee,20,电源去耦电容设计示例,VCC,VCC,VCC,GND,GND,GND,去耦电容,去耦电容,哪一种接法正确,2020/8/7,Hwadee,21,电容的贮能作用,在电路设计过程中,往往会遇到大功率开关型器件(如扫描显示驱动板中行管),其具有脉动性

11、和电流大的特性,处理不好会影响整个电路工作性能 处理办法:在脉冲电流需求大的地方放置大容量电容可以达到及时补充能量和减小电流波动影响环路的作用,2020/8/7,Hwadee,22,电源设计目标,电源与地之间的输入阻抗是用来衡量电源供电系统特性的一个重要的观测量。 一个低阻的电源供电系统(从直流到交流)是获得低电压波动的关键 减少电感作用,增加电容作用,消除或降低谐振峰,2020/8/7,Hwadee,23,电源设计准则,为了降低电源供电系统的阻抗,应遵循以下一些设计准则: 1. 降低电源和地板层(线)之间的间距; 2. 尽量加宽电源、地线宽度或增大平板的尺寸; 3. 提高填充介质的介电常数;

12、 4. 采用多对电源和地板层。 5. 在数字电路中推荐电源线采用树形设计 由于制造或一些其他的设计考虑,设计工程师还需要用一些较为灵活的有效的方法来改变电源供电系统的阻抗。为了减小阻抗并且消除那些谐振峰,在PCB上放置分立的去耦电容便成为常用的方法,2020/8/7,Hwadee,24,地线的实质,定义1:地线(指信号地)是作为电路电位基准点的等电位体。在频率较高的数字电路中这个定义是不符合实际情况的。实际地线上的电位并不是恒定的。 定义2:信号流回源的低阻抗路径。这个定义中突出了地线中电流的流动,比较适合频率较高的数字电路。 我们应该将地线上的电位想象成像大海中的波浪一样,此起彼伏。,202

13、0/8/7,Hwadee,25,地线电压波动,因为地线的阻抗总不会是零,当一个电流通过有限阻抗时,就会产生电压降。 在实际电路中,造成电磁干扰的信号往往是脉冲信号,脉冲信号包含丰富的高频成分,因此会在地线上产生较大的电压降。这种电位差完全可能造成电路的误动作 。,2020/8/7,Hwadee,26,地环路干扰示意图,设备1,设备2,信号线,大地,2020/8/7,Hwadee,27,加粗接地线与大面积铺地,若接地线很细,接地电位则随电流的变化而变化,致使电子设备的定时信号电平不稳,抗噪声性能变坏,地线加粗可以减小地线阻抗,从而减小波动。 在频率较高的数字电路中将PCB上所有不用面积均布设为地

14、线,以减少地线中的感抗,从而削弱在地线上产生的高频信号,并对电场干扰起到屏蔽作用。,2020/8/7,Hwadee,28,模拟地与数字地,特点:数字电路的频率高,模拟电路的敏感度强 高频的信号线尽可能远离敏感的模拟电路器件 最好让数字地和模拟地完全分开 如PCB地线只有一个输出结点,最好让PCB内部数字地和模拟地分开互不相连,只是在PCB与外界连接的接口处(如插头等)进行一点短接,2020/8/7,Hwadee,29,电源与地线的紧密耦合设计,不好,比较好,最好,2020/8/7,Hwadee,30,线长,硐膜线应尽可能短,高频线更应如此。 硐膜线拐角处应为圆角或斜角 双面走线时,两面导线应相

15、互垂直、斜交或弯曲走线,避免平行减少寄生电容,2020/8/7,Hwadee,31,线宽设计,铜膜线宽度应以满足电气特性参数而又便于生产为准则,其最小值取决于流过它的电流,一般不宜小于0.2mm 与使用环境温度、导线阻抗、元件数、过孔数以及运行频率等因素有关 经验公式:0.15线宽(W)=A 导线宽度能宽不细,一般信号线推荐使用10mil线宽,2020/8/7,Hwadee,32,2020/8/7,Hwadee,33,减小布线阻抗,重要的信号线可增加线宽降低其特性阻抗 关键的信号线可采用平行地线的方法隔离 尽量减少过孔数量,2020/8/7,Hwadee,34,强弱信号尽量远离,电源线,信号c

16、lk,不好的布线,2020/8/7,Hwadee,35,相邻两面采用#字型布线,这样布线有那些优点?,2020/8/7,Hwadee,36,常见走线对比,2020/8/7,Hwadee,37,常见走线对比,2020/8/7,Hwadee,38,常见走线对比,2020/8/7,Hwadee,39,设置好布局布线规则,使用层面、各组线宽、过孔、间距、布线的拓朴结构等部分规则可通过Design-Rules,2020/8/7,Hwadee,40,布局布线小结,布局应考虑哪些因素? 电气 工艺 布线 在布线过程中如何处理电源线、地线、信号线(应分重要级)以及它们之间的关系?,2020/8/7,Hwadee,41,快速布线方法,采用copy方式布线 尽量利用系统的自动删除回路线来修改走线 利用来翻层自动增加过孔 走线过程中使用TAB键来快速改变线宽,2020/8/7,Hwadee,42,检查PCB,PCB布线完成后先手工检查以下内容 电源线和地线的宽度是否合适,电源线和地线之间是否

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论