基于单片机和FPGA的位同步信号提取.doc

收藏

预览图
编号:99451    类型:共享资源    大小:11.98MB    格式:DOC    上传时间:2013-11-18 上传人:专**** IP属地:江苏
3.6
积分
关 键 词:
教育专区 开题报告 精品文档 基于单片
资源描述:
xxx学院毕业设计论文题目:基于单片机和FPGA的位同步信号提取专业班级:xx学生姓名:x学号:xx完成日期:2x年6月指导教师:xx实验师评阅教师:20xx年6月2xxx学院应用技术学院毕业设计(论文)诚信承诺书本人慎重承诺和声明:所撰写的《基于单片机和FPGA的位同步信号提取》是在指导老师的指导下自主完成,文中所有引文或引用数据、图表均已注解说明来源,本人愿意为由此引起的后果承担责任。设计(论文)的研究成果归属学校所有。学生(签名)年月日xxx学院应用技术学院毕业设计(论文)任务书设计(论文)题目:基于单片机和FPGA的位同步信号提取姓名x专业x班级x学号16指导老师x职称实验师教研室主任x一、基本任务及要求:本课题是设计一具有通用性的输入信号的位同步提取系统,系统可以实现10HZ~1MHZ的信号同步。使用单片机进行实时控制现场可编程逻辑门阵列FPGA完成位同步信号提取,通过理论和实验研究,完成硬件电路和软件设计并试制样机,要求完成:1、单片机实时控制FPGA,完成实时频率跟踪测量和自动锁相;2、在FPGA内部,设计完成以下部分:A、全数字锁相环DPLL,主要包含:数控振荡器、鉴相器、可控模分频器B、LED动态扫描电路、FPGA和单片机的数字接口,以完成两者之间的数字传递3、设计辅助电路:键盘、LED;二、进度安排及完成时间:(1)第二周至第四周:查阅资料、撰写文献综述和开题报告;(2)第五周至第六周:毕业实习;(3)第六周至第七周:项目设计的总体框架:各个模块以及各个模块之间的关系确定,各个模块的方案选择与各个模块的所用主要器件的确定;(4)第八周至第十三周:各个模块的主要器件熟悉及相关知识的熟悉;各个模块的具体任务实现:硬件电路、软件编程;(5)第十四周至第十五周:系统的总体仿真与调试(6)第十六周至第十七周:撰写设计说明书;(7)第十八周:毕业设计答辩;基于单片机和FPGA的位同步信号提取目录摘要...........................................................................................................错误!未定义书签。Abstract......................................................................................................错误!未定义书签。引言.........................................................................................................错误!未定义书签。第1章绪论...........................................................................................错误!未定义书签。1.1位同步技术当前的发展..............................................................错误!未定义书签。1.2EDA简介..................................................................................................................31.38051型单片机...........................................................................错误!未定义书签。1.4FPGA器件简介.........................................................................错误!未定义书签。1.4.1FPGA器件的发展..........................................................错误!未定义书签。1.4.2FPGA器件的结构..........................................................错误!未定义书签。1.4.3Altera器件及EPM7064.................................................错误!未定义书签。1.5FPGA开发过程简介.................................................................错误!未定义书签。1.6C语言........................................................................................错误!未定义书签。1.7VerilogHDL................................................................................错误!未定义书签。1.8MAX+PLUSII概述.................................................................错误!未定义书签。第2章系统组成结构.............................................................................错误!未定义书签。2.1单片机模块..................................................................................错误!未定义书签。2.2键盘模块......................................................................................错误!未定义书签。2.3测频、输出显示模块..................................................................错误!未定义书签。2.4数字锁相环(DPLL)模块.............................................................错误!未定义书签。第3章各模块的具体设计及实现.........................................................错误!未定义书签。3.1单片机模块的设计与实现..........................................................错误!未定义书签。3.2键盘模块的设计与实现..............................................................错误!未定义书签。3.2.1设计中问题和解决方法...................................................错误!未定义书签。3.2.2键盘设计的软件设计.......................................................错误!未定义书签。3.3测频、输出显示模块的设计与实现..........................................错误!未定义书签。3.3.1测频部分...........................................................................错误!未定义书签。3.3.1.1测频电路的设计实现............................................错误!未定义书签。3.3.1.2测频模块的软件设计............................................错误!未定义书签。3.3.2显示部分...........................................................................错误!未定义书签。3.3.2.17448芯片介绍........................................................错误!未定义书签。
内容简介:
-
温馨提示:
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
2: 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
3.本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
提示  人人文库网所有资源均是用户自行上传分享,仅供网友学习交流,未经上传用户书面授权,请勿作他用。
关于本文
本文标题:基于单片机和FPGA的位同步信号提取.doc
链接地址:https://www.renrendoc.com/p-99451.html

官方联系方式

2:不支持迅雷下载,请使用浏览器下载   
3:不支持QQ浏览器下载,请用其他浏览器   
4:下载后的文档和图纸-无水印   
5:文档经过压缩,下载后原文更清晰   
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

网站客服QQ:2881952447     

copyright@ 2020-2024  renrendoc.com 人人文库版权所有   联系电话:400-852-1180

备案号:蜀ICP备2022000484号-2       经营许可证: 川B2-20220663       公网安备川公网安备: 51019002004831号

本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知人人文库网,我们立即给予删除!