数字电子技术试卷.doc_第1页
数字电子技术试卷.doc_第2页
数字电子技术试卷.doc_第3页
数字电子技术试卷.doc_第4页
数字电子技术试卷.doc_第5页
已阅读5页,还剩2页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

长江大学试卷 学院 班级 学号 姓名 .密封.线.20082009学年 第1学期数字电子技术课程考试试卷(A卷)注意:1、本试卷共 6 页; 2、考试时间: 120分钟 3、姓名、学号必须写在指定地方;4、考试方式:闭卷题号一二三四五六七八总分得分 阅卷人得分一、填空题 (共22分) 1(10分)将十进制数(127)10化成二进制数( )、八进制数 ( )、十六进制数( ) 、8421BCD码 ( ) 、5421BCD码 ( )。 2(2分)已知转换电路中,当输入数字量为10000000时,输出电压为6.4V,则当输入为01010000时,其输出电压为()。 3(2分) (+1110)2 的原码、反码和补码分别为 ( )。 4(2分)有符号二进制补码11101000所表示的十进制数为( )。5(2分)用边沿JK触发器构成二分频电路时的J、K信号为( )。6(2分)的存储器有()根数据线,()根地址线,若该存储器的起始地址为,则最高地址为(),欲将该存储器扩展为的存储系统,需要的存储器()个。7(2分)电路如图1所示,该电路为( )(单稳态触发器,多谐振荡器)。若为单稳态触发器,则输出脉冲宽度的表达式TW为( );若为多谐振荡器,则其振荡周期的表达式T为( )。U08 476 32 1 VCC555ViRC 图1二、( 8分) 用代数法将下列函数化简为最简与或表达式 (1) (2) 三、( 8分) 用卡诺图将下列函数化简为最简与或表达式。(1)(2)四、长江大学试卷 学院 班级 学号 姓名 .密封.线.(12分)组合逻辑电路如图2(a)所示,(1) 写出逻辑函数表达式;(2) 画出真值表;(3) 确定电路的逻辑功能;(4) 用译码器74LS138(见图2(b),其中A2为最高位)和必要的逻辑门实现该逻辑函数。 图2(a)图2(b)五、( 10分) 设计一个3输入的组合逻辑电路:当输入的二进制码小于3时,输出为0;输入大于等于3时,输出为1。(1)采用2输入与非门实现;(2)采用8选1数据选择器74LS151(其中A2为最高位,见图3) 实现。图3六、(15分)时序逻辑电路如图4所示,(1)写出驱动方程(激励方程)、时钟方程、状态方程和输出方程。(2)画出完整的状态转换图(顺序按排列)。(3)确定电路的逻辑功能。(4)检查能否自启动。图4七、(20分)74HCT161计数器如图5(a)所示,(1)试采用反馈清零法设计一个8进制计数器。(2)电路如图5(b)、(c)、(d)所示,试确定它是几进制计数器。说明:74HCT161、74LS90的功能表见最后一页。 图5(a) 图5(b)图5(c)&CPCPA QA QB QC QDCPB 74LS90 R0(1) R0(2) S9(1) S9(2) CPA QA QB QC QDCPB 74LS90 R0(1) R0(2) S9(1) S9(2) 图5(d)八、(5分)某控制系统要求产生的信号、与系统时钟CP的时序关系如图6 所示,试用4位二进制计数器7

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论