




已阅读5页,还剩28页未读, 继续免费阅读
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
第1章 数字逻辑基础思考题及习题1-1 数字信号和模拟信号的区别是什么?各有什么特点? 1-2 写出N进制数的表达式,并说明各字母的意义。1-3 二进制数和十六进制数的关系是什么?1-4 什么是BCD码?有哪些常用码?有权码和无权码的区别是什么?1-5 二进制带符号数是如何用原码、反码和补码的形式表示的?1-6 说出5种复合逻辑运算,分别写出它们的逻辑式并画出逻辑符号。1-7 总结并说明:(1)从逻辑式列出真值表的方法;(2)从逻辑真值表写出逻辑式的方法;(3)由逻辑式画出逻辑图的方法;(4)由逻辑图写出逻辑式的方法。1-8 为什么要进行逻辑式的化简?化简逻辑函数有哪些方法?各有什么特点?1-9 用公式法化简逻辑式有几种方法?1-10 什么是约束项,什么是任意项?1-11 比较下面几组数的大小,找出最大数和最小数并用二进制数分别表示出来。(1)(39)10; (101101)2; (2E)16(2)(110010)2; (51)10; (34)16(3)(246)10; (E9)16; (100100100)2(4)(AF)16; (101111000)BCD; (174)101-12 将下面各数转换为等值的十进制数。(1)(1101011)2 (2) (1011.011)2 (3) (372.105 )8 (4) (0.704 )8(5)(8C)16 (6) (6B.48)161-13 将下面的十进制数依次化为等值的二进制数(保留四位小数)。(1)(83.28)10 (2)(63.375) 10 (3)(200.6125) 10 (4)(30.4) 10(5)(127)10 (6) (0.39)101-14 将下列带符号数分别表示成原码、反码和补码形式。(1) (+1011010)2 (2) (-1101100)2 (3) (-1111111)2 (4) (-0000001)21-15 将下列反码和补码形式的二进制数变成带符号的十进制数.。(1)(01001001)反 (2)(10010010)反 (3)(10000000)补 (4)(11100101)补1-16 列出下列各逻辑函数的真值表。(1); (2) ; (3)题表P1-171-17根据题表P1-17中Y0、Y1、Y2的真值表,分别写出Y0、Y1、Y2的最小项逻辑表达式。A B CY0Y1Y20 0 00 1 00 0 10 1 10 1 01 0 10 1 10 0 01 0 01 1 11 0 11 1 01 1 00 0 01 1 11 1 11-18列出下述问题的真值表,并写出逻辑式。(1)一个电路有A、B、C 三个输入信号,如果三个输入信号均为0或其中一个为1时,输出信号Y=1,其余情况下,输出Y=0。(2)一个电路有A、B、C三个输入信号,当三个输入信号出现奇数个1时,输出Z为1,其余情况下,输出为0。(3)一个电路有三个输入端A、B、C,当其中有两个输入端为1时,输出F为1,其余情况输出为0。(4)有三个温度探测器,当探测的温度超过60时,输出控制信号为1;如果探测的温度低于60时,输出控制信号为0。当有两个或两个以上的温度探测器输出为1时,总控制器输出1信号,自动控制调控设备,使温度降低到60以下。试写出总控制器的真值表和逻辑式。1-19 将下列函数式变成异与表达式(1);(2)1-20 证明下列等式。(1)(2)(3)1-21 用代数法将下列函数化简为最简与-或式。(1)(2)(3)(4)(5)(6)(7)(8)1-22 求下列逻辑函数的反函数(1) (2)(3) (4)1-23 求下列逻辑函数的对偶式(1) (2)(3) (4)1-24 将下列各逻辑式化为最小项之和的形式(1) (2)(3) (4)1-25 将下列各逻辑式变换为最大项之积的形式(1) (2) (3)1-26 用K图化简法将下列逻辑函数化为最简与-或式(1)(2)(3)(4)1-27 用K图化简法将下列逻辑函数化为最简或-与式(1)(2)(3)(4)1-28 用K图化简法将下列逻辑函数化为最简与-或-非式(1)(2)(3)(4)1-29 选择证明方法,证明下列逻辑等式成立(1) (2) (3) (4) 1-30 用K图将下列具有约束条件的逻辑函数化为最简“与-或”逻辑式。(1) 给定约束条件为: (2) 给定约束条件为: (3) (4) 1-31 用K图完成下列函数运算(1)(2)(3)1-32 用K图法化简下列函数,写出最简与-或式。(1)(2)(3)第2章 晶体管开关与逻辑门电路思考题及习题2-1 二极管、三极管用于数字电路与用于模拟电路有什么不同?2-2 三极管工作在截止、饱和、放大状态的外部条件各是什么?2-3 MOS管工作在截止、恒流、线性区的外部条件各是什么?2-4 二极管电路如题图P2-4(a)所示,输入信号如图(b)所示,vI5sint(V)。假设二极管是理想二极管,试画出输出 vO的波形。若考虑二极管的导通压降VD=0.7V,画出输出vO的波形。2-5 二极管开关电路如题图P2-5所示。二极管导通电压为0.7V,试分析输入端vA、vB分别为0V和5V时管子的工作状态,输出电压vO?题图P2-4题图P2-52-6 题图P2-6(a)所示电路,二极管为理想二极管,图(b)是输入信号vI=10sint(V),试分析二极管的工作状态并画出输出vO的波形。题图P2-62-7 三极管电路如题图P2-7所示。管子=20,饱和时,VBE=0.7V,VCES=0.3V。试问vI分别为0V、2V、5V时管子的工作状态,输出电压vO=?2-8 题图P2-8(a)、(b)所示三极管电路,T1为NPN型硅管,其基极导通电压为0.5V,饱和时,VBE=0.7V,VCES=0.3V;T2为PNP型锗管,其基极导通电压为 0.V,饱和时,VBE=0.2V,VCES=0.1V。试问: (1)两管子截止和饱和时,对应输入电压vI的极限值是多少?(2)vI分别为2V和4V时,分析两管的工作状态,对应的输出电压vO=?题图P2-7题图P2-82-9 题图P2-9所示三极管电路,已知管子开始导通时基极电压为0.5V,饱和时,VBE=0.7V,VCES=0.3V。试问:(1)vI分别为0.3V和10V时,对应的输出电压vO=?(2)管子刚进入截止区和饱和区时,对应输入电压vI=?2-10 已知三极管电路如题图P2-10,其中三极管的=20,饱和时VBE=0.7V,VCES=0.3V。试问输入vI分别为1V、2V、3V时,三极管工作在什么状态?对应的输出vO=?题图P2-9题图P2-102-11 用逻辑式表示题图P2-11所示开关电路的逻辑关系(设开关闭合和灯亮为1,否则为0),并用逻辑符号画出逻辑图。题图P2-112-12 根据输入信号波形,画出题图P2-12所示各电路的输出波形。题图P2-122-13 题图P2-13示出了两种开路门的电路,分析它们的逻辑功能,画出各相应的逻辑符号。题图P2-132-14 题图P2-14所示CMOS反相器电路,若NMOS和PMOS管开启电压,导通电阻rON=500,试问:(1)vI分别为0V和10V时,对应的输出vO=?(2)若将PMOS管改为10k上拉电阻,上述输入下,输出vO=?(3)上述两种电路输出vO有何不同?2-15 写出题图P2-15(a)、(b)电路的输出表达式,说明两个电路功能上有哪些不同之处,并说明用途。题图P2-14题图P2-152-16 判断题图P2-16所示各电路的逻辑功能。题图P2-162-17 题图P2-17给出了CC4007的电路图和引出端号。试用该电路组成以下电路。并说明如何连线:(1)三反相器;(2)三输入或非门;(3)三输入与非门;(4)大吸收电流(灌电流)驱动器;(5)大供给电流(拉电流)驱动器;(6)单刀双向模拟开关(即CMOS传输门)。题图P2-172-18 写出题图P2-18各电路的逻辑表达式,并对应图(d)输入波形画出各输出波形。题图P2-182-19 现有四2输入与非门CC4011和四2输入或非门CC4001各一块,图2-19是它们的封装引脚示意图。试问实现Y1=ABCD和Y2=A+B+C+D,该如何连接电路,画出连线图。题图P2-192-20 说明CMOS与非门和TTL与非门的电气特性有何不同?为什么CMOS输入端不能悬空?TTL输入端一般不串接大电阻?第3章 组合逻辑电路思考题和习题3-1 什么叫组合逻辑电路?其电路结构特点是什么?3-2 简答组合逻辑电路的一般分析方法和步骤。3-3 简答组合逻辑电路的一般设计方法和步骤。3-4 编码器的主要功能是什么?3-5 为什么普通编码器在任何时刻只允许输入一个编码信号?什么叫优先编码器?它的工作特点是什么?3-6 编码器和译码器有何不同?3-7 七段LED数码管分为哪几种类型?工作特点有何不同?3-8 数据分配器和数据选择器的区别是什么?3-9 编码器、译码器、数据选择器、比较器集成组件一般具有扩展输入端,如何扩展?3-10 串行进位和超前进位加法器的进位原理区别是什么?3-11 奇偶产生/校验电路用于产生校验码和用于检验错误码,输入输出信号的意义和接法有何区别?3-12 简述用MSI设计组合逻辑电路的步骤。3-13 数据选择器、译码器均可以实现逻辑函数,二者有何区别?3-14 什么叫冒险?组合电路存在冒险的原因是什么?为什么要避免和消除冒险?有哪几种方法?3-15 试分析题图P3-15所示电路的逻辑功能。3-16 逻辑电路如题图P3-16所示,试分析其逻辑功能。题图P3-15题图P3-163-17 分析题图P3-17所示电路的逻辑功能。3-18 逻辑电路如题图P3-18所示,试分析其逻辑功能。3-19 某组合逻辑电路如题图P3-19所示,试分析该电路的逻辑功能。题图P3-17题图P3-18题图P3-193-20 分别用与非门设计如下电路:(1) 三变量的奇数电路(三变量中有奇数个1时,输出为1)。(2) 三变量的偶数电路(三变量中有偶数个1时,输出为1。全0为偶数个1)。3-21 试画出用“与非”门和反相器实现下列逻辑函数的逻辑图。(1) (2) (3) (4) 3-22 试画出用“或非”门和反相器实现下列逻辑函数的逻辑图。(1) (2) (3) (4) 题表P3-233-23 按题表P3-23编码表完成题图P3-23中从编码器输入线和与非门输入端的连线。开关位置输出Q2Q1Q000 0 010 0 120 1 030 1 141 0 051 0 1题图P3-233-24 用门电路设计一个将4位二进制数码转换为4位格雷码的逻辑电路。3-25 用门电路设计一个将余3码变换为8421BCD码的组合逻辑电路。3-26 试用四位加法器CT74283设计一个将余3码转换成8421BCD码的电路。3-27 用门电路设计一个三输入,三输出的组合逻辑电路,如题图P3-27所示。当A=1,B=C=0时,红绿灯亮。当B=1,A=C=0时,绿黄灯亮。当C=1,A=B=0时,黄红灯亮。当A=B=C=0 时,三个灯全亮。其它情况均不亮。提示:驱动发光二极管(LED)的输出门应该用集电极开路门,LED正向导通压降约1V,正常发光时电流在610mA范围。3-28 试用4线-16 线译码器扩展为5线-32线译码器。3-29 试用门电路和3线-8线译码器设计一个一位二进制数全加器。3-30 试用八选一数据选择器CT74151实现下列函数:(1) F1(A,B,C)=m(1 ,2 ,4,7)(2) (3) F3(A,B,C,D)=m(0, 3, 6 ,7 ,10 ,11, 13, 14)3-31 题图P3-31为数据选择器CT74151构成的波形发生器,若ABC状态变化顺序为000001010011100101110111000,试画出F端输出波形(注意看清图中各开关的位置)。题图P3-27题图P3-313-32 试设计一个8421BCD码的检验电路,当输入量DCBA2,或DCBA7时,电路输出F为高电平,否则为低电平。用与非门设计该电路,写出F的表达式。3-33 按如下要求写出电路输出函数的表达式,并设计出比较逻辑电路。(1) 输入为两个二位二进制数A1A0, B1B0,当输入的两个二进制数相等时,电路的输出为1,否则为0。(2) 输入为两个二位二进制数A1A0,B1B0,当AB时F1=1;A=B时F2=1;AB时,F3 =1。(3) 输入为两个三位二进制数A2A1A0, B2B1B0,当A=B时,F=1。3-34 题图P3-34所示电路为用8选1数据选择器CT74LS151和3线-8线译码器CT74LS138(这里用作1对8数据分配器)组成的多路数据传输系统,从甲地向乙地传输数据。实现如题表P3-34中各通道之间的传送,试将两地的控制码A、B、C填入题表P3-34。题表P3-34甲地乙地74LS151CBA74LS138 CBAa bd fh a3-35 分析题图P3-35所示电路是否存在竞争冒险。如果存在,判断属于什么性质的冒险?应如何克服?题图P3-34题图P3-35第4章 触发器与波形变换、产生电路思考题及习题4-1 描述脉冲波形的参数一般有几项?各参数的意义是什么?4-2 就功能而言触发器有几种类型?就结构而言无空翻的触发器有几种类型?4-3 延迟输出和边沿触发的触发器状态改变都在CP脉冲的边沿时刻,而引起这一现象的原因是不同的,区别在哪里?4-4 施密特触发器用作电平比较器和运算放大器型比较器相对比,从回差的角度分析有何区别?4-5 施密特触发器有何用途?4-6 单稳态电路的特点是什么?非重触发和可重触发的区别是什么?4-7 单稳态触发器有何用途?4-8 用门电路和电阻、电容组成的多谐振荡器的振荡机理是什么?4-9 晶体振荡器为什么振荡频率稳定性高?4-10 555定时器在组成结构和用途方面有何特点?4-11 题图P4-11是用或非门构成的基本RS触发器。已知SD和RD的波形,试画出输出端Q和 的波形。题图P4-114-12 题图P4-12是用与非门构成的基本RS触发器。已知和的波形,试画出输出端Q和 的波形。题图P4-124-13 题图P4-13(a)所示为一个防抖动输出的开关电路。当拨动开关S时,由于开关触点接触瞬间发生振颤,初始状态Q=0,和的波形如题图P4-13(b)所示,试画出输出端Q的波形。题图P4-134-14 题图P4-14示出同步RS触发器的符号。已知初始状态Q=0,输入信号S和R的波形,试画出输出端Q和 的波形。题图P4-144-15 试分析如题图P4-15(a)(b)所示触发器的逻辑功能,列出真值表,写出特征方程。题图P4-154-16 题图P4-16是主从RS触发器的符号。已知初始状态Q=0,输入信号S和R的波形,试画出输出端Q的波形。题图P4-164-17 题图P4-17是主从JK触发器符号。已知输入信号J和K的波形,初始状态Q=0,试画出输出端Q的波形。题图P4-174-18 题图P4-18是主从JK触发器CT7472。假如J1=1,K1=K2=K3=1,并已知输入信号的波形如题图P4-18所示,试画出输出端Q的波形。题图P4-184-19 试画出题图P4-19 所示D触发器输出端Q和 的电压波形,已知输入信号的波形如图所示。题图P4-194-20 题图P4-20给出了集成D触发器CC4013的逻辑符号和输入信号的电压波形,试画出输出端Q的波形。题图P4-204-21 题图P4-21是D触发器74LS74的符号。已知输入信号波形如图所示,试画出输出端Q和的电压波形。题图P4-214-22 题图P4-22是JK触发器74LS76A的符号。已知其输入信号波形如图所示,试画出输出端Q的电压波形。题图P4-224-23 设题图P4-23中各触发器的初始状态皆为0,试画出在CP信号连续作用下各触发器输出端的电压波形。题图P4-234-24 试画出题图P4-24 所示T触发器的输出端Q的波形,已知输入信号的波形如图所示。题图P4-244-25 由CMOS反相器及电阻构成的施密特触发器电路如题图P4-25 所示。已知R1=10 k,R2=30 k。G1、G2门为CMOS反相器,VDD=15V。试计算其回差电压VT。4-26 采用TTL集成与非门和二极管构成的施密特触发器电路如题图P4-26(a) 所示。设二极管的正向导通电压为0.7V,G1门的阈值电压为1.4V。(1) 分析电路的工作原理,试求回差电压VT为多少?(2) 若输入波形vI如题图P4-26 (b) 所示,试画出vO的波形;(3) 画出vO vI的关系曲线(电压传输特性曲线)。题图P4-25题图P4-264-27 回差电压可调的施密特触发器电路如题图P4-27所示,已知三极管的VBE=0.7V,与非门的阈值电压为1.4V。(1) 分析电路的工作原理,推导回差电压VT的计算公式。(2) 若RE=200,要得到2.45V的回差电压,RW应取多大的值?4-28 TTL门电路构成的单稳态触发器如题图P4-28所示,若G1、G2门的VOH=3.6V,VOL=0.3V,Vth=1.4V。(1) 说明对电阻有何限制要求。(2) 说明CI、RI组成电路的作用。(3) 说明稳态情况下vI和 vO电平值。(4) 若R=0.3k,C=0.01F,计算电路输出负脉冲的宽度tw。题图P4-27题图P4-284-29 由CMOS门电路组成的电路如题图P4-29所示,设门电路输入端无保护二极管,输入信号vI1为一正极性窄脉冲。已知电源电压为VDD。要求:(1)定性画出vO1,vI2及vO的波形图;(2)输出vO脉冲宽度tw的表达式。题图P4-294-30 如题图P4-30(a)是用74121集成单稳态触发器的逻辑符号,其功能表见本章3.4.2节表4-11,图中、B为触发脉冲输入端。(1)若已知、B信号如题图P4-30(b)所示,画出芯片正常工作时,Q端的波形。(2)若已知输出脉宽tw为0.7ms的脉冲,采用内接电阻Rint(2k)时,外接电容Cext应取多大?若采用外接电阻的方法,取Cext=0.04F,则Rext t应取多大?画出这两种接法74121芯片的接线图。题图P4-304-31 如题图P4-31(a)是用74121集成单稳态触发器组成的脉冲变换电路,外接电阻和外接电容的参数如图所示。试计算在输入触发信号vI作用下Q1、Q2输出脉冲的宽度,并画出与vI波形相对应的Q1、Q2的电压波形。vI的波形如题图P4-31(b)所示。题图P4-314-32 由TTL门组成的电路如题图P4-32所示.。回答下列问题:(1)这是一个什么电路?有何用途?(2)vk的作用是什么?RF电阻有何限制要求?题图P4-32(3)在vk作用下定性画出vO1,vI2,vO2的波形。4-33 参考图4-54设计一个由TTL非门构成的RC环形多谐振荡器,要求振荡频率近似为500HZ,选择R和C的参数。4-34 如题图P4-34所示电路中,CMOS集成施密特触发器的电源电压VDD=15V,VT+=9V,VT-=4V。要求:(1)要得到占空比为50%的输出脉冲,R1与R2的比值应取多少?(2)若取R1=3 k,R2=8.2k,C=0.05F,忽略二极管的正向导通压降,输出信号的频率及占空比各是多少? 4-35 如题图P4-35所示555定时器接成施密特触发器。(1)若VCC=+5V,则电路的VT+,VT-,VT 各为多少?(2)画出电路的电压传输特性曲线V0=f(VI)。若在VI端加一三角波,其峰-峰值为+5V -5V,定性画出VO的波形。(3)若将电路中的5管脚端改接4V的参考电压,则电路的VT+,VT-,VT 应为多少?题图P4-34题图P4-354-36 555定时器接成的多谐振荡器如题图P4-36所示。(1) 若VCC=+5V,R1=15 k,R2=25k,C=0.033F,则电路的振荡频率是多少?(2) 若将电路中的5管脚端改接4V的参考电压,其它参数均不变,则电路输出波形的频率又为多大? 电路输出频率与5管脚端所接参考电压是什么关系?4-37 555定时器接成的单稳态触发器如题图P4-37所示,回答下列问题:(1) 输出脉宽与哪些量有关?导出其公式。若R=10k,R2=25k,C=6200PF,则输出脉宽是多少?(2) 若将电路中的5管脚端改接4V的参考电压,其它参数均不变,则电路输出波形的脉宽又为多少?题图P4-36题图P4-374-38 题图P4-38是由两片555定时器接成的扬声器发音电路。当VCC=12V时,555定时器输出的高、低电平分别是11V和0.2V,输出电阻小于100。试说明电路的工作原理;在图中给定的电路参数下,计算扬声器发出声音的高、低音的频率以及高、低音的持续时间。题图P4-384-39 对如题图P4-39(a)(d)所示VO与VI对应关系的波形图,各应选取何种电路才能实现?题图P4-39第5章 时序逻辑电路思考题及习题5-1、什么是同步时序电路?什么是异步时序电路?摩尔型和米里型时序电路有何区别?5-2、时序电路有多少描述方法?各种描述方法的特点是什么?5-3、时序电路的分析步骤包括哪些?什么是全状态图?为什么要画全状态图?5-4、锁存器和数码寄存器在存数机制上有何区别?缓冲器的作用有哪些?5-5、移位寄存器有哪些形式及用途?5-6、计数器也称为分频器,概念上有何区别?奇数分频器实现的关键是什么?5-7、计数器的类型怎样分?按不同的分类法各有什么类型?5-8、用集成计数器组成N进制计数器一般常用什么方法?如何级联?5-9、同步复位和异步复位有什么区别?同步复位和异步置数有什么区别?5-10、单时钟和双时钟可逆计数器有何什么区别?进位和借位各在什么状态时有输出?5-11、时序电路的设计步骤包括哪些?5-12、状态化简的原则都有哪些?状态分配的原则都有哪些?5-13、如何解决非自启动问题?画逻辑图应注意什么问题?5-14、什么是线性反馈移位寄存器(LFSR)?有哪些特点?5-15、序列信号发生器有几种实现方法?各有何特点?5-16、如何将最长线性序列信号发生器修改成非最长线性序列信号发生器?5-17、分析如题图P5-17所示电路,画出在5个CP作用下Q0、Q1的时序图,并根据电路组成及连接指出电路完成什么功能。5-18、分析如题图P5-18所示电路,画出在5个CP作用下Q0、Q1和Z的时序图。题图P5-18题图P5-175-19、分析如题图P5-19所示电路,写出电路激励方程,状态转移方程,画出全状态图,并说明该电路是否具有自启动特性5-20、由JK触发器组成的移位寄存器如题图P5-20所示,设初始状态为0,试列出输入数码1001的状态表,并画出各Q端的波形。题图P5-20题图P5-195-21、设题图P5-21所示电路中各触发器的初始状态Q3Q2Q1Q0=0001,CP加入5个周期的方波,试列出各触发器Q的状态表,并画出它们的波形图。5-22、图P5-22所示电路为用双向移位寄存器CT74LS194构成的自启动脉冲分配器,初始启动脉冲后CP加入5个周期的方波,试列出QDQA的状态转移表,并画出其波形图。题图P5-21题图P5-225-23、分析题图P5-23所示电路为几进制计数器,并画出初始状态Q1Q0=00的状态转移图和波形图。5-24、分析题图P5-24所示电路为几进制计数器,并画出初始状态Q2Q1Q0=000的波形图。题图P5-23题图P5-245-25、分析题图P5-25所示电路为几进制计数器,并画出一个计数周期的的波形图(初始状态Q2Q1Q0=000)。5-26、分析题图P5-26所示电路为几进制计数器,并画出初始状态Q2Q1Q0=000的全状态图和波形图。题图P5-25题图P5-26题图P5-275-27、分析题图P5-27所示电路为几进制计数器,并画出初始状态Q2Q1Q0=001的全状态图和波形图。5-28、分析图题P5-28(a)、(b)所示由中规模同步计数器CT74LS161构成的计数分频器的模值,并画出全状态图。题图P5-285-29、分析题图P5-29(a)、(b)所示由中规模同步计数器CT74LS163构成的计数分频器的模值,并画出全状态图。题图P5-295-30、分析题图P5-30(a)、(b)所示由中规模同步计数器CT74LS191构成的计数分频器的模值。题图P5-305-31、分析题图P5-31(a)、(b)所示由中规模异步计数器CT74LS197构成的计数分频器的模值。题图P5-315-32、分析题图P5-32(a)、(b)所示由两片中规模异步计数器CT74LS290构成的计数分频器的模值。题图P5-325-33、分析题图P5-33所示由两片中规模同步计数器CT74LS161构成的计数分频器的模值。图中(1)为低位计数器,(2)为高位计数器。题图P5-335-34、分析题图P5-34所示由两片中规模同步计数器CT74LS161构成的计数分频器的模值,图中(1)为低位计数器,(2)为高位计数器。题图P5-345-35、分析题图P5-35所示由两片中规模同步计数器CT74LS160构成的计数分频器的模值,图中(1)为低位计数器,(2)为高位计数器。题图P5-355-36、用同步十进制计数集成芯片CT74LS160采用异步复位法构成模值M为5的计数器,并画出接线图和全状态图。5-37、用同步4位二进制计数集成芯片CT74LS161采用同步置数法构成模值M为10的计数器,并画出接线图和全状态图。5-38、用同步4位二进制计数集成芯片CT74LS161采用进位反馈同步置数法构成模值M为14的计数器,并画出接线图和全状态图。5-39、用同步4位二进制计数集成芯片CT74LS163采用同步复位法构成模值M为11的计数器,并画出接线图和全状态图。5-40、用同步4位二进制加/减计数集成芯片CT74LS191采用异步置数法构成模值M为12的加法计数器,并画出接线图和全状态图。5-41、用同步4位二进制加/减计数集成芯片CT74LS191采用异步置数法构成模值M为12的减法计数器,并画出接线图和全状态图。5-42、用异步二-五-十进制计数集成芯片CT74LS290采用异步置数法构成模值M为7的加法计数器,并画出接线图和全状态图。5-43、用异步二-五-十进制计数集成芯
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- Ubuntu Linux 22.04系统管理与服务器配置 课件 项目1 安装与配置Ubuntu操作系统
- 管道安装过程质量控制方案
- 小升初语文古诗鉴赏知识点衔接-《咏史怀古诗》练习(含答案)
- 建筑项目审批流程优化
- 燃气管道施工现场安全管理
- 施工现场高危作业管理方案
- 水稻叶子变红课件
- 水痘带状疱疹课件教学
- 医院药品采购与供应药品出入库管理81课件
- 二零二五年度高端住宅项目开发合作意向书
- 限价商品房购房定金合同书
- 检测类安全管理制度
- 品管圈在提高住院患者口服药规范服用率中的运用
- 喉炎病人护理课件
- 通信质量员试题及答案
- 银行还款证明协议书
- 《初中英语教师教学经验分享课件》
- TSG Z7002-2022特种设备检测机构核准规则
- 基于数据的员工能力预测模型-全面剖析
- 中国茶文化双语故事课件
- GB/T 45411.2-2025光学和光子学瞄准望远镜规范第2部分:高性能仪器
评论
0/150
提交评论